DesignWare ARC NPX6 NPU IP核可提供業(yè)界領(lǐng)先的性能和30 TOPS/Watt(每秒萬(wàn)億次運(yùn)算/瓦)的能效比,具有高達(dá)96K MAC的增強(qiáng)利用率、全新稀疏特征以及新型互連技術(shù)以實(shí)現(xiàn)可擴(kuò)展性
全新MetaWare MX開(kāi)發(fā)工具包可自動(dòng)編譯和優(yōu)化CNNs和RNNs/LSTMs等神經(jīng)網(wǎng)絡(luò)模型,以及Transformers、Recommenders等新興深度學(xué)習(xí)網(wǎng)絡(luò)模型
全新ARC NPX6FS NPU IP核和MetaWare MX安全開(kāi)發(fā)工具包簡(jiǎn)化了安全關(guān)鍵型汽車(chē)芯片的開(kāi)發(fā),并加快獲得ISO 26262認(rèn)證
新思科技(Synopsys)近日宣布推出全新神經(jīng)處理單元(NPU)IP核和工具鏈,可提供業(yè)界領(lǐng)先的性能并支持新興的復(fù)雜神經(jīng)網(wǎng)絡(luò)模型。新思科技DesignWare ARC NPX6和NPX6FS NPU IP可滿(mǎn)足面向AI應(yīng)用的具有超低功耗的實(shí)時(shí)計(jì)算需求。為加速ARC NX6 NPU IP核的應(yīng)用軟件開(kāi)發(fā),全新DesignWare ARC MetaWare MX開(kāi)發(fā)工具包提供了全面的編譯環(huán)境,可自動(dòng)實(shí)現(xiàn)神經(jīng)網(wǎng)絡(luò)算法分區(qū),極大提高了資源利用率。
此前我們成功將新思科技DesignWare ARC EV處理器IP無(wú)縫集成到我們的NU4000多核片上系統(tǒng)中。基于此,我們采用全新的ARC NPX6 NPU IP核,以進(jìn)一步增強(qiáng)我們的產(chǎn)品在執(zhí)行最新神經(jīng)網(wǎng)絡(luò)模型時(shí)的AI處理能力和效率。此外,ARC MetaWare工具易于使用,能夠幫助我們充分利用處理器硬件資源,最終實(shí)現(xiàn)所需的性能和上市時(shí)間目標(biāo)。
Dor Zepeniuk
Inuitive 首席技術(shù)官
Inuitive是一家為先進(jìn)機(jī)器人、無(wú)人機(jī)、增強(qiáng)現(xiàn)實(shí)/虛擬現(xiàn)實(shí)(AR/VR)設(shè)備以及其它邊緣AI和嵌入式視覺(jué)應(yīng)用提供強(qiáng)大3D成像處理器設(shè)計(jì)的公司。
可擴(kuò)展神經(jīng)處理器的實(shí)時(shí)響應(yīng)
高級(jí)駕駛輔助系統(tǒng)(ADAS)、監(jiān)控、數(shù)字電視和攝像頭以及其它采用復(fù)雜神經(jīng)網(wǎng)絡(luò)模型的新興AI應(yīng)用對(duì)算力和內(nèi)存資源提出了更高的要求,主要用于安全關(guān)鍵功能。為滿(mǎn)足一系列的應(yīng)用要求,ARC NPX6 NPU IP核實(shí)現(xiàn)了以下改進(jìn):
從4K擴(kuò)展到96K MAC
在單個(gè)實(shí)例中,可在5nm工藝中以每秒1.3 GHz的速率提供高達(dá)250 TOPS的算力,或通過(guò)使用全新稀疏特征提供高達(dá)440 TOPS的算力,因此可以提高執(zhí)行神經(jīng)網(wǎng)絡(luò)性能并降低能耗需求
集成硬件和軟件連接功能,支持實(shí)施多個(gè)NPU實(shí)例,在單個(gè)SoC上可實(shí)現(xiàn)高達(dá)3500 TOPS的性能
與ARC EV7x處理器IP核頂級(jí)配置相比,可提供50倍以上的性能
在神經(jīng)處理硬件內(nèi)部提供可選的16位浮點(diǎn)支持,以極大提高層性能,并簡(jiǎn)化了從用于AI原型設(shè)計(jì)的GPU向大容量功耗和面積優(yōu)化型SoC的過(guò)渡
DesignWare ARC NPX6FS NPU IP滿(mǎn)足嚴(yán)格的隨機(jī)硬件故障檢測(cè)和系統(tǒng)功能安全開(kāi)發(fā)流程要求,完全符合ISO 26262汽車(chē)安全完整性等級(jí)(ASIL)D級(jí)標(biāo)準(zhǔn)。這些處理器包含全面的安全文檔,具有符合ISO 26262標(biāo)準(zhǔn)的專(zhuān)用安全機(jī)制,并滿(mǎn)足下一代區(qū)域架構(gòu)的混合關(guān)鍵性和虛擬化要求。
綜合軟件環(huán)境
ARC MetaWare MX開(kāi)發(fā)工具包包括編譯器和調(diào)試器、神經(jīng)網(wǎng)絡(luò)軟件開(kāi)發(fā)工具包、虛擬平臺(tái)軟件開(kāi)發(fā)工具包、運(yùn)行時(shí)庫(kù)以及先進(jìn)仿真模型。MetaWare MX提供單一工具鏈來(lái)加速應(yīng)用開(kāi)發(fā),并在MAC資源中自動(dòng)劃分算法以實(shí)現(xiàn)高效處理。對(duì)于安全關(guān)鍵型汽車(chē)應(yīng)用,該MetaWare MX安全開(kāi)發(fā)工具包包含了安全手冊(cè)和安全指南,可幫助開(kāi)發(fā)者滿(mǎn)足ISO 26262要求并為ISO 26262合規(guī)性測(cè)試做好準(zhǔn)備。
更高分辨率的圖像、更多攝像頭的系統(tǒng)和更復(fù)雜的算法將推動(dòng)AI處理要求達(dá)到更高的TOPS性能。借助全新DesignWare ARC NPX6、NPX6FS NPU IP核以及MetaWare MX開(kāi)發(fā)工具包,開(kāi)發(fā)者可以利用最新的神經(jīng)網(wǎng)絡(luò)模型,滿(mǎn)足日益增長(zhǎng)的性能需求,并加快下一代智能SoC的上市時(shí)間。
John Koeter解決方案事業(yè)部營(yíng)銷(xiāo)和戰(zhàn)略高級(jí)副總裁
新思科技
新思科技廣泛的DesignWare IP核組合包括邏輯庫(kù)、嵌入式存儲(chǔ)器、IO、PVT監(jiān)視器、嵌入式測(cè)試、模擬IP、接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計(jì)、軟件開(kāi)發(fā)以及IP核與SOC的整合,新思科技“IP Accelerated”計(jì)劃提供IP核原型設(shè)計(jì)套件、IP核軟件開(kāi)發(fā)套件和IP核子系統(tǒng)。新思科技在IP核質(zhì)量和全面技術(shù)支持方面進(jìn)行了大量投資,以協(xié)助開(kāi)發(fā)者降低集成風(fēng)險(xiǎn),縮短產(chǎn)品上市時(shí)間。
原文標(biāo)題:讓AI算力全開(kāi)!新思科技全新推出神經(jīng)處理器IP,助力實(shí)現(xiàn)3500 TOPS性能
文章出處:【微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
審核編輯:湯梓紅
-
處理器
+關(guān)注
關(guān)注
68文章
19342瀏覽量
230223 -
新思科技
+關(guān)注
關(guān)注
5文章
799瀏覽量
50358 -
NPU
+關(guān)注
關(guān)注
2文章
286瀏覽量
18655
原文標(biāo)題:讓AI算力全開(kāi)!新思科技全新推出神經(jīng)處理器IP,助力實(shí)現(xiàn)3500 TOPS性能
文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論