0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

RISC-V應用實例:網關實現(xiàn)

貿澤電子 ? 來源:貿澤電子 ? 作者:貿澤電子 ? 2022-04-06 16:15 ? 次閱讀

RISC-V等精簡指令集架構(ISA)比復雜指令集架構更高效,并且占用資源更少。工業(yè)物聯(lián)網(IIoT)應用通常不僅需要模塊之間具有高度連接性和協(xié)作水平,還需要保持較低成本以及降低功耗。Terasic T-Core FPGA MAX 10開發(fā)板圍繞針對基于RISC-V設計的IntelMAX 10 FPGA構建,提供了一套綜合硬件設計平臺,是控制面或數據路徑應用中用于經濟高效設計的一款出色的開發(fā)解決方案,通過高水準的可編程邏輯來實現(xiàn)其設計靈活性。

工業(yè)物聯(lián)網應用中的網關

物聯(lián)網(IoT)網關將眾多傳感器讀數(通常使用模擬、數字或簡單的串行通信)組合并橋接到更高級別的串行通信通道(如簡單的UART)、更復雜的通道(如I2C或SSI,乃至CAN、USB以太網)。這種橋接通常會進行一些本地計算,這樣就不需要將原始數據發(fā)送到云端,而是在傳感器讀數超出范圍時便發(fā)送通知。

用于這類物聯(lián)網橋接的開發(fā)平臺需要極大的靈活性——在傳感器端支持各種模擬輸入、通用輸入和簡單串行通信;在管理端提供更高級別的通信(如I2C和SSI)——同時還提供用于數據處理的計算和存儲能力。

這種橋接類型的一款理想目標開發(fā)板是Terasic Technologies T-Core FPGA MAX 10開發(fā)板。MAX 10 FPGA可以部署許多標準串行接口可編程邏輯元件,還可以托管RISC-V內核來執(zhí)行處理任務,并且還帶有一個板外QSPI閃存設備,用于源代碼和數據存儲。該FPGA具有雙ADC,最多有10個針腳用于傳感器讀數。該開發(fā)板有12個I/O針腳,可用于通用用途或用作I2C或SSI通信通道。

在Terasic T-Core FPGA MAX 10開發(fā)板上實現(xiàn)橋接應用的RISC-V

在開發(fā)板上實現(xiàn)高效的RISC-V處理器,可謂非常契合物聯(lián)網橋的許多關鍵要求,此舉最關鍵的方面包括在功率和處理方面實現(xiàn)更高的效率、更低的成本、廣泛的協(xié)議靈活性和強大的安全性。

高效率

RISC-V ISA的基本優(yōu)點之一就是其處理效率。簡單的CPU操作無需特殊的處理器寄存器即可直接使用內存,從而提高了速度并減少了所需的內存占用。利用緩存子系統(tǒng),頻繁使用的位置會自動可用,并且訪問時間更短,從而帶來了快速專門寄存器訪問的優(yōu)勢,無需進行復雜、低效的編程。

網關通過較低的功耗和較小的代碼空間而受益于這種優(yōu)勢。而且,網關是高度數據傳輸密集型的,因為數據包通常僅僅是被傳輸、分解或縫合在一起。從一種協(xié)議更改為另一種協(xié)議所需的處理很少,這樣就使高效的內存搬運成為關鍵優(yōu)勢。更高效的處理還有助于實現(xiàn)面向AI的網關功能,以識別異常事件,并在潛在問題變成真正問題之前對其進行預測。

靈活性和協(xié)議支持

網關在協(xié)議、操作系統(tǒng)以及物理連接和模塊化結構方面需要靈活。RISC-V開源架構讓支持各種協(xié)議和適應不斷變化的需求變得容易。通過訪問外圍驅動程序和堆棧的源代碼以及相關協(xié)議,可以輕松地在開發(fā)過程中甚至部署后根據需要對其進行修改。這使外圍設備便于模塊化,使得協(xié)議能夠隨著行業(yè)標準的變化輕松互換、更新或增強,這樣就可以延長IIoT網關的生命周期,并降低整體系統(tǒng)部署成本,這是IIoT實施中的關鍵因素。

安全性

實現(xiàn)信任根需要基于RISC-V硬件的安全性,而信任根是任何強大的安全系統(tǒng)的基礎。信任根是眾多安全相關功能(例如安全啟動、加密計算、安全密鑰和證書存儲)的已知安全起點。信任根通常通過用于保護安全數據和外圍功能、實現(xiàn)篡改保護、生成密鑰并為應用軟件提供安全更新的專門硬件提供支持。當系統(tǒng)需要云存儲時,網關可以使用受信任的加密標準來保護往返于云的數據。

利用可用于加密、解密、證書管理和安全數據通信協(xié)議的開源實現(xiàn),開發(fā)人員可以訪問所有與安全性相關的代碼,從而使測試和驗證設計的穩(wěn)健性更加容易。此外,開源環(huán)境的另一個好處是,能夠根據特定的應用需求自定義和升級代碼,而無需等待第三方開發(fā)和發(fā)布定期更新。

總結

隨著IIoT環(huán)境產生新的應用和收入流,網關將繼續(xù)發(fā)展。隨著它們變得越來越復雜,將需要額外的處理能力,這意味著還需要在網關內進行更多的數據處理,以盡可能減少發(fā)送到云的數據流量。Terasic T-Core FPGA MAX 10開發(fā)板可為開發(fā)人員提供所需的工具,為這些數據密集型應用設計經濟高效的單芯片解決方案。隨套件提供的開箱即用型RISC-V支持有助于滿足當前和未來物聯(lián)網網橋所需的效率、靈活性和安全性。

該發(fā)布文章為獨家原創(chuàng)文章,轉載請注明來源。對于未經許可的復制和不符合要求的轉載我們將保留依法追究法律責任的權利。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 網關
    +關注

    關注

    9

    文章

    4556

    瀏覽量

    51299
  • 開發(fā)板
    +關注

    關注

    25

    文章

    5093

    瀏覽量

    97802
  • RISC-V
    +關注

    關注

    45

    文章

    2307

    瀏覽量

    46297

原文標題:RISC-V應用實例:網關實現(xiàn)

文章出處:【微信號:貿澤電子,微信公眾號:貿澤電子】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    RISC-V,即將進入應用的爆發(fā)期

    計算機由控制整體的CPU(中央處理器)和加速器兩部分構成。在AI計算中,功耗和效率是兩個關鍵因素。RISC-V架構通過其簡潔的設計和定制化的擴展,可以實現(xiàn)高效的能量使用。該架構能夠通過小型且高效的處理單元
    發(fā)表于 10-31 16:06

    RISC-V國際人才培養(yǎng)認證中心舉辦“智能工控核心'RISC-V技術與工業(yè)網關應用前瞻'”沙龍活動

    人才培養(yǎng)認證中心主辦的“超級星期六”——躍昉專場沙龍在RISC-V開源創(chuàng)新中心舉行。本次沙龍以“智能工控核心‘RISC-V技術與工業(yè)網關應用前瞻’”為主題,深圳市艾
    的頭像 發(fā)表于 09-25 08:06 ?382次閱讀
    <b class='flag-5'>RISC-V</b>國際人才培養(yǎng)認證中心舉辦“智能工控核心&apos;<b class='flag-5'>RISC-V</b>技術與工業(yè)<b class='flag-5'>網關</b>應用前瞻&apos;”沙龍活動

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進步的關鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?455次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會上分享RISC-V在MCU領域的創(chuàng)新成果,和大家共同見證了本土RISC-V產業(yè)的成長。早在第一屆RISC-V中國峰會上,沁恒就公開了青稞RISC-V系列量產芯片的關鍵技術
    的頭像 發(fā)表于 08-30 18:18 ?1566次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    01 老朋友伴您走過每一屆峰會 沁恒在歷屆峰會上分享RISC-V在MCU領域的創(chuàng)新成果,和大家共同見證了本土RISC-V產業(yè)的成長。早在第一屆RISC-V中國峰會上,沁恒就公開了青稞RISC-
    發(fā)表于 08-30 17:37

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領域的一次重要盛會
    的頭像 發(fā)表于 08-26 18:33 ?933次閱讀
    2024 <b class='flag-5'>RISC-V</b> 中國峰會:華秋電子助力<b class='flag-5'>RISC-V</b>生態(tài)!

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領域的一次重要盛會。峰會匯聚了RISC-V國際基金會的
    發(fā)表于 08-26 16:46

    risc-v的發(fā)展歷史

    RISC-V的發(fā)展歷史可以追溯到2006年左右,當時David Patterson和其他研究者開始探索創(chuàng)建一個開放和可擴展的指令集架構(ISA)。以下是RISC-V發(fā)展的主要里程碑: 一、起源與初步
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    通過軟件模擬或復雜的指令序列來實現(xiàn)一些高級功能,這可能會增加執(zhí)行時間和功耗。 2. 生態(tài)系統(tǒng)支持不足 軟件和工具鏈的可用性:盡管RISC-V社區(qū)在快速發(fā)展,但與成熟的ARM等架構相比,其生
    發(fā)表于 07-29 17:18

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標是成為一個通用的指令集架構(ISA):①、它要能適應包括從最袖珍的嵌入式控制器,到最快的高性能計算機等各種規(guī)模的處理器。②、它應該能兼容各種流行的軟件棧
    發(fā)表于 07-27 15:05

    RISC-V的MCU與ARM對比

    實現(xiàn)。這意味著RISC-V具有高度的靈活性和可定制性,可以根據不同的應用需求進行優(yōu)化和擴展。 ARM :ARM是一種專有的架構,任何想要使用ARM的指令集或實現(xiàn)的設計者都必須向ARM公司支付版權費
    發(fā)表于 05-27 15:58

    RISC-V有哪些優(yōu)點和缺點

    RISC-V作為一種開源的指令集架構(ISA),具有一系列顯著的優(yōu)點和潛在的缺點。以下是RISC-V的主要優(yōu)點和缺點概述: 優(yōu)點: 開源與開放性:RISC-V是開源的,這意味著任何人都可以獲取、修改
    發(fā)表于 04-28 09:03

    解鎖RISC-V技術力量丨曹英杰:RISC-V與大模型探索

    4月12日,第二期“大家來談芯|解鎖RISC-V技術力量”在上海臨港新片區(qū)頂科永久會址舉辦,本期沙龍聚焦RISC-V技術,圍繞AI時代的RISC-V市場機會、RISC-V在汽車領域的應
    的頭像 發(fā)表于 04-16 08:16 ?743次閱讀
    解鎖<b class='flag-5'>RISC-V</b>技術力量丨曹英杰:<b class='flag-5'>RISC-V</b>與大模型探索

    什么是RISC-V?RISC-V的關鍵技術

    RISC-V不僅僅是一個流行語;它建立在堅實的技術基礎之上,使其有別于其他指令集架構 (ISA)。RISC-V的核心是基于精簡指令集計算(RISC)原則,強調效率和性能。
    發(fā)表于 03-26 09:34 ?3617次閱讀

    什么是RISC-V

    siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問有什么用,RISC-V目前的能力來說,工
    發(fā)表于 02-02 10:41