隨著5G、人工智能、物聯(lián)網(wǎng)、汽車電子等新興應用的崛起,ADC作為信號鏈核心的地位仍在提升。距離我們上一次挖掘ADC新品,已經(jīng)過去了不少時日。每一次行業(yè)內(nèi)新的ADC產(chǎn)品發(fā)布都能帶給我們不少的驚喜,這一次也不會例外。
ADI ADC新品AD4134
AD4134,一款24位的4通道同步采樣無混疊ADC,主要針對航空航天、醫(yī)療設備、工業(yè)自動化以及儀器儀表測量領域應用開發(fā)。該新品最大的特點就是能有效抑制ADC混疊頻帶附近的信號。
ADI ADC新品AD4134
AD4134,一款24位的4通道同步采樣無混疊ADC,主要針對航空航天、醫(yī)療設備、工業(yè)自動化以及儀器儀表測量領域應用開發(fā)。該新品最大的特點就是能有效抑制ADC混疊頻帶附近的信號。
(圖源:ADI)
首先看看它的抗混疊能力。AD4134采用了連續(xù)時間Σ-Δ(CTSD)調(diào)制方案,消除了一般設計里所需的位于Σ-Δ調(diào)制器之前的開關電容電路采樣,放寬了對ADC輸入驅(qū)動的要求。CTSD架構(gòu)本身就能抑制ADC混疊頻帶附近的信號,并且不需要復雜的外部抗混疊濾波器。在AD4134高性能模式下,抗混疊抑制典型值高達102.5dB。
高抗混疊之外,它的其他關鍵性能也是毫無爭議的行業(yè)一流。其失調(diào)誤差漂移不超過0.9 μV/C,增益漂移不超過2ppm/℃,積分非線性為2ppm,在1kHZ的輸入信號音下總諧波失真典型值為-120dB。這些特性使得系統(tǒng)性性能得到了大幅改善,在溫度、壓力、振動、沖擊等各類傳感器中都能發(fā)揮出出色的實力。
在AD4134的四個通道中,每個通道均有CTSD調(diào)制器和數(shù)字抽取與濾波路徑,能同時對四個獨立的信號源采樣。每個信號測量支持391.5 kHz的最大輸入帶寬,四個信號測量之間實現(xiàn)了嚴密的相位匹配。
AD4134集成了異步采樣速率轉(zhuǎn)換器,能利用插值和重采樣技術精準地控制抽取率,進而控制ODR。AD4134支持從0.01 kSPS到1496 kSPS的寬范圍ODR頻率,調(diào)整分辨率小于0.01 SPS。異步采樣速率轉(zhuǎn)換器不再需要將數(shù)字后端的高頻低抖動主時鐘路由到各ADC,因此可簡化中等帶寬數(shù)據(jù)采集系統(tǒng)的時鐘分配要求。
AD4134還支持靈活且獨立的數(shù)據(jù)接口,既可充當總線主機,也可充當從機,具有各種時鐘選項,支持多種通信總線協(xié)議。而在封裝上,器件采用8 mm×8 mm、56引腳引線框架芯片級封裝。
TI ADC新品ADS7067
在推出了幾款汽車類應用的同步采樣ADC后,這一次TI最新推出的ADS7067是具有GPIO和SPI的八通道16位SAR ADC。
(圖源:TI)
該ADC在保證了一流的同類產(chǎn)品性能的前提下,大幅減少了外部組件,對減小系統(tǒng)整體的尺寸有相當大的助力。ADS7067具有集成的無電容基準和基準緩沖器,因此無需較多的外部組件,其本身也只有1.62mm×1.62mm,可以大幅減小整體解決方案尺寸。
ADS7067本身也具備出色的交/直流性能,90dB的SNR,-100dB的THD,800kSPS的采樣率能做到無延遲輸出,同時在內(nèi)部改善了失調(diào)電壓和漂移。內(nèi)置的失調(diào)電壓校準功能,可在系統(tǒng)的寬工作范圍內(nèi)提高精度,可編程均值濾波器可實現(xiàn)更高的分辨率測量。ADS7067 的八個通道可以單獨配置為模擬輸入、數(shù)字輸入或數(shù)字輸出,以實現(xiàn)更小的系統(tǒng)尺寸,并簡化混合信號反饋和數(shù)字控制的電路設計。
ADS7067具備增強型的SPI數(shù)字接口,擁有60MHz的高速,能夠支持器件以較低的時鐘速度實現(xiàn)高數(shù)據(jù)吞吐量。這種配置進一步簡化了整個器件的布局并能降低成本。晶圓級芯片封裝讓這個新ADC能適應任何空間受限的應用。
小結(jié)
這兩款新品一個顯著抑制ADC混疊,一個大幅降低系統(tǒng)尺寸,反映出了ADC這個核心器件的發(fā)展方向,如何在大幅提高數(shù)據(jù)吞吐量和帶寬的同時盡可能減小功耗和尺寸,是每一個ADC廠商都在攻克的課題。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
ADI
+關注
關注
146文章
45821瀏覽量
250087 -
ti
+關注
關注
112文章
8082瀏覽量
212443 -
adc
+關注
關注
98文章
6498瀏覽量
544686
發(fā)布評論請先 登錄
相關推薦
低通抗混疊的頻率選多少為好?
需要采集壓電式加速度傳感器產(chǎn)生的低頻信號,1kHz以下,采用電荷放大器將電荷信號轉(zhuǎn)成電壓信號(幾十mV),然后經(jīng)過低通抗混疊,積分,和高通,再經(jīng)過放大給AD采集,AD擬采用ADS8519的±10V
發(fā)表于 12-20 10:12
ADS7066有可編程濾波器,請問使用該濾波器時,是否可以簡化設計抗混疊濾波的截止頻率?
我看ADS7066有可編程濾波器,請問使用該濾波器時,是否可以簡化設計抗混疊濾波的截止頻率?是否會有像SD ADC一樣的過采樣效果?
例如,采樣10KHz采樣頻率,設置過采樣為16倍
發(fā)表于 11-25 07:29
為什么Δ-∑型ADC的前級僅需要簡單的RC抗混疊濾波電路?
我想請教下,為什么Δ-∑型ADC的前級僅需要簡單的RC抗混疊濾波電路,理論上它和SAR型ADC一樣都是開關電容輸入結(jié)構(gòu),應該對于輸入端的電
發(fā)表于 11-18 08:19
驅(qū)動流水線型ADS5500 ADC的運放電路抗混疊RC阻容設計是否與SAR ADC一樣的呢?
由于使用流水線型ADC ADS5500,驅(qū)動流水線型ADS5500 ADC的運放電路抗混疊RC阻容設計是否與SAR
發(fā)表于 11-18 07:22
用THS4522作為ADC的有源抗混疊濾波器可以嗎?
做一個數(shù)據(jù)采集 用的是ads4522采集的信號為10M一下的寬帶信號,ADS4522評估板推薦用THS4509作為ADC的驅(qū)動,不知我用THS4522作為ADC的有源抗混
發(fā)表于 09-10 07:41
圖中紅色框中是抗混疊電路,那么這個截止頻率應該怎么計算?
上圖是OPA189手冊中推薦的一個電路,我的問題是圖中紅色框中是抗混疊電路,那么這個截止頻率應該怎么計算,我一開始認為計算公式是:
f=1/{2*pi*(R1+R2)*C2},后來我發(fā)現(xiàn)那電容
發(fā)表于 08-13 07:38
使用OPA4192設計的抗混疊模擬濾波,軟件仿真得到的截止頻率與實際的不符是怎么回事?
使用OPA4192設計的抗混疊模擬濾波,使用軟件仿真得到的截止頻率是60k,但在實際電路中,-3dB點的頻率是76k,這是什么原因?qū)е碌难?
發(fā)表于 08-02 09:43
求助,關于OPA2828設計抗混疊濾波器的疑惑求解
1、德州儀器信號鏈資料里面提到的設計抗混疊濾波器的阻帶頻率為Fs(采樣率)-信號頻率,根據(jù)ADC位數(shù),設置它的阻帶衰減;
而,TI precision labs
發(fā)表于 07-30 08:26
Q值恒定、可同時輸出:低通、高通、帶通的抗混疊濾波器電路
由于傳感器、傳輸路徑等因素的影響,使得視頻信號混疊噪聲信號,由于這些噪聲信號的類型相當復雜,目前采用數(shù)字濾波方式,這需要大量的DSP芯片。Q值恒定、可同時輸出:低通、高通、帶通的抗混
發(fā)表于 04-24 22:51
避免高光譜成像數(shù)據(jù)中的光譜混疊問題
高光譜成像技術在農(nóng)業(yè)、環(huán)境監(jiān)測、醫(yī)學診斷等領域具有廣泛的應用前景。然而,光譜混疊是高光譜成像數(shù)據(jù)分析中常見的問題之一,它會影響數(shù)據(jù)的解釋和應用。光譜混疊指的是不同光譜特征在成像中相互疊
Δ-Σ ADC模數(shù)轉(zhuǎn)換器抗混疊濾波器組件選擇
低速 Δ-Σ ADC 通常需要一個簡單的單極 RC 濾波器來減少混疊效應。對于差分信號,濾波器結(jié)構(gòu)通常由兩個濾波路徑組成:一個差分濾波器(源自兩個濾波器電阻 RFILTER 和差分電容器 CDIFF
評論