電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)每年ICCAD上EDA公司都會(huì)帶來(lái)最新的技術(shù)產(chǎn)品和洞察,今年也不例外。在中國(guó)集成電路設(shè)計(jì)業(yè)2021年會(huì)(ICCAD2021)上,國(guó)內(nèi)外EDA企業(yè)談?wù)撟疃嗟?a href="http://wenjunhu.com/v/tag/" target="_blank">話題莫過(guò)于EDA的智能化、EDA上云以及如何適應(yīng)芯片異構(gòu)集成、系統(tǒng)公司研發(fā)芯片等趨勢(shì)。數(shù)家EDA公司高管在接受包括電子發(fā)燒友網(wǎng)在內(nèi)的媒體采訪時(shí),就這些話題也進(jìn)行了深入的分析和觀點(diǎn)分享。
AI不是萬(wàn)能的,但可以加速EDA工具的效率
AI盡管向各行各業(yè)滲透并且?guī)?lái)了改變,不過(guò)這并不意味著AI能夠代替人工,在如何推進(jìn)EDA實(shí)現(xiàn)智能化方面,受訪專(zhuān)家們的共識(shí)是EDA應(yīng)用AI是必然趨勢(shì),而AI起到了加速和輔助作用。
新思科技(Synopsys)幾年前推出的推出業(yè)界首個(gè)用于芯片設(shè)計(jì)的自主人工智能應(yīng)用程序DSO.ai,能夠幫助開(kāi)發(fā)者在芯片設(shè)計(jì)的巨大求解空間里搜索優(yōu)化目標(biāo),該解決方案大規(guī)模擴(kuò)展了對(duì)芯片設(shè)計(jì)流程選項(xiàng)的探索,能夠自主執(zhí)行次要決策,幫助芯片設(shè)計(jì)團(tuán)隊(duì)以專(zhuān)家級(jí)水平進(jìn)行操作,并大幅提高整體生產(chǎn)力。中國(guó)區(qū)副總經(jīng)理許偉認(rèn)為,AI正在向EDA設(shè)計(jì)領(lǐng)域滲透,但這不意味著AI可以自主設(shè)計(jì)芯片。AI強(qiáng)大的算力和算法只能作為輔助功能,將一些瑣碎的需要手工反復(fù)操作的環(huán)節(jié)進(jìn)行轉(zhuǎn)化,但在關(guān)鍵選擇與判斷上還是需要人工進(jìn)行。AI解放人的生產(chǎn)力,但不能取代人。
Synopsys 新思科技中國(guó)區(qū)副總經(jīng)理許偉
國(guó)微思爾芯專(zhuān)注于數(shù)字驗(yàn)證EDA領(lǐng)域,國(guó)微思爾芯資深副總裁林鎧鵬表示近幾年AI芯片客戶多,較傳統(tǒng)芯片AI芯片的迭代更快。通過(guò)AI進(jìn)行分布式運(yùn)行、矩陣式解決方案,可更快地獲得驗(yàn)證結(jié)果,可以說(shuō)AI有助于在特定領(lǐng)域快速的獲得結(jié)果,加速數(shù)字驗(yàn)證。另一方面,通過(guò)機(jī)器學(xué)習(xí)、AI算法來(lái)提升EDA工具和軟件和性能,例如數(shù)據(jù)編輯、數(shù)據(jù)分割、時(shí)序、收斂等。國(guó)微思爾芯內(nèi)部的算法專(zhuān)家、科學(xué)家以及在與學(xué)術(shù)界、高校的交流都在推進(jìn)AI為EDA所用。
國(guó)微思爾芯資深副總裁林鎧鵬
此外,在這兩年系統(tǒng)更復(fù)雜的大型芯片成為趨勢(shì)下,對(duì)于仿真驗(yàn)證提出更多要求。比如多個(gè)切割構(gòu)建的3D封裝系統(tǒng),多個(gè)NPU、CPU協(xié)作的系統(tǒng),驗(yàn)證的復(fù)雜性和挑戰(zhàn)性變大。就需要通過(guò)系統(tǒng)建模、分布式計(jì)算或集群的算法等方式進(jìn)行驗(yàn)證,以此提高驗(yàn)證效率。
成立于2020年初的國(guó)產(chǎn)EDA公司芯華章科技,專(zhuān)注前端數(shù)字驗(yàn)證,2021年發(fā)布了四款數(shù)字驗(yàn)證工具,包括前端的邏輯仿真、形式化驗(yàn)證、智能驗(yàn)證以及FPGA原型驗(yàn)證系統(tǒng)這四款產(chǎn)品,芯華章科技立足國(guó)內(nèi)市場(chǎng),面向國(guó)際,力圖在數(shù)字EDA驗(yàn)證領(lǐng)域做出更多創(chuàng)新。
芯華章產(chǎn)品和業(yè)務(wù)規(guī)劃總監(jiān)楊曄認(rèn)為,芯華章正在朝著EDA2.0階段的平臺(tái)化、智能化的目標(biāo)前進(jìn)。芯華章切入數(shù)字驗(yàn)證EDA產(chǎn)業(yè)鏈,它其實(shí)不是一個(gè)點(diǎn),而是互相之間緊密聯(lián)系的面。“我們推出的產(chǎn)品在數(shù)字驗(yàn)證上形成了一個(gè)平臺(tái),例如邏輯仿真和形式化驗(yàn)證是數(shù)字驗(yàn)證當(dāng)中的動(dòng)態(tài)仿真和靜態(tài)仿真這兩個(gè)核心功能,它們互相補(bǔ)充,互相配合。同時(shí),智能化驗(yàn)證工具從需求和架構(gòu)出發(fā),與動(dòng)態(tài)仿真、邏輯仿真工具配合。芯華章的FPGA原型驗(yàn)證系統(tǒng),也是動(dòng)態(tài)仿真和系統(tǒng)級(jí)驗(yàn)證的重要工具。”楊曄表示。
芯華章產(chǎn)品和業(yè)務(wù)規(guī)劃總監(jiān)楊曄
與現(xiàn)有廠商工具不同的是,芯華章本次新發(fā)布的這四款產(chǎn)品以面向未來(lái)發(fā)展、面向數(shù)字化系統(tǒng)的智能化設(shè)計(jì)流程為目標(biāo),融合人工智能、云原生等技術(shù),對(duì)EDA軟硬件底層框架進(jìn)行自主創(chuàng)新,從用戶界面、調(diào)試功能到數(shù)據(jù)格式均具備統(tǒng)一性,其底層編譯技術(shù)和對(duì)新型ARMrm架構(gòu)服務(wù)器的支持上也全部采用統(tǒng)一框架。
EDA上云趨勢(shì)所在,需解決商業(yè)模式、信息安全等問(wèn)題
在新思看來(lái),EDA上云本質(zhì)上是云架構(gòu)與EDA流程的結(jié)合,需要打通PAAS、SAAS和IAAS等不同的架構(gòu)層,讓EDA適用于任何云服務(wù)平臺(tái),且在使用上貫通芯片設(shè)計(jì)的全流程。當(dāng)前的趨勢(shì)是,越來(lái)越多的公司從建私有云到建公有云,適應(yīng)大數(shù)據(jù)和算力的設(shè)施部署逐漸增多,新思很早就與微軟展開(kāi)合作,在微軟Azure上運(yùn)行的IC Validator物理驗(yàn)證解決方案在不到9小時(shí)的時(shí)間內(nèi),完成了對(duì)AMD Radeon Pro VII GPU(包括超過(guò)130億個(gè)晶體管)的驗(yàn)證。當(dāng)前,新思也在積極準(zhǔn)備多樣化的產(chǎn)品支持EDA上云,滿足客戶的不同需求。
國(guó)微思爾芯林總認(rèn)為,EDA上云對(duì)于中小型芯片設(shè)計(jì)公司將會(huì)有很大的幫助。EDA無(wú)論是設(shè)計(jì)或是驗(yàn)證對(duì)算力的需求非常大,中小公司難以承受,通常是以時(shí)間換金錢(qián),如果有更好的云解決方案,例如采用私有云、公有云混搭的方式來(lái)提供合理的解決方案,將讓初創(chuàng)公司、中小型芯片公司受益。
不過(guò),信息安全、數(shù)據(jù)安全,以及合理的許可費(fèi)商業(yè)模式,比如按時(shí)間、算力云收費(fèi),是否跟原來(lái)以年為單位賣(mài)license的商業(yè)模式有沖突呢。這些問(wèn)題都是EDA上云值得思考的。
楊曄則認(rèn)為,目前出于技術(shù)、工程以及客戶需求等原因,真實(shí)在云上做EDA的并不多。不過(guò),云端對(duì)于EDA工具的彈性算力非常有幫助,因此芯華章未來(lái)推出的與上云相關(guān)的工具和服務(wù)也會(huì)幫助客戶更好地利用云端的彈性算力,同時(shí)也幫助云廠商更好地對(duì)接芯片廠商。
對(duì)于國(guó)內(nèi)EDA廠商間的協(xié)同,楊曄表示,行業(yè)還是要做得更加開(kāi)放,需要能夠從數(shù)據(jù)、功能接口、標(biāo)準(zhǔn)化上提出更多自己開(kāi)放的內(nèi)容與統(tǒng)一標(biāo)準(zhǔn),才能在跨度復(fù)雜的EDA工具鏈上實(shí)現(xiàn)由點(diǎn)到面發(fā)展,給用戶和下游產(chǎn)業(yè)帶來(lái)更多的價(jià)值。芯華章的產(chǎn)品正盡量做到開(kāi)放,例如FPGA平臺(tái)的硬件接口是開(kāi)放的,用戶可以根據(jù)開(kāi)放的接口或第三方定制來(lái)拓展子卡,這樣的子卡跟芯華章的軟件搭配,可以實(shí)現(xiàn)不同行業(yè)領(lǐng)域的FPGA原型界面系統(tǒng)。軟件上也會(huì)開(kāi)放更多的數(shù)據(jù)標(biāo)準(zhǔn),對(duì)接現(xiàn)有行業(yè)標(biāo)準(zhǔn)的數(shù)據(jù)格式。同時(shí),芯華章也會(huì)積極參與產(chǎn)業(yè)聯(lián)盟,共同推進(jìn)實(shí)現(xiàn)國(guó)產(chǎn)EDA開(kāi)放和協(xié)同的目標(biāo)。
EDA如何助力3D IC異構(gòu)集成
西門(mén)子EDA全球副總裁兼中國(guó)區(qū)總經(jīng)理凌琳介紹說(shuō),作為全球三大EDA工具廠商之一,西門(mén)子最早在臺(tái)積電的CoWoS和InFO封裝技術(shù)中提供解決方案。當(dāng)時(shí)基于板級(jí)或硅基的2.5/3D堆疊,西門(mén)子EDA第一時(shí)間延展出相應(yīng)的工具解決新的驗(yàn)證難點(diǎn) 。其中包括Xpedition 系列的 XSI 和XPD,并基于golden signoff Calibre平臺(tái)的3DStack,其后又為3D堆疊測(cè)試推出了 Tessent 3DIC DFT解決方案。
西門(mén)子在3D-IC合作上,多次獲得臺(tái)積電Partners of the Year獎(jiǎng)項(xiàng)。今年,三星SAFE (Samsung Advanced Foundry Ecosystem) 獎(jiǎng)項(xiàng),西門(mén)子的高密度先進(jìn)封裝(High Density Advanced Packaging) 設(shè)計(jì)流程亦取下了Best Innovation Award。如今,多芯片設(shè)計(jì)越來(lái)越重要, EDA工具必須先行先試,在早期就與Foundries合作定義這樣的多芯片異構(gòu)集成EDA參照流程,這樣才能夠?yàn)檎麄€(gè)半導(dǎo)體行業(yè)做出更大的貢獻(xiàn)。
西門(mén)子EDA全球副總裁兼中國(guó)區(qū)總經(jīng)理凌琳
3D IC也是新思部署的重點(diǎn)。許偉表示,3D IC是延續(xù)摩爾定律有效的途徑之一,過(guò)去幾年只停留在戰(zhàn)略宣傳,如今需求已經(jīng)真實(shí)爆發(fā)。它有三大典型場(chǎng)景,一是高性能計(jì)算,目前大量用到高帶寬的HBM存儲(chǔ)芯片,由于它還不是獨(dú)立的芯片因此需要堆疊的替代方案。第二是針對(duì)GPU、NPU這類(lèi)先進(jìn)的7nm\5nm芯片的接口,基本上在12納米會(huì)有更好的性價(jià)比,因此不同工藝節(jié)點(diǎn)的芯片需要放在一個(gè)封裝當(dāng)中。第三是網(wǎng)絡(luò)芯片規(guī)模大、對(duì)性能和功耗要求高、IP核復(fù)雜等,3D封裝能從系統(tǒng)層面讓芯片方案具備更多的靈活性。
新思從3D IC的單點(diǎn)工具出來(lái),逐漸豐富了架構(gòu)、IP、封裝等技術(shù)工真,形成了統(tǒng)一的計(jì)算平臺(tái)3D IC Compiler,3DIC Compiler基于新思科技的Fusion Design Platform、世界級(jí)引擎和數(shù)據(jù)模型,在單一用戶環(huán)境下提供一個(gè)綜合性的端到端解決方案,具有針對(duì)先進(jìn)多裸晶芯片系統(tǒng)設(shè)計(jì)的全套功能,令芯片設(shè)計(jì)開(kāi)發(fā)在統(tǒng)一環(huán)境下通過(guò)可視化功能展現(xiàn)的2.5D/3D封裝直觀環(huán)境,邊分析邊設(shè)計(jì),以此提高生產(chǎn)力。
在中國(guó)市場(chǎng),新思科技與國(guó)產(chǎn)EDA行業(yè)的領(lǐng)軍企業(yè)芯和半導(dǎo)體推出3DIC先進(jìn)封裝設(shè)計(jì)分析全流程”EDA平臺(tái),通過(guò)集成新思科技3DIC Compiler與芯和Metis減少3DIC的設(shè)計(jì)迭代并加快收斂速度,幫助封裝設(shè)計(jì)和異構(gòu)集成架構(gòu)設(shè)計(jì)方面不斷實(shí)現(xiàn)創(chuàng)新。
系統(tǒng)級(jí)平臺(tái)是EDA未來(lái)方向
我們看到,無(wú)論是近幾年西門(mén)子EDA不斷的收購(gòu),還是新思、Cadence等EDA巨頭對(duì)平臺(tái)資源的整合,他們無(wú)一不是進(jìn)行著平臺(tái)化的動(dòng)作,這也預(yù)示著EDA未來(lái)的發(fā)展方向。
許偉表示,EDA設(shè)計(jì)的復(fù)雜度體現(xiàn)在從過(guò)去的單點(diǎn)物理性能指標(biāo)的優(yōu)化,轉(zhuǎn)移到以系統(tǒng)和應(yīng)用角度出發(fā),對(duì)整個(gè)系統(tǒng)架構(gòu)、軟件、設(shè)計(jì)到設(shè)施甚至生命周期管理的整合,這一設(shè)計(jì)趨勢(shì)讓芯片產(chǎn)業(yè)成為未來(lái)數(shù)字產(chǎn)業(yè)的核心技術(shù)。因此,新思在過(guò)去幾年對(duì)軟件語(yǔ)言例如像C、C++、Python、Java等都進(jìn)行了投資,如今許多系統(tǒng)級(jí)公司不僅使用新思的EDA、IP,也使用軟件安全和硬件系統(tǒng),也就是通過(guò)系統(tǒng)合力來(lái)解決應(yīng)用問(wèn)題。
數(shù)據(jù)顯示,F(xiàn)oundries客戶群體中系統(tǒng)公司每年的年復(fù)合增長(zhǎng)率為70%,未來(lái)重大的芯片客戶可能不再是傳統(tǒng)的Fabless,而可能是系統(tǒng)公司。凌琳表示,芯片SoC只是系統(tǒng)當(dāng)中的子系統(tǒng)、超級(jí)系統(tǒng)的一部分,因此就需要EDA公司提供更加豐富的平臺(tái)化產(chǎn)品作為支撐。西門(mén)子數(shù)字化工業(yè)軟件不僅有EDA,還有生命周期管理工具、流程管理、機(jī)械仿真、熱分析,以及線束線纜等。當(dāng)Fabless客戶需要提供的數(shù)據(jù)算力越來(lái)越高,當(dāng)系統(tǒng)公司需要提供的解決方案是SystemofSystems時(shí),軟件工具需要持續(xù)創(chuàng)新以支撐做更復(fù)雜的更多樣化的設(shè)計(jì),這也是西門(mén)子一直努力的方向之一。
西門(mén)子EDA同時(shí)高度重視高抽象層次的設(shè)計(jì)和驗(yàn)證。凌琳認(rèn)為,傳統(tǒng)上用RTL寫(xiě)代碼,將來(lái)用RTL的佔(zhàn)比會(huì)越來(lái)越少,我們盡可能用C、C++、System C這種更高階的語(yǔ)言,更多的RTL工作交給工具和IP供應(yīng)商去完成,通過(guò)引入高階綜合方法來(lái)做AI算法,它比編碼工程師寫(xiě)RTL代碼更快。西門(mén)子數(shù)字化工業(yè)軟件將會(huì)創(chuàng)新一個(gè)抽象層次更高、更貼近于系統(tǒng)級(jí)高階綜合的平臺(tái)解決方案,以更智能的方法更高效率地為芯片設(shè)計(jì)公司服務(wù)。
在這方面,國(guó)內(nèi)EDA公司也有自己的探索。楊曄表示,2021年芯華章打造出具備平臺(tái)化、智能化、云化底層構(gòu)架的解決方案,正式發(fā)布智V驗(yàn)證平臺(tái) (FusionVerify Platform),擁有“協(xié)同、易用、高效”三大優(yōu)勢(shì),能讓工具帶來(lái)1+1>2的驗(yàn)證效益,有效地解決產(chǎn)業(yè)正面臨的兼容性挑戰(zhàn),以及數(shù)據(jù)碎片化導(dǎo)致的驗(yàn)證效率挑戰(zhàn)。
-
西門(mén)子
+關(guān)注
關(guān)注
94文章
3039瀏覽量
115881 -
eda
+關(guān)注
關(guān)注
71文章
2759瀏覽量
173275 -
新思
+關(guān)注
關(guān)注
0文章
20瀏覽量
29848 -
芯華章
+關(guān)注
關(guān)注
0文章
178瀏覽量
11438 -
國(guó)微思爾芯
+關(guān)注
關(guān)注
1文章
19瀏覽量
5474
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論