今天我們要介紹的概念是fanin,扇入。是指單個邏輯門的輸入的數(shù)量;如下圖為一個fanin為3 的與門;需要注意的是,在STA中,我們不允許出現(xiàn)多個輸出單元同時驅(qū)動一個輸入pin的情況,也就是multi-fanin的情況。這樣會造成STA工具無法計算延時信息。
我們采用all_fanin來trace整個網(wǎng)表的扇出。但是需要注意的是all_fanin主要是時序路徑上的連接,不一定完全是物理連接在一起。比如下圖:
1. 往前trace 3個pin
《CMD》 all_fanin -to cppr_sub_2/out_float -pin_level 3
cppr_sub_2/out_float cppr_sub_2/OUTBUF2/Y cppr_sub_2/OUTBUF2/A cppr_sub_2/R2/Q
0xbe
2. 往前trace 1個cell
《CMD》 all_fanin -to cppr_sub_2/out_float -level 1
cppr_sub_2/out_float cppr_sub_2/OUTBUF2/Y cppr_sub_2/OUTBUF2/A
0xc2
編輯:jq
-
STA
+關(guān)注
關(guān)注
0文章
52瀏覽量
19304 -
CMD命令
+關(guān)注
關(guān)注
0文章
28瀏覽量
8560
原文標(biāo)題:時序設(shè)計基本概念介紹
文章出處:【微信號:IC_Physical_Design,微信公眾號:數(shù)字后端IC芯片設(shè)計】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
FPGA時序約束之設(shè)置時鐘組

了解虛擬電廠的基本概念

Linux應(yīng)用編程的基本概念
X電容和Y電容的基本概念
集電極開路的基本概念與原理

評論