0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

超越第一奈奎斯特區(qū)域,將那奎斯特混疊變?yōu)閮?yōu)勢

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2021-11-10 09:41 ? 次閱讀

簡介

數(shù)據(jù)采集系統(tǒng)的設(shè)計人員—特別是需要在過程控制或自動化系統(tǒng)中進(jìn)行精密測量的設(shè)計人員—已經(jīng)習(xí)慣地將他們的系統(tǒng)設(shè)計為在第一那奎斯特區(qū)域內(nèi)運行,這只意味著最大輸入頻率必須被限制在少于一半采樣頻率的范圍內(nèi)。所以,如果你搭建了一個系統(tǒng),用于捕捉最大頻率為20KHz的音頻,那么你必須在40KHz頻率以上進(jìn)行采樣,以確保捕獲到最高頻分量。

混疊

那么,當(dāng)你不遵循這個規(guī)則時,系統(tǒng)會發(fā)生什么情況呢?我們假定,你在15kHz上對模擬信號進(jìn)行采樣,此時的頻率分量高達(dá)20kHz—你將最終遇到“混疊”問題,或者將上部分量折疊進(jìn)入輸入信號的工作頻段(請見圖1)。這些混疊信號將增加到原始信號上,并且將無法把已混疊頻率分量與原始信號區(qū)分開來。

poYBAGGKZNCAZMH1AADwrRtoUog024.jpg

1:輸入信號與第二那奎斯特區(qū)域產(chǎn)生交叉,并被混疊進(jìn)入信號的工作頻段

在大多數(shù)情況下,捕捉模擬信號,并且不遵守那奎斯特采樣規(guī)則的系統(tǒng)被認(rèn)為是“不良系統(tǒng)”,并且需要在模數(shù)轉(zhuǎn)換器 (ADC) 的輸入前放置一個抗混疊濾波器,以防止頻率分量交叉進(jìn)入上部那奎斯特區(qū)域。然而,有時候這是一個好事情。

在運行于超高頻模式下的射頻 (RF) 系統(tǒng)中,處理器(或者一個現(xiàn)場可編程門陣列 [FPGA])與數(shù)據(jù)轉(zhuǎn)換器之間移動的數(shù)據(jù)量會是十分可觀的—特別是在系統(tǒng)運行在第一那奎斯特區(qū)域內(nèi)更是如此(或者只簡單稱為“第一那奎斯特”)。例如,運行在第一那奎斯特區(qū)域內(nèi),輸出頻率為1GHz的數(shù)模轉(zhuǎn)換器 (DAC),為了實現(xiàn)所需的頻率內(nèi)容,它需要將輸出設(shè)定在2GHz以上。

這對于ADC也用樣適用—如果RF子系統(tǒng)的輸入的工作頻段在900MHz與1GHz之間,那么ADC必須在2GHz以上采樣,以便將所有的頻率內(nèi)容置于第一那奎斯特區(qū)域內(nèi)。

將那奎斯特混疊變?yōu)閮?yōu)勢

技巧在于將混疊(或者稱為頻率折疊)為你所用。通過對數(shù)據(jù)轉(zhuǎn)換器進(jìn)行欠采樣,更高頻率內(nèi)容將混疊進(jìn)入所有的較低那奎斯特區(qū)域(請見圖2)。你需要絕對確保沒有任何內(nèi)容在較低頻段內(nèi)終止—較低區(qū)域內(nèi)的任何噪聲或頻率分量也將被混疊進(jìn)入第一那奎斯特區(qū)域。好消息是,如果這是一個第一那奎斯特系統(tǒng),那么數(shù)據(jù)轉(zhuǎn)換器的數(shù)據(jù)速率只是所需RF輸入采樣率的幾分之一。欠采樣極大地減少了被提供給數(shù)字信號處理器 (DSP) 或FPGA的采樣數(shù)據(jù)速率。

poYBAGGKZNKAd_p4AADghJED7VE380.jpg

2:欠采樣時,較高階頻率分量被折疊進(jìn)入較低那奎斯特區(qū)域

ADC唯一一個主要要求就是輸入帶寬對于輸入頻率來說必須是充足的,否則的話,信號將失真。例如,ADC12J2700可以采樣高達(dá)2.7GSPS,但是它具有一個大于3GHz的輸入帶寬,從而使得輸入信號超出最大采樣率,因此將它們折疊進(jìn)入較低區(qū)域。還有一些其它注意事項已經(jīng)超出了本篇博文的范圍,不過,總的說來,這個技巧使你不用對付極高數(shù)據(jù)速率,以及處理要求。

如果你正在設(shè)計一個高性能數(shù)字RF系統(tǒng),你也許想使用這個方法,連同合適的DACADC來開展設(shè)計工作。在設(shè)計正確時,這個方法可以極大地簡化這些系統(tǒng)的處理和數(shù)據(jù)流要求。

其它資源

審核編輯:符乾江


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 數(shù)據(jù)采集
    +關(guān)注

    關(guān)注

    39

    文章

    6483

    瀏覽量

    114546
  • 模擬信號
    +關(guān)注

    關(guān)注

    8

    文章

    1151

    瀏覽量

    52858
收藏 人收藏

    評論

    相關(guān)推薦

    使用50偶輸出阻抗的波形發(fā)生器產(chǎn)生個80Mhz的正弦信號,ADS5474采樣的數(shù)值就出現(xiàn)了飽和削頂?shù)默F(xiàn)象,為什么?

    、參考《ADS5440/44/63/74 EVM UG》文檔中的介紹,這種兩級巴倫變壓器的端接方式已經(jīng)把特性阻抗在第一二個特區(qū)配置為5
    發(fā)表于 01-07 06:36

    DFT的常見誤區(qū)與解決方案

    不足,可能會導(dǎo)致高頻信號與低頻信號發(fā)生,使得頻譜分析不準(zhǔn)確。 解決方案:在進(jìn)行DFT分析之前,應(yīng)確保采樣頻率滿足
    的頭像 發(fā)表于 12-20 09:32 ?808次閱讀

    AD5474如何配成50歐呢?

    參考《ADS5440/44/63/74 EVM UG》文檔中的介紹,兩級巴倫變壓器的端接方式已經(jīng)把特性阻抗在第一二個特區(qū)配置為50
    發(fā)表于 12-18 08:48

    為什么DAC5674在external 2×的情況下datarange在直流到200HZ之間?

    為什么 在external 2×的情況下 datarange 在直流到200HZ之間?5674的最大外接時鐘速率是400MSPS,在extenal2×的情況下2分頻 變成200MHZ,根據(jù)
    發(fā)表于 12-12 07:24

    DAC的高次諧波為什么都會折疊回第一特區(qū)間?

    如題,在看到的DDS和DAC的資料上都會提到DAC內(nèi)部的非線性造成的高次諧波會被折疊回第一特區(qū)間。不太理解的地方是DAC里并沒有采
    發(fā)表于 12-11 07:05

    請問ADC的采樣率和提供的工作頻率是什么關(guān)系?

    請問ADC的采樣率和提供的工作頻率是什么關(guān)系?采樣定理是不是指的采樣頻率?
    發(fā)表于 12-06 06:13

    ADS1256轉(zhuǎn)換后的數(shù)據(jù)規(guī)律失真的原因?怎么解決?

    用ADC1256轉(zhuǎn)換后的數(shù)據(jù),符合(特定理)采樣頻率高于2倍的信號頻率,但轉(zhuǎn)換后的數(shù)字信號還是會規(guī)律失真。 如下輸入為連續(xù)的正弦波和三角波,經(jīng)ADC轉(zhuǎn)換后的規(guī)律失真,請問如何解決此類失真,如有參考資料請給我們參考。
    發(fā)表于 11-25 06:31

    發(fā)布“路遙”超級電技術(shù),續(xù)航超1100公里

    近日,路在2024年廣州車展前夕,震撼發(fā)布了行業(yè)首個超900V百萬級超級電技術(shù)品牌——“路遙”。這創(chuàng)新技術(shù)的推出,標(biāo)志著路
    的頭像 發(fā)表于 11-15 13:37 ?981次閱讀

    常見傅里葉變換錯誤及解決方法

    ,導(dǎo)致現(xiàn)象。 解決方法: 確保采樣頻率至少是信號最高頻率成分的兩倍(特定理)。 使用抗
    的頭像 發(fā)表于 11-14 09:42 ?1478次閱讀

    采樣頻率和信號頻率之間的關(guān)系

    。 1. 采樣的基本概念 采樣是將連續(xù)時間信號轉(zhuǎn)換為離散時間信號的過程。在實際應(yīng)用中,這通常涉及到使用模數(shù)轉(zhuǎn)換器(ADC)來量化模擬信號的幅度,并以固定的時間間隔(采樣周期)記錄這些量化值。 2.
    的頭像 發(fā)表于 10-15 11:26 ?2638次閱讀

    圖分析怎么判斷穩(wěn)定性???

    我用tian90的交流分析分析電路交流傳輸特性中的穩(wěn)定性,用,為什么掃描類型用線性和對數(shù)分別掃描出來的圖是
    發(fā)表于 09-13 06:59

    使用單通道ADC+模擬開關(guān)結(jié)構(gòu)采樣多路信號時,ADC采樣率如何選擇呢?

    現(xiàn)在有10路信號需要采樣,每個通道的信號帶寬都是10K,采集電路準(zhǔn)備使用模擬開關(guān)+單通道ADC結(jié)構(gòu),考慮通道切換時間和延遲采樣和,ADC的采樣率應(yīng)該選擇多少才能準(zhǔn)確采集輸入信
    發(fā)表于 08-15 07:02

    求助,關(guān)于OPA2828設(shè)計抗濾波器的疑惑求解

    樣了,他說的是在奈奎斯特頻率下,將多大的信號(這個可以自己設(shè)置),衰減到不影響ADC精度即1/2LSB(我這么理解對嗎) 感覺TI precision labs提到的抗設(shè)計,就不太好理解呢。 我
    發(fā)表于 07-30 08:26

    DAC39RF10、DAC39RFS10 10.24、20.48GSPS 16位雙通道和單通道多數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DAC39RF10、DAC39RFS10 10.24、20.48GSPS 16位雙通道和單通道多數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-12 09:26 ?0次下載
    DAC39RF10、DAC39RFS10 10.24、20.48GSPS 16位雙通道和單通道多<b class='flag-5'>奈</b><b class='flag-5'>奎</b><b class='flag-5'>斯</b><b class='flag-5'>特</b>數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表

    環(huán)路增益的穩(wěn)定性

    ,還可以判定系統(tǒng)穩(wěn)定程度。使用這判斷依據(jù)首先要畫曲線,也就是環(huán)路增益在極坐標(biāo)系下的軌跡圖。 由
    發(fā)表于 06-18 15:00