orcad在移動(dòng)器件的時(shí)候,怎么讓連線不跟著一起動(dòng)呢?
答:orcad在繪制原理圖過程中,需要對(duì)器件進(jìn)行移動(dòng),有如下幾種操作的小技巧,如下列所示:
鼠標(biāo)左鍵選中元器件,按住鼠標(biāo)左鍵不松,就可以對(duì)元器件進(jìn)行任意位置的拖動(dòng),若此元器件已經(jīng)與其它電路相連,這些連線會(huì)跟著一起移動(dòng);
按住Ctrl鍵,再使用鼠標(biāo)左鍵進(jìn)行元器件的拖動(dòng),其作用是復(fù)制一個(gè)元器件,不做任何連接,與選中元器件、按Ctrl+C的功能是一致的;
拖動(dòng)元器件的時(shí)候,若是連接關(guān)系不動(dòng)、只移動(dòng)走元器件,操作的方法就是按住Alt,然后左鍵拖動(dòng)元器件,則只拖動(dòng)改元器件,其連接關(guān)系保持不動(dòng)。
責(zé)任編輯:haq
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
原文標(biāo)題:24. orcad在移動(dòng)器件的時(shí)候,怎么讓連線不跟著一起動(dòng)呢?
文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
相關(guān)推薦
尤其是當(dāng)電路的特征尺寸越來越小的時(shí)候,互連線引起的各種效應(yīng)是影響電路性能的重要因素。本文闡述了傳統(tǒng)金屬鋁以及合金到現(xiàn)在主流的銅以及正在發(fā)展的新型材料———碳納米管作為互連線的優(yōu)劣,并對(duì)新型光互連進(jìn)行了介紹。
發(fā)表于 11-01 11:08
?1095次閱讀
電子發(fā)燒友網(wǎng)站提供《LRA致動(dòng)器:如何移動(dòng)它們.pdf》資料免費(fèi)下載
發(fā)表于 10-26 09:18
?0次下載
近些年來,動(dòng)中通無線視頻傳輸系統(tǒng)已在軍隊(duì)、公安、武警、消防、交通、通信等具有應(yīng)急任務(wù)或應(yīng)急性質(zhì)的部門得到了大力發(fā)展。在地質(zhì)勘探、石油、電力、物流、遠(yuǎn)程醫(yī)療、遠(yuǎn)程教育等特殊行業(yè)也有了長(zhǎng)足發(fā)展。作為一種
發(fā)表于 10-25 15:42
?217次閱讀
《科普時(shí)報(bào)》:探索量子奧秘,跟著院士去“追光”
發(fā)表于 10-12 08:06
?238次閱讀
OrCAD Capture是一款具有簡(jiǎn)單易用、功能特點(diǎn)豐富的電路原理圖輸入工具。由于它簡(jiǎn)單直觀的使用模式和易用性使其成為受歡迎的設(shè)計(jì)輸入工具。同時(shí)具有元件信息管理系統(tǒng)(CIS)可以在線訪問或從中心元件數(shù)據(jù)庫(kù)中調(diào)用元器件符號(hào),可以極大的提高電路圖的繪制效率。
發(fā)表于 10-09 15:24
?683次閱讀
它們之間的連線長(zhǎng)度。這有助于減小分布參數(shù)和相互間的電磁干擾,從而提高電路的性能。 加大距離:某些元器件或?qū)Ь€之間可能存在較高的電位差,為避免放電引起意外短路,應(yīng)加大它們之間的距離。 電解電容器布線:在濾波電路中
發(fā)表于 09-25 15:27
?276次閱讀
我們常用到的cadence原理圖設(shè)計(jì)工具orcad ,其可以配置CIS元器件數(shù)據(jù)庫(kù),通過這個(gè)數(shù)據(jù)庫(kù),我們可以快速地根據(jù)指定的料號(hào)/參數(shù)/封裝等條件查詢所需要的元件,雙擊即可放置到原理圖中。 CIS
發(fā)表于 06-15 17:27
?6245次閱讀
1關(guān)鍵要點(diǎn)OrCADX是OrCAD平臺(tái)的下一代,為具有OrCAD經(jīng)驗(yàn)的設(shè)計(jì)師和新設(shè)計(jì)師提供了許多功能,以改善布局工作流程和可制造性。OrCADX具有更直觀的用戶界面和久經(jīng)考驗(yàn)的PCB設(shè)計(jì)能力,以獲得
發(fā)表于 06-08 08:13
?1914次閱讀
在電路原理圖中,連線是一個(gè)非常重要的功能,它用來連接電路中的各個(gè)器件和節(jié)點(diǎn),表示它們之間的電氣連接關(guān)系。在繪制原理圖時(shí),規(guī)范、合理地使用連線
發(fā)表于 05-24 18:35
?1117次閱讀
電子發(fā)燒友網(wǎng)站提供《快速學(xué)會(huì) OrCAD Capture CIS .pdf》資料免費(fèi)下載
發(fā)表于 02-29 09:27
?21次下載
電子發(fā)燒友網(wǎng)站提供《OrCAD PSpice教程.zip》資料免費(fèi)下載
發(fā)表于 02-29 09:21
?10次下載
電子發(fā)燒友網(wǎng)站提供《OrCAD Capture V16.3 簡(jiǎn)易教程.zip》資料免費(fèi)下載
發(fā)表于 02-29 09:16
?13次下載
的情況下,功耗大概13mA,M4睡眠,M0喚醒的情況下待機(jī)功耗7mA。我在M0跑起來的時(shí)候我是沒有開啟藍(lán)牙廣播的。 我記得之前用62的時(shí)候M0跑起來沒有這么大的功耗。 好像也就2~3mA。我現(xiàn)在有個(gè)疑問,是不是
發(fā)表于 02-19 07:38
目的:抑制由雜波產(chǎn)生的類似目標(biāo)的回波,而讓動(dòng)目標(biāo)回波通過后的損失盡量小或沒損失。
發(fā)表于 01-24 10:06
?661次閱讀
我們?cè)诰帉懸恍┍容^復(fù)雜的Verilog代碼時(shí),通常需要進(jìn)行大量的手動(dòng)連線工作,這種工作十分容易出錯(cuò),并且在代碼模塊的嵌套層級(jí)較多時(shí),更改里層的一個(gè)代碼
發(fā)表于 01-24 10:03
?1377次閱讀
評(píng)論