0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA芯片配置分類(lèi)及配置方式

FPGA設(shè)計(jì)論壇 ? 來(lái)源:CSDN技術(shù)社區(qū) ? 作者:formerman ? 2021-09-06 09:41 ? 次閱讀

廣義的來(lái)說(shuō),FPGA的配置包括直接使用下載電纜對(duì)FPGA器件進(jìn)行編程、對(duì)外部EEPROM和FLASH進(jìn)行編程、使用MPU對(duì)FPGA器件進(jìn)行編程、外部EEPROM和FLASH對(duì)器件進(jìn)行編程等。

FPGA器件配置方式分三大類(lèi):主動(dòng)配置、被動(dòng)配置和JTAG配置。

主動(dòng)配置:由FPGA器件引導(dǎo)配置操作過(guò)程。

被動(dòng)配置:由計(jì)算機(jī)或控制器控制配置過(guò)程。上電后,控制器件或主控器把存儲(chǔ)在外部存儲(chǔ)器中的數(shù)據(jù)送入FPGA器件內(nèi),配置完成之后將對(duì)器件I/O和寄存器進(jìn)行初始化。初始化完成后,進(jìn)入用戶(hù)模式,開(kāi)始正常工作。

一旦設(shè)計(jì)者選定了FPGA系統(tǒng)的配置方式,需要將器件上的MSEL引腳設(shè)定為固定值,以指示當(dāng)前所采用的配置方式。

常用的配置方式有:

PS配置(Passive Serial Configuration):被動(dòng)串行配置

AS配置(Active Serial Configuration):主動(dòng)串行配置

PPS配置(Passive Parallel Synchronous Configuration):被動(dòng)并行同步配置

FPP配置(Fast Passive Parallel Configuration):快速被動(dòng)并行配置

PPA配置(Passive Parallel Asynchronous Configuration):被動(dòng)并行異步配置

PSA配置(Passive Serial Asynchronous Configuration):被動(dòng)串行異步配置

JTAG配置(Joint Test Action Group Configuration)

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21766

    瀏覽量

    604573
  • 電纜
    +關(guān)注

    關(guān)注

    18

    文章

    2736

    瀏覽量

    54925
  • 計(jì)算機(jī)
    +關(guān)注

    關(guān)注

    19

    文章

    7522

    瀏覽量

    88290
  • JTAG
    +關(guān)注

    關(guān)注

    6

    文章

    401

    瀏覽量

    71738

原文標(biāo)題:FPGA芯片配置方式詳解與選擇

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA配置ADS5562怎么確認(rèn)寄存器是否配置正常?

    1、用FPGA配置ADS5562怎么確認(rèn)寄存器是否配置正常 2、輸入時(shí)鐘和輸出時(shí)鐘的延時(shí)怎樣配置在合理的范圍里
    發(fā)表于 01-02 06:49

    如何通過(guò)FPGA配置CDCI6214?

    我想直接采用FPGA通過(guò)IIC接口配置CDCI6214內(nèi)部寄存器,而不是先寫(xiě)入EEPROM再由EEPROM寫(xiě)入內(nèi)部寄存器。在這種配置下,RESETN和EEPROMSEL引腳應(yīng)該如何接?
    發(fā)表于 11-11 06:24

    固化FPGA配置芯片方式

    每次在系統(tǒng)掉電之后,之前載入的程序?qū)?huì)丟失,系統(tǒng)上電后需要重新配置。設(shè)計(jì)者為了彌補(bǔ)這項(xiàng)缺陷,在FPGA芯片的旁邊都會(huì)設(shè)置一個(gè)flash(掉電不丟失)。
    的頭像 發(fā)表于 10-24 18:13 ?404次閱讀
    固化<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b><b class='flag-5'>芯片</b>的<b class='flag-5'>方式</b>

    一種簡(jiǎn)單高效配置FPGA的方法

    本文描述了一種簡(jiǎn)單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設(shè)備。這種方法減少了硬件組件、板空間和成本。
    的頭像 發(fā)表于 10-24 14:57 ?712次閱讀
    一種簡(jiǎn)單高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法

    多相芯片TPS53689的配置與使用指導(dǎo)

    電子發(fā)燒友網(wǎng)站提供《多相芯片TPS53689的配置與使用指導(dǎo).pdf》資料免費(fèi)下載
    發(fā)表于 08-29 11:12 ?0次下載
    多相<b class='flag-5'>芯片</b>TPS53689的<b class='flag-5'>配置</b>與使用指導(dǎo)

    FPGA配置模式有哪些?具體配置過(guò)程是怎樣的?

    與CPLD不同,FPGA是基于門(mén)陣列方式為用戶(hù)提供可編程資源的,其內(nèi)部邏輯結(jié)構(gòu)的形成是由配置數(shù)據(jù)決定的。那么是如何進(jìn)行配置的呢?配置的模式又
    發(fā)表于 06-19 14:40

    請(qǐng)問(wèn)如何使用fx3芯片來(lái)對(duì)FPGA進(jìn)行并行配置?

    我閱讀過(guò)AN84868,了解到fx3可以對(duì)連接的FPGA芯片進(jìn)行串行配置;但是我的項(xiàng)目中,希望能盡量縮短FPGA配置的時(shí)間,因此希望能夠了解
    發(fā)表于 05-28 08:30

    想通過(guò)CYUSB3014配置xilinx FPGA,如何下載CYUSB3014的FPGA配置實(shí)用程序工具?

    你好 我想通過(guò) CYUSB3014 配置 xilinx FPGA,如何下載 CYUSB3014 的 FPGA 配置實(shí)用程序工具? 謝謝。
    發(fā)表于 05-22 07:31

    如何配置和校準(zhǔn)電阻屏

    ZDP1440是一款基于開(kāi)源GUI引擎的圖像顯示專(zhuān)用驅(qū)動(dòng)芯片,內(nèi)置電阻屏和電容屏觸摸驅(qū)動(dòng),可在上位機(jī)配置好觸摸類(lèi)型和從機(jī)地址,將配置一并下載到ZDP1440的HMI板子,就完成觸摸適配,本文將介紹如何
    的頭像 發(fā)表于 04-16 11:21 ?1387次閱讀
    如何<b class='flag-5'>配置</b>和校準(zhǔn)電阻屏

    適用于 Xilinx? MPSoC 和 FPGA的可配置多軌PMU TPS650864數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《適用于 Xilinx? MPSoC 和 FPGA的可配置多軌PMU TPS650864數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 04-01 09:58 ?0次下載
    適用于 Xilinx? MPSoC 和 <b class='flag-5'>FPGA</b>的可<b class='flag-5'>配置</b>多軌PMU TPS650864數(shù)據(jù)表

    fpga芯片工作原理 fpga芯片有哪些型號(hào)

    FPGA芯片的工作原理主要基于其內(nèi)部的可配置邏輯單元和連線(xiàn)資源。包括以下工作原理: 首先,FPGA內(nèi)部包含可配置邏輯模塊(CLB)、輸出輸入
    的頭像 發(fā)表于 03-14 17:17 ?1554次閱讀

    TPS650864可配置多軌PMU適用于多核處理器、FPGA和系統(tǒng)的TPS650861可配置多軌PMU數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TPS650864可配置多軌PMU適用于多核處理器、FPGA和系統(tǒng)的TPS650861可配置多軌PMU數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 03-07 09:06 ?0次下載
    TPS650864可<b class='flag-5'>配置</b>多軌PMU適用于多核處理器、<b class='flag-5'>FPGA</b>和系統(tǒng)的TPS650861可<b class='flag-5'>配置</b>多軌PMU數(shù)據(jù)表

    適用于 Xilinx? MPSoC 和 FPGA 的可配置多軌PMU TPS650864數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《適用于 Xilinx? MPSoC 和 FPGA 的可配置多軌PMU TPS650864數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 03-06 17:07 ?0次下載
    適用于 Xilinx? MPSoC 和 <b class='flag-5'>FPGA</b> 的可<b class='flag-5'>配置</b>多軌PMU TPS650864數(shù)據(jù)表

    AMD Xilinx 7系列FPGA的Multiboot多bit配置

    Multiboot是一種在A(yíng)MD Xilinx 7系列FPGA上實(shí)現(xiàn)雙鏡像(或多鏡像)切換的方案。它允許在FPGA中加載兩個(gè)不同的配置鏡像,并在需要時(shí)切換。
    的頭像 發(fā)表于 02-25 10:54 ?1331次閱讀
    AMD Xilinx 7系列<b class='flag-5'>FPGA</b>的Multiboot多bit<b class='flag-5'>配置</b>

    FPGA分類(lèi)

    :基于靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)的FPGA,其配置可以在每次上電時(shí)重新加載。這類(lèi)FPGA具有較高的靈活性,但功耗較高。 Flash-based FPGA :基于閃存的
    發(fā)表于 01-26 10:09