0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思Vivado ML版優(yōu)化應(yīng)用設(shè)計(jì)

YCqV_FPGA_EETre ? 來(lái)源:FPGA開(kāi)發(fā)圈 ? 作者:FPGA開(kāi)發(fā)圈 ? 2021-07-02 16:40 ? 次閱讀

賽靈思近日宣布推出 Vivado ML 版,這是業(yè)內(nèi)首個(gè)基于機(jī)器學(xué)習(xí)(ML )優(yōu)化算法以及先進(jìn)的面向團(tuán)隊(duì)協(xié)作的設(shè)計(jì)流程打造的 FPGA EDA 工具套件,可以顯著節(jié)省設(shè)計(jì)時(shí)間與成本,與目前的 Vivado HLx 版本相比,Vivado ML 版將復(fù)雜設(shè)計(jì)的編譯時(shí)間縮短了 5 倍,同時(shí)還提供了突破性的平均達(dá) 10% 的結(jié)果質(zhì)量( QoR )提升。

Vivado ML 概述

1、基于 ML 的設(shè)計(jì)優(yōu)化

加速設(shè)計(jì)收斂

與當(dāng)前的 Vivado HLx 版本相比,全新w Vivado ML 版本在復(fù)雜設(shè)計(jì)上實(shí)現(xiàn)了高達(dá) 50%(平均 10%)的突破性結(jié)果質(zhì)量 (QoR) 提升。

基于 ML 的邏輯優(yōu)化、擁塞估計(jì)、延遲估計(jì)和智能設(shè)計(jì)運(yùn)行等新功能和算法有助于自動(dòng)化策略以減少時(shí)序收斂迭代。

2、協(xié)同設(shè)計(jì)環(huán)境

提升生產(chǎn)力

使用 Vivado IP Integrator 改進(jìn)協(xié)作設(shè)計(jì),使用全新的“塊設(shè)計(jì)容器”功能實(shí)現(xiàn)模塊化設(shè)計(jì)。

推廣基于團(tuán)隊(duì)的設(shè)計(jì)方法,并允許采用分而治之的策略來(lái)處理具有多站點(diǎn)協(xié)作的大型設(shè)計(jì)。

3、全新高級(jí) DFX 功能

編譯時(shí)間減少

Xilinx 引入了抽象 Shell 的概念,允許用戶在系統(tǒng)中定義多個(gè)模塊以進(jìn)行增量和并行編譯。

與傳統(tǒng)的完整系統(tǒng)編譯相比,此功能可將平均編譯時(shí)間縮短 5 倍,最多可縮短 17 倍。

Abstract Shell 通過(guò)將設(shè)計(jì)細(xì)節(jié)隱藏在模塊之外來(lái)幫助保護(hù)客戶的 IP

功能介紹

1、高層次設(shè)計(jì)

Vivado IP Integrator 可提供基于 Tcl、設(shè)計(jì)期正確的圖形化設(shè)計(jì)開(kāi)發(fā)流程。設(shè)計(jì)團(tuán)隊(duì)在接口層面上工作,能快速組裝復(fù)雜系統(tǒng),充分利用 Vitis HLS、Vitis Model Composer、Xilinx IP、聯(lián)盟成員 IP 和自己的 IP。通過(guò)利用全新提升的 Vivado IPI 和 HLS 的完美組合,客戶能將開(kāi)發(fā)成本相對(duì)于采用 RTL 方式而言節(jié)約高達(dá) 15 倍。

2、驗(yàn)證

應(yīng)對(duì)當(dāng)前復(fù)雜器件的驗(yàn)證挑戰(zhàn),需要在各種設(shè)計(jì)層面上應(yīng)用大量工具及技術(shù)。Vivado 設(shè)計(jì)套件在緊密結(jié)合的環(huán)境中提供這些工具和技術(shù),從而可加速模塊及芯片級(jí)設(shè)計(jì)的驗(yàn)證。

3、實(shí)現(xiàn)

具有高級(jí)機(jī)器學(xué)習(xí)算法的 Vivado ML 設(shè)計(jì)套件提供了在運(yùn)行時(shí)和性能方面具有顯著優(yōu)勢(shì)的最佳實(shí)現(xiàn)工具。憑借用于綜合、布局、布線和物理優(yōu)化的一流編譯工具以及 Xilinx 編譯方法建議,設(shè)計(jì)者可以加快設(shè)計(jì)周期的實(shí)現(xiàn)階段。

平臺(tái)版本

Vivado ML 標(biāo)準(zhǔn)版

Vivado ML 的器件受限免費(fèi)版本。

Vivado ML 企業(yè)版

包括對(duì)所有 Xilinx 器件的支持。

文章出處:【微信公眾號(hào):FPGA開(kāi)發(fā)圈】

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21744

    瀏覽量

    603662
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131290
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    66

    文章

    8420

    瀏覽量

    132687

原文標(biāo)題:Vivado ML 版,讓設(shè)計(jì)更智能化

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開(kāi)發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    低溫失效的原因,有沒(méi)有別的方法或者一些見(jiàn)解?

    低溫失效的原因,有沒(méi)有別的方法或者一些見(jiàn)解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測(cè)了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28

    喜報(bào)!全國(guó)首批!成功獲選國(guó)家級(jí)專精特新重點(diǎn)“小巨人”企業(yè)!

    萬(wàn)里挑一!從16000多家專精特新“小巨人”企業(yè)中脫穎而出,榮獲國(guó)家級(jí)專精特新“重點(diǎn)小巨人企業(yè)。
    的頭像 發(fā)表于 12-05 11:46 ?350次閱讀
    喜報(bào)!全國(guó)首批!<b class='flag-5'>賽</b><b class='flag-5'>思</b>成功獲選國(guó)家級(jí)專精特新重點(diǎn)“小巨人”企業(yè)!

    FPGA產(chǎn)品的主要特點(diǎn)

    近年來(lái),全球半導(dǎo)體供應(yīng)鏈屢受挑戰(zhàn),芯片短缺問(wèn)題一度對(duì)行業(yè)產(chǎn)生深遠(yuǎn)影響。易通過(guò)優(yōu)化供應(yīng)鏈管理、強(qiáng)化產(chǎn)能規(guī)劃,確??蛻舻腇PGA需求得到及時(shí)滿足。面向工業(yè)控制、機(jī)器視覺(jué)、醫(yī)療影像、消費(fèi)電子、汽車智駕等一眾終端領(lǐng)域,易
    的頭像 發(fā)表于 12-04 14:20 ?445次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b>FPGA產(chǎn)品的主要特點(diǎn)

    ×廣東移動(dòng) | 攜手國(guó)內(nèi)最大運(yùn)營(yíng)商省公司,筑牢超1.1億用戶移動(dòng)通信安全防線!

    攜手廣東移動(dòng),增強(qiáng)核心骨干同步網(wǎng)授時(shí)性能,筑牢移動(dòng)網(wǎng)絡(luò)安全每一道防線,讓時(shí)間“黑客”無(wú)機(jī)可乘!
    的頭像 發(fā)表于 11-23 20:16 ?385次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>×廣東移動(dòng) | <b class='flag-5'>賽</b><b class='flag-5'>思</b>攜手國(guó)內(nèi)最大運(yùn)營(yíng)商省公司,筑牢超1.1億用戶移動(dòng)通信安全防線!

    優(yōu)化 FPGA HLS 設(shè)計(jì)

    優(yōu)化 FPGA HLS 設(shè)計(jì) 用工具用 C 生成 RTL 的代碼基本不可讀。以下是如何在不更改任何 RTL 的情況下提高設(shè)計(jì)性能。 介紹 高級(jí)設(shè)計(jì)能夠以簡(jiǎn)潔的方式捕獲設(shè)計(jì),從而
    發(fā)表于 08-16 19:56

    爾芯題正式發(fā)布,邀你共戰(zhàn)EDA精英挑戰(zhàn)!

    題發(fā)布COMPETITIONRELEASE2024中國(guó)研究生創(chuàng)芯大賽·EDA精英挑戰(zhàn)(原“集成電路EDA設(shè)計(jì)精英挑戰(zhàn)”)現(xiàn)已正式拉開(kāi)帷幕。作為核心出題企業(yè)之一爾芯(S2C),已
    的頭像 發(fā)表于 08-03 08:24 ?673次閱讀
    <b class='flag-5'>思</b>爾芯<b class='flag-5'>賽</b>題正式發(fā)布,邀你共戰(zhàn)EDA精英挑戰(zhàn)<b class='flag-5'>賽</b>!

    快訊 | 發(fā)展新質(zhì)生產(chǎn)力問(wèn)道?如何下好“創(chuàng)新棋”?

    7月11日,南湖區(qū)委宣傳部、清華大學(xué)馬克主義學(xué)院共同帶隊(duì)一行蒞臨圍繞時(shí)頻新質(zhì)生產(chǎn)力創(chuàng)新層面進(jìn)行實(shí)地調(diào)研,副總經(jīng)理田永和、對(duì)外合作部
    的頭像 發(fā)表于 07-12 13:31 ?502次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 發(fā)展新質(zhì)生產(chǎn)力問(wèn)道<b class='flag-5'>賽</b><b class='flag-5'>思</b>?<b class='flag-5'>賽</b><b class='flag-5'>思</b>如何下好“創(chuàng)新棋”?

    FPGA下載問(wèn)題

    在ARM開(kāi)發(fā)中,通??晒┻x擇的下載器有多種。清華的FPGA,除了官方的專用下載器,有其他的下載器可以使用嗎?使用下載器可以嗎?
    發(fā)表于 06-23 12:28

    中科愛(ài)畢紅外光電探測(cè)技術(shù),打破高端市場(chǎng)“卡脖子”困境

    “超晶格紅外光電探測(cè),如同照相機(jī)通過(guò)可見(jiàn)光感知事物,但它是通過(guò)紅外手段來(lái)感知世界的……”在中科愛(ài)畢(常州)光電科技有限公司(以下簡(jiǎn)稱“中科愛(ài)畢”),工作人員這樣介紹公司的核心產(chǎn)
    的頭像 發(fā)表于 05-30 09:14 ?1.7w次閱讀
    中科愛(ài)畢<b class='flag-5'>賽</b><b class='flag-5'>思</b>紅外光電探測(cè)技術(shù),打破高端市場(chǎng)“卡脖子”困境

    半導(dǎo)體與新加坡三福半導(dǎo)體達(dá)成戰(zhàn)略合作

    近日,合肥安近日,合肥安半導(dǎo)體有限公司與新加坡三福半導(dǎo)體科技有限公司成功簽署戰(zhàn)略合作備忘錄。半導(dǎo)體有限公司與新加坡三福半導(dǎo)體科技有限公司成功簽署戰(zhàn)略合作備忘錄。
    的頭像 發(fā)表于 05-21 14:49 ?854次閱讀

    快訊 | 熱烈歡迎嘉興市政協(xié)一行領(lǐng)導(dǎo)蒞臨總部調(diào)研指導(dǎo)工作!

    近日,嘉興市政協(xié)一行領(lǐng)導(dǎo)蒞臨總部調(diào)研指導(dǎo)工作,副總經(jīng)理王文濤、田永和全程陪同。嘉興市政協(xié)一行領(lǐng)導(dǎo)蒞臨
    的頭像 發(fā)表于 05-17 13:22 ?527次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 熱烈歡迎嘉興市政協(xié)一行領(lǐng)導(dǎo)蒞臨<b class='flag-5'>賽</b><b class='flag-5'>思</b>總部調(diào)研指導(dǎo)工作!

    FPGA flash操作原理

    FPGA flash操作原理分享
    的頭像 發(fā)表于 04-09 15:03 ?1014次閱讀

    是德科技推出AI數(shù)據(jù)中心測(cè)試平臺(tái)旨在加速AI/ML網(wǎng)絡(luò)驗(yàn)證和優(yōu)化的創(chuàng)新

    2024年2月29日,是德科技(Keysight Technologies,Inc.)宣布,針對(duì)人工智能(AI)和機(jī)器學(xué)習(xí)(ML)基礎(chǔ)設(shè)施生態(tài)系統(tǒng),推出了 AI數(shù)據(jù)中心測(cè)試平臺(tái),旨在加速AI / ML網(wǎng)絡(luò)驗(yàn)證和優(yōu)化的創(chuàng)新。
    的頭像 發(fā)表于 02-29 09:32 ?641次閱讀
    是德科技推出AI數(shù)據(jù)中心測(cè)試平臺(tái)旨在加速AI/<b class='flag-5'>ML</b>網(wǎng)絡(luò)驗(yàn)證和<b class='flag-5'>優(yōu)化</b>的創(chuàng)新

    快訊 | 熱烈歡迎嘉興市人民政府咨詢委員會(huì)蒞臨總部調(diào)研!

    近日,嘉興市人民政府咨詢委員會(huì)主任周楚興率隊(duì)蒞臨總部進(jìn)行調(diào)研,綜合中心副總經(jīng)理王文濤陪同。嘉興咨詢委到訪
    的頭像 發(fā)表于 02-05 10:27 ?1381次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 熱烈歡迎嘉興市人民政府咨詢委員會(huì)蒞臨<b class='flag-5'>賽</b><b class='flag-5'>思</b>總部調(diào)研!

    有償求助.芯片方案

    芯片電路圖方案
    發(fā)表于 01-12 18:19