基于SRAM技術(shù)的Xilinx FPGA具有較高的邏輯密度,消耗較高功率;
基于閃存技術(shù)的Xilinx CPLD具有較低的邏輯密度,功耗也比較低。為了提高邏輯密度、集成更多功能,PLD廠商的每一代器件都會(huì)采用當(dāng)前最新的工藝技術(shù)。不同的功能需求以及集成工藝,使得PLD的供電電壓有所不同。
由于PLD在電路板上擔(dān)當(dāng)?shù)慕巧且粋€(gè)片上系統(tǒng)(SOC),為這些器件供電就相當(dāng)于為整個(gè)系統(tǒng)供電。典型的高端Virtex系列FPGA可能需要10~15路獨(dú)立的供電電壓。另一方面,較低密度的Spantan、Kintex、Artix和CoolRunner系列器件會(huì)需要2~10路獨(dú)立的供電電壓。用戶需要根據(jù)每路電壓的功率要求、供電順序以及系統(tǒng)電源管理的需求,確定正確的穩(wěn)壓電源組合。
現(xiàn)代PLD的核電源為內(nèi)部多數(shù)電路供電,所消耗的功率也最高。每一次新工藝的出現(xiàn),都會(huì)產(chǎn)生新的核電源要求。支持PLD輔助電路的核電電源用于配置邏輯電路、時(shí)鐘管理以及其他輔助功能電路。此外,F(xiàn)PGA往往把一個(gè)接口標(biāo)準(zhǔn)橋接到另一接口標(biāo)準(zhǔn),每個(gè)IO也會(huì)具有不同的電源要求求,范圍從1.2V至3.3V。
另外,特別需要注意告訴SerDes收發(fā)器的供電電源,每個(gè)收發(fā)器可能消耗1至幾個(gè)安培的電流,收發(fā)器速率為155Mbps至28Gbps,甚至更高。例如100G以太網(wǎng)系統(tǒng)中使用多個(gè)這樣的收發(fā)器,電流損耗為10A,甚至更高。高速數(shù)據(jù)傳輸會(huì)在電源總線產(chǎn)生較大的噪聲,對(duì)電源的性能影響較大。
編輯:jq
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
原文標(biāo)題:Xilinx FPGA和CPLD供電
文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
相關(guān)推薦
電子發(fā)燒友網(wǎng)站提供《采用Xilinx FPGA的AFE79xx SPI啟動(dòng)指南.pdf》資料免費(fèi)下載
發(fā)表于 11-15 15:28
?0次下載
推出的MYC-J7A100T核心板及開發(fā)板是基于Xilinx Artix-7系列XC7A100T的開發(fā)平臺(tái),FPGA工業(yè)芯,兼容國產(chǎn)PG2L100H:
XC7A100T-2FGG484I具有高度
發(fā)表于 11-12 15:45
Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及一些特性。
發(fā)表于 11-05 15:45
?1284次閱讀
比特流是一個(gè)常用詞匯,用于描述包含FPGA完整內(nèi)部配置狀態(tài)的文件,包括布線、邏輯資源和IO設(shè)置。大多數(shù)現(xiàn)代FPGA都是基于SRAM的,包括Xilin
發(fā)表于 07-16 18:02
?9020次閱讀
一次性工程費(fèi)用,用量較小時(shí)具有成本優(yōu)勢(shì)。
1)靈活性:通過對(duì) FPGA 編程,FPGA 能夠執(zhí)行 ASIC 能夠執(zhí)行的任何邏輯功能。FPGA
發(fā)表于 07-08 19:36
今天給大俠帶來 Xilinx ISE14.7 LVDS應(yīng)用,話不多說,上貨。
最近項(xiàng)目需要用到差分信號(hào)傳輸,于是看了一下FPGA上差分信號(hào)的使用。Xilinx FPGA中,主要通過
發(fā)表于 06-13 16:28
MYC-J7A100T核心板及開發(fā)板Xilinx Artix-7系列XC7A100T開發(fā)平臺(tái),FPGA工業(yè)芯XC7A100T-2FGG484I具有高度的可編程性和靈活性;高速傳輸和處理,具有
發(fā)表于 05-31 15:12
?10次下載
Xilinx7系列FPGA由四個(gè)FPGA系列組成,可滿足一系列系統(tǒng)需求,從低成本、小尺寸、成本敏感的大容量應(yīng)用到最苛刻的高性能應(yīng)用的超高端連接帶寬、邏輯容量和信號(hào)處理能力。
發(fā)表于 04-22 10:49
?5743次閱讀
Gate Arry)是指現(xiàn)場(chǎng)可編程門陣列(SRAM 工藝,要外掛配置用的EPROM)。Xilinx把SRAM工藝,要外掛配置用的EPROM的PLD叫FPGA,把Flash工藝(類似E
發(fā)表于 04-12 16:58
FPGA具有比較高的可靠性,因此在軍工以及航天領(lǐng)域也有比較廣泛的應(yīng)用。未來,隨著技術(shù)的不斷完善,相關(guān)工藝將會(huì)完成升級(jí)改造,在諸多新型行業(yè)比如大數(shù)據(jù)等,FPGA將會(huì)有更為廣泛的應(yīng)用前景
發(fā)表于 03-28 17:41
Xilinx FPGA芯片擁有多個(gè)系列和型號(hào),以滿足不同應(yīng)用領(lǐng)域的需求。以下是一些主要的Xilinx FPGA芯片系列及其特點(diǎn)。
發(fā)表于 03-14 16:24
?3498次閱讀
3、避免一次性工程費(fèi)用,用量較小時(shí)具有成本優(yōu)勢(shì)。
1)靈活性:通過對(duì) FPGA 編程,FPGA 能夠執(zhí)行 ASIC 能夠執(zhí)行的任何邏輯功能。F
發(fā)表于 03-08 14:57
Multiboot是一種在AMD Xilinx 7系列FPGA上實(shí)現(xiàn)雙鏡像(或多鏡像)切換的方案。它允許在FPGA中加載兩個(gè)不同的配置鏡像,并在需要時(shí)切換。
發(fā)表于 02-25 10:54
?1359次閱讀
)是兩種不同的硬件實(shí)現(xiàn)方式,它們之間存在以下主要差異:
設(shè)計(jì)過程 :FPGA的設(shè)計(jì)通?;谝延械挠布Y(jié)構(gòu)進(jìn)行邏輯配置,而ASIC需要從頭開始進(jìn)行定制化的電路設(shè)計(jì)。
靈活性 :FPGA具有
發(fā)表于 02-22 09:54
FPGA(Field-Programmable Gate Array)是一種可編程邏輯技術(shù),它使用可重構(gòu)的硬件單元(如門陣列和查找表)來實(shí)現(xiàn)電路功能。相比傳統(tǒng)的專用集成電路(ASIC),FPG
發(fā)表于 02-04 15:26
?1836次閱讀
評(píng)論