我們都知道FPGA的實(shí)現(xiàn)過(guò)程分為2步:分析綜合與布局布線后就可以產(chǎn)生目標(biāo)文件,這兩個(gè)步驟中間有個(gè)非常重要的文件,那就是-網(wǎng)表。 下圖是Vivado中網(wǎng)表列表示例:
Vivado中網(wǎng)表列表示例 在vivado集成環(huán)境中,網(wǎng)表時(shí)對(duì)設(shè)計(jì)的描述,如網(wǎng)表由單元(cell)、引腳(pin)、端口(port)和網(wǎng)絡(luò)(Net)構(gòu)成。下圖是一個(gè)電路的網(wǎng)表結(jié)構(gòu):
電路的網(wǎng)表結(jié)構(gòu)
(1)單元是設(shè)計(jì)單元
1、設(shè)計(jì)模塊(Verilog HDL)/實(shí)體(VHDL)。
2、元件庫(kù)中的基本元素(Basic Elements ,BLEs)實(shí)例。如LUT、FF、DSP、RAM等。
3、硬件功能的類屬表示。
4、黑盒。
(2)引腳是單元上的連接點(diǎn)
(3)端口是設(shè)計(jì)的頂層端口
(4)網(wǎng)絡(luò)用于實(shí)現(xiàn)引腳之間,以及引腳到端口的連接。
編輯:jq
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
原文標(biāo)題:【Vivado那些事】Vivado中電路結(jié)構(gòu)的網(wǎng)表描述
文章出處:【微信號(hào):Open_FPGA,微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
相關(guān)推薦
輸入圖像的內(nèi)容。 RNN的基本原理 RNN是一種用于處理序列數(shù)據(jù)的神經(jīng)網(wǎng)絡(luò),它通過(guò)循環(huán)結(jié)構(gòu)來(lái)處理序列中的每個(gè)元素,并保持前一個(gè)元素的信息。RNN的主要特點(diǎn)是它能夠處理任意長(zhǎng)度的序列,并且能夠捕捉序列中的時(shí)間依賴關(guān)系。RNN的基本
發(fā)表于 11-15 09:58
?294次閱讀
后的約束在之前版本中已存在,那么Vivado會(huì)給出警告信息,顯示這些約束會(huì)覆蓋之前已有的約束;如果是新增約束,那么就會(huì)直接生效。
發(fā)表于 10-24 15:08
?346次閱讀
以太網(wǎng)幀(Ethernet Frame)是以太網(wǎng)(Ethernet)協(xié)議用于在局域網(wǎng)(LAN)中傳輸數(shù)據(jù)的基本單位。理解以太網(wǎng)幀的
發(fā)表于 10-08 10:00
?1121次閱讀
從綜合角度看,Vivado 2024.1對(duì)SystemVerilog和VHDL-2019的一些特性開(kāi)始支持。先看SystemVerilog。
發(fā)表于 09-18 10:34
?919次閱讀
Vivado 2024.1已正式發(fā)布,今天我們就來(lái)看看新版本帶來(lái)了哪些新特性。
發(fā)表于 09-18 10:30
?1375次閱讀
生成PCB網(wǎng)表是電路設(shè)計(jì)過(guò)程中的一個(gè)重要步驟,它將電路原理圖轉(zhuǎn)換為PCB布局所需的連接信息。AD(Altium Designer)軟件是一款
發(fā)表于 09-02 16:17
?2087次閱讀
時(shí)序邏輯電路是數(shù)字電路中的一種重要類型,它具有存儲(chǔ)和處理信息的能力。時(shí)序邏輯電路的描述方法有很多種,不同的方法適用于不同的設(shè)計(jì)和分析場(chǎng)景。以
發(fā)表于 08-28 11:39
?1394次閱讀
時(shí)序邏輯電路是數(shù)字電路中的一種重要類型,它具有存儲(chǔ)功能,能夠根據(jù)輸入信號(hào)和內(nèi)部狀態(tài)的變化來(lái)改變其輸出。時(shí)序邏輯電路廣泛應(yīng)用于計(jì)算機(jī)、通信、控制等領(lǐng)域。本文將介紹時(shí)序邏輯
發(fā)表于 08-28 11:37
?644次閱讀
鉗形電流表,又稱鉗表,是一種專為電氣線路電流測(cè)量設(shè)計(jì)的計(jì)量?jī)x器。其獨(dú)特的結(jié)構(gòu)和工作原理使得它能在不斷開(kāi)電路的情況下,直接測(cè)量正在運(yùn)行的電氣線路的電流大小。本文將從鉗形電流
發(fā)表于 05-14 16:14
?3077次閱讀
Verilog與VHDL語(yǔ)法是互通且相互對(duì)應(yīng)的,如何查看二者對(duì)同一硬件結(jié)構(gòu)的描述,可以借助EDA工具,如Vivado,打開(kāi)Vivado后它里面的語(yǔ)言模板后,也可以對(duì)比查看Verilog
發(fā)表于 04-28 17:47
?2516次閱讀
,用戶可直接在simulink下綜合出網(wǎng)表和約束文件,打包至.dcp文件中,用戶可在vivado下直接加載dcp文件調(diào)用模型。
4、直接在viva
發(fā)表于 04-17 17:29
由實(shí)現(xiàn)組合電路的查找表,實(shí)現(xiàn)時(shí)序電路的觸發(fā)器,以及數(shù)據(jù)選擇器構(gòu)成。數(shù)據(jù)選擇器在存儲(chǔ)單元 M0 的控制下決定直接輸出查找表的值還是輸出 FF 中
發(fā)表于 04-03 17:39
以太網(wǎng)的組網(wǎng)結(jié)構(gòu)涉及多個(gè)層面和組件。首先,從網(wǎng)絡(luò)結(jié)構(gòu)的角度來(lái)看,以太網(wǎng)分為物理層、數(shù)據(jù)鏈路層和高層用戶層。其中,物理層采用特定的通信媒體,如50Ω基帶同軸電纜,實(shí)現(xiàn)數(shù)據(jù)的傳輸。數(shù)據(jù)鏈路
發(fā)表于 03-08 17:19
?3355次閱讀
在Vivado中禁止自動(dòng)生成BUFG(Buffered Clock Gate)可以通過(guò)以下步驟實(shí)現(xiàn)。 首先,讓我們簡(jiǎn)要了解一下什么是BUFG。BUFG是一個(gè)時(shí)鐘緩沖器,用于緩沖輸入時(shí)鐘信號(hào),使其更穩(wěn)
發(fā)表于 01-05 14:31
?2207次閱讀
有些時(shí)候在寫完代碼之后呢,Vivado時(shí)序報(bào)紅,Timing一欄有很多時(shí)序問(wèn)題。
發(fā)表于 01-05 10:18
?2192次閱讀
評(píng)論