0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解析MIPS內(nèi)核的HDTV-SoC平臺總線接口模塊

電子工程師 ? 來源:《計(jì)算機(jī)工程》 ? 作者:周波,孫軍 ? 2021-04-07 09:31 ? 次閱讀

“介紹了使用MIPS32TM4KcTM處理器作為CPU內(nèi)核的高清晰度電視(HDTV)SoC平臺,著重提出了該平臺上系統(tǒng)總線接口(HIF)模塊的設(shè)計(jì)方案。并通過仿真和綜合實(shí)驗(yàn),驗(yàn)證了該模塊能夠達(dá)到系統(tǒng)總體設(shè)計(jì)的要求?!?/p>

在系統(tǒng)級芯片(SoC)的設(shè)計(jì)當(dāng)中,MIPS的RISC處理器是一種應(yīng)用非常廣泛的嵌入式CPU,它具有高性能、低功耗的特點(diǎn),可以很方便地集成到一個完整的片上系統(tǒng)之中,使開發(fā)者能夠?qū)W⒂谟脩鬒P模塊的設(shè)計(jì)。MIPS架構(gòu)的處理器占據(jù)了數(shù)字機(jī)頂盒微處理器和解碼器用CPU架構(gòu)市場領(lǐng)域的領(lǐng)先地位。在MIPS家族的產(chǎn)品當(dāng)中,32位的4KcTM處理器是具有代表性的一款,它采用了MIPS32的CPU架構(gòu),支持MIPS IITM指令集。在本文介紹的SoC系統(tǒng)設(shè)計(jì)中,就采用了MIPS32TM4KcTM處理器作為芯片的CPU內(nèi)核。

在當(dāng)前的數(shù)字消費(fèi)電子市場領(lǐng)域,基于SoC平臺的HDTV芯片是所有數(shù)字電視接收及播放設(shè)備的核心器件。SoC芯片具體到HDTV解碼系統(tǒng),就是把MPEG-2解復(fù)用(DeMux)、音視頻解碼(AVD)、視頻格式轉(zhuǎn)換(VTP)、畫面后處理(OSD)以及接口I/O控制等功能模塊都集成在一塊芯片上。而要把眾多功能復(fù)雜的系統(tǒng)控制模塊和用戶IP模塊集成到一個芯片上并使其能夠協(xié)調(diào)工作,就必須設(shè)計(jì)好各個模塊之間的接口。本文針對高清數(shù)字電視SoC平臺的項(xiàng)目,提出了系統(tǒng)總線接口模塊(Host Bus Interface,HIF)的設(shè)計(jì)方案,并進(jìn)行了仿真實(shí)驗(yàn)。

HIF模塊在系統(tǒng)中的主要功能

HDTV-SoC平臺是一個功能強(qiáng)大、結(jié)構(gòu)復(fù)雜的系統(tǒng),本文重點(diǎn)介紹了SoC架構(gòu)中片上總線控制器的設(shè)計(jì)。片上總線能夠提供針對特定應(yīng)用的靈活多樣的集成方法,它需要結(jié)構(gòu)簡單,速度快捷,在單芯片中實(shí)現(xiàn)多資源互聯(lián)。HDTV-SoC系統(tǒng)的總線結(jié)構(gòu)如圖1所示。它分為3個層次,即與MIPS處理器接口的Ec總線(EcInterface)、系統(tǒng)總線和外圍總線。

由圖1可見,HIF模塊在系統(tǒng)中所處的位置是十分關(guān)鍵的,它是系統(tǒng)總線(Host Bus)和各個IP模塊以及周邊I/O模塊之間的接口單元,即系統(tǒng)總線和外圍總線之間的橋梁,在系統(tǒng)中起著“承前啟后”的作用,是CPU和外部模塊之間數(shù)據(jù)交換的重要通道。具體而言,HIF模塊主要完成3大功能,分別為外部模塊W/R寄存器的設(shè)置和狀態(tài)寄存器的讀取、外部模塊雙口RAM的讀寫控制、外部模塊中斷的控制和管理。

o4YBAGBtCTqAPeG0AABwkiJ7rCI650.png

電路功能模塊設(shè)計(jì)

由上文所述可知,HIF電路設(shè)計(jì)主要分為3個模塊:寄存器讀寫模塊,雙口RAM讀寫模塊和中斷處理模塊。

寄存器讀寫模塊

CPU和外部模塊之間進(jìn)行數(shù)據(jù)交互的一個重要方式就是通過寄存器的讀寫,實(shí)現(xiàn)對外部模塊功能的控制和初始化。系統(tǒng)總線按照規(guī)定的時序讀寫HIF模塊內(nèi)部的寄存器資源,這些寄存器的每個比特位以連線的方式直接與外部模塊互連。HIF模塊在接收到系統(tǒng)總線過來的地址和數(shù)據(jù)之后,首先進(jìn)行地址譯碼,選擇相應(yīng)的寄存器,再將數(shù)據(jù)寫入。圖2為該模塊的邏輯框圖。

MIPS的4Kc處理器支持猝發(fā)(burst)操作,所謂猝發(fā)操作是指在給出首地址之后,可以連續(xù)進(jìn)行多個讀寫操作,而無須再給出每次操作的相應(yīng)地址。在總線上,一個猝發(fā)指令與單個操作指令一樣,只占用一個時鐘周期。HIF模塊在處理猝發(fā)操作時,將一個猝發(fā)指令轉(zhuǎn)換為4個單周期指令,在轉(zhuǎn)換之后,要保證從總線上過來的寫數(shù)據(jù)與其相應(yīng)的指令同步。

這樣在猝發(fā)操作時,從寄存器組的角度看到的寫數(shù)據(jù)與指令是同時發(fā)生的,盡管實(shí)際情況并不是這樣。而要實(shí)現(xiàn)這種猝發(fā)操作,就必須引入一種FIFO機(jī)制。FIFO的深度為4,這與4Kc處理器所支持的猝發(fā)長度是一致的。在系統(tǒng)復(fù)位之后FIFO清空,可以隨時接收總線上的猝發(fā)數(shù)據(jù)。在系統(tǒng)正常工作時,F(xiàn)IFO模塊分別通過“in”和“out”指針來指示輸入和輸出的數(shù)據(jù),以跟蹤FIFO的使用情況。FIFO還需要用到一個“bypass”信號來確定是否旁路該模塊,這發(fā)生在單個指令操作的情況下(bypass=‘1’),這時數(shù)據(jù)是繞過FIFO而直接通向寄存器的。FIFO機(jī)制的邏輯框圖見圖3。

雙口RAM讀寫模塊

在與系統(tǒng)總線的接口邏輯方面,RAM讀寫模塊與寄存器讀寫模塊是類似的,這里不再贅述。不同之處在于與外部模塊的接口邏輯,寄存器讀寫模塊是采用直接連線的方式,而RAM讀寫模塊則必須滿足相應(yīng)的雙口RAM的接口時序。在本設(shè)計(jì)中,選用了SMIC的0.18μm庫的雙口RAM單元作為模型。該模型的接口時序如圖4所示,包括了讀時序和寫時序兩種情況。

中斷控制模塊

中斷控制模塊負(fù)責(zé)處理由DeMux、VD、GPIO等外部模塊的中斷源所發(fā)出的中斷,對于系統(tǒng)來說,如何使產(chǎn)生的中斷盡快得到響應(yīng)是一個關(guān)鍵的問題。在圖1中可以看到MIPS4Kc處理器所提供的中斷引腳的連接情況,有關(guān)其引腳的說明如表1所示[1]。

表1 MIPS4Kc處理器中斷引腳描述表

習(xí)慣將SI_TimerInt信號接到SI_Int[5]引腳,就像圖1中所顯示的那樣。這樣4Kc處理器的外部中斷引腳就剩下5根,即SI_Int[4:0]。在本設(shè)計(jì)中,將系統(tǒng)外部中斷分為5級,按照SI_Int[0]到SI_Int[4]的順序優(yōu)先級從高到低排列。針對每個外部模塊,也將其所有的中斷源分為5級,反映到每個模塊的輸出是一個5比特的寄存器XInt[4:0],同樣,按照XInt[0]到XInt[5]的順序中斷優(yōu)先級從高到低排列。假設(shè)系統(tǒng)有N個外部模塊,則各個模塊輸出的XInt之間相或即得到SI_Int的輸入,這些邏輯在TopInt模塊中實(shí)現(xiàn),如圖5所示。

需要說明的是,TopInt模塊本身也被當(dāng)作系統(tǒng)的一個外部模塊,系統(tǒng)可以對其進(jìn)行與其它模塊相同的寄存器讀寫操作。這樣CPU在處理外部中斷時,就可以通過讀取XIntn寄存器的內(nèi)容,追溯中斷的產(chǎn)生源。另外,在每一個外部模塊內(nèi)部,設(shè)置5個32位的中斷請求寄存器IRQREG0~IRQREG4和5個32位的中斷屏蔽寄存器MSKREG0~MSKREG4。

當(dāng)MSKREGn寄存器中的某個比特位被置“1”時,則IRQREGn寄存器中相應(yīng)比特位的中斷被屏蔽。在每一個IRQREGn寄存器當(dāng)中,32個比特位之間相或即得到該模塊相應(yīng)XInt寄存器中的第n比特位的值。由此也可以看出,按照IRQREG0到IRQREG4的順序,中斷優(yōu)先級從高到低。它們之間的邏輯關(guān)系如圖6所示。

另外,為了便于CPU的訪問,所有這些寄存器在模塊中都有編址。這樣對于任意一個中斷,最多通過兩次查詢CPU就可以獲知產(chǎn)生該中斷的中斷源。

仿真與綜合

設(shè)計(jì)的仿真工作是分兩部分進(jìn)行的。各模塊先單獨(dú)仿真,待波形正確后再各模塊聯(lián)調(diào)。在編制TESTBENCH時,分別在不同的文件當(dāng)中處理不同的工作情況。具體到HIF模塊,仿真主要完成如下方面的驗(yàn)證:寄存器的寫入和讀取、雙口RAM的寫入和讀取以及中斷的產(chǎn)生和獲取。在設(shè)計(jì)中,采用VHDL語言編寫代碼,以及Mentor公司的ModelSimSE5.7工具進(jìn)行編譯和仿真。在仿真時,SMIC庫提供的雙口RAM模型作為外部模塊掛接在系統(tǒng)中,模型的接口時序與圖4中所示的完全一致。圖7為節(jié)選的HIF模塊仿真波形。

由于整個SoC系統(tǒng)的設(shè)計(jì)工作尚處于FPGA驗(yàn)證階段,因此在綜合時選用Xilinx公司的ISE6.1軟件中自帶的XST綜合工具,F(xiàn)PGA器件選擇Virtex-E系列的XCV2000E。綜合后的結(jié)果報(bào)告如表2所示。

表2 綜合結(jié)果報(bào)告表

總結(jié)

由仿真和綜合的實(shí)驗(yàn)結(jié)果可以看出,HIF模塊的設(shè)計(jì)可以滿足系統(tǒng)在功能上的要求,而且綜合后的模塊所占用的FPGA的面積和資源的比例都很小,有些甚至可以忽略不計(jì),因而不會影響到系統(tǒng)中其它模塊的設(shè)計(jì)與實(shí)現(xiàn)。而綜合后的主工作頻率為116.959MHz,完全滿足設(shè)計(jì)要求。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19387

    瀏覽量

    230517
  • RAM
    RAM
    +關(guān)注

    關(guān)注

    8

    文章

    1369

    瀏覽量

    114826
  • fifo
    +關(guān)注

    關(guān)注

    3

    文章

    389

    瀏覽量

    43776
  • GPIO
    +關(guān)注

    關(guān)注

    16

    文章

    1215

    瀏覽量

    52232
收藏 人收藏

    評論

    相關(guān)推薦

    總線接口的類型與選擇指南

    總線是計(jì)算機(jī)中各種設(shè)備的連接通道,是不同設(shè)備間信息傳輸?shù)墓餐ǖ?。?b class='flag-5'>總線接口則是計(jì)算機(jī)與外部設(shè)備進(jìn)行信息傳輸?shù)耐ǖ?。以下是?b class='flag-5'>總線接口的類型及
    的頭像 發(fā)表于 12-31 10:06 ?256次閱讀

    如何使用Arduino實(shí)現(xiàn)CAN總線通信呢

    CAN(Controller Area Network)總線是一種常用于汽車和工業(yè)控制系統(tǒng)的串行通信協(xié)議,以其高可靠性和實(shí)時性而聞名。Arduino,作為一種流行的開源微控制器平臺,可以通過附加
    的頭像 發(fā)表于 12-23 09:06 ?358次閱讀

    如何使用Arduino實(shí)現(xiàn)CAN總線通信

    開源硬件平臺,通過添加CAN總線模塊,也可以實(shí)現(xiàn)CAN通信。 硬件準(zhǔn)備 Arduino開發(fā)板 :可以選擇Arduino Uno、Mega等型號。 CAN總線
    的頭像 發(fā)表于 11-12 10:09 ?1194次閱讀

    深度解析linux時鐘子系統(tǒng)

    linux內(nèi)核中實(shí)現(xiàn)了一個CLK子系統(tǒng),用于對上層提供各模塊(例如需要時鐘信號的外設(shè),USB等)的時鐘驅(qū)動接口,對下層提供具體SOC的時鐘操作細(xì)節(jié)。
    的頭像 發(fā)表于 09-29 16:46 ?580次閱讀
    深度<b class='flag-5'>解析</b>linux時鐘子系統(tǒng)

    自動售貨機(jī)MDB總線周邊設(shè)備地址中文解析(三)

    自動售貨機(jī)MDB協(xié)議中文解析(三)MDB總線周邊設(shè)備地址
    發(fā)表于 09-09 10:43 ?0次下載

    CAN總線接口類型

    CAN總線(Controller Area Network)是一種基于廣播的串行通信協(xié)議,廣泛用于連接分布式系統(tǒng)中的各個設(shè)備,實(shí)現(xiàn)它們之間的數(shù)據(jù)交換和控制。CAN總線接口的定義涵蓋了物理層和數(shù)據(jù)鏈路層的多個方面,包括
    的頭像 發(fā)表于 09-03 14:13 ?2177次閱讀

    控制模塊通訊總線關(guān)閉怎么修

    控制模塊通訊總線關(guān)閉是一個涉及多個可能原因和復(fù)雜修復(fù)步驟的問題。 一、問題概述 控制模塊通訊總線關(guān)閉通常指的是車輛或其他系統(tǒng)中的控制模塊之間
    的頭像 發(fā)表于 08-29 15:44 ?1107次閱讀

    科普小課堂|不同版本USB接口詳細(xì)解析

    實(shí)現(xiàn)USB到以太網(wǎng)或USB到CAN總線的橋接,極大地豐富了其應(yīng)用場景。下面我們將深入探討各類常用USB規(guī)范的特性,解析不同形態(tài)的USB物理接口,助力各位小伙伴全面掌握US
    的頭像 發(fā)表于 06-27 09:40 ?6320次閱讀
    科普小課堂|不同版本USB<b class='flag-5'>接口</b>詳細(xì)<b class='flag-5'>解析</b>

    can總線隔離模塊的作用

    CAN總線隔離模塊是一種用于保護(hù)CAN總線通信系統(tǒng)的電子設(shè)備,它通過在CAN總線和CAN節(jié)點(diǎn)之間增加一層隔離層,來防止電氣干擾、電壓沖擊和故障傳播等問題,從而確保CAN
    的頭像 發(fā)表于 06-16 10:32 ?1679次閱讀

    SoC設(shè)計(jì)中總線協(xié)議AXI4與AXI3的主要區(qū)別詳解

    AXI4和AXI3是高級擴(kuò)展接口(Advanced eXtensible Interface)的兩個不同版本,它們都是用于SoC(System on Chip)設(shè)計(jì)中的總線協(xié)議,用于處理器和其它外設(shè)之間的高速數(shù)據(jù)傳輸。
    的頭像 發(fā)表于 05-10 11:29 ?7144次閱讀
    <b class='flag-5'>SoC</b>設(shè)計(jì)中<b class='flag-5'>總線</b>協(xié)議AXI4與AXI3的主要區(qū)別詳解

    總線接口硬件VN1640A中如何配置CAN FD?#汽車總線 #CANoe

    接口汽車總線
    北匯信息POLELINK
    發(fā)布于 :2024年04月16日 19:18:54

    Vector的CAN/LIN總線接口VN1640A的可選配置與使用準(zhǔn)備#汽車總線 #CANoe

    接口汽車總線
    北匯信息POLELINK
    發(fā)布于 :2024年04月16日 18:40:13

    CANoe總線接口硬件VN1640A實(shí)物展示與功能介紹#汽車CAN總線?

    總線接口CAN總線接口
    北匯信息POLELINK
    發(fā)布于 :2024年04月11日 10:50:36

    電口模塊還是光模塊、DAC、AOC?一文解析通信接口的優(yōu)劣之選

    隨著通信技術(shù)的迅猛發(fā)展,各種通信接口如雨后春筍般涌現(xiàn),其中電口模塊、光模塊、DAC直連銅纜以及AOC有源光纜成為了業(yè)界的熱門選擇。這些接口模塊
    的頭像 發(fā)表于 04-01 17:50 ?1996次閱讀

    CYW54591 SoC有兩個物理獨(dú)立的wifi接口嗎?

    我有一個關(guān)于 CYW54591的問題。 這個 SoC 有兩個物理獨(dú)立的 wifi 接口嗎? 這意味著單獨(dú)的 MAC 地址以及像兩個 wifi 卡一樣工作的能力? 我需要在項(xiàng)目中使用兩個獨(dú)立
    發(fā)表于 01-23 07:28