0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

5nm芯片手機(jī)為什么功耗大?

如意 ? 來源:電子信息產(chǎn)業(yè)網(wǎng) ? 作者:電子信息產(chǎn)業(yè)網(wǎng) ? 2021-02-04 14:33 ? 次閱讀

功耗是芯片制造工藝演進(jìn)時備受關(guān)注的指標(biāo)之一。比起7nm工藝節(jié)點(diǎn),5nm工藝可以使產(chǎn)品性能提高15%,晶體管密度最多提高1.8倍。三星獵戶座1080、華為麒麟9000、驍龍888和蘋果的A14芯片都采取了5nm工藝制程。然而,5nm手機(jī)芯片功耗過高的問題卻于近期被媒體頻頻報道。這也不禁令人產(chǎn)生質(zhì)疑:先進(jìn)制程是否只是噱頭?芯片廠商是否還有必要花費(fèi)高價和大量時間,在芯片先進(jìn)制程方面持續(xù)進(jìn)行研發(fā)和投入?

先進(jìn)制程只是噱頭?

數(shù)據(jù)顯示,28nm工藝的設(shè)計成本為0.629億美元。隨著制程工藝的推進(jìn),芯片的設(shè)計成本迅速上升。7nm工藝節(jié)點(diǎn)的成本暴增至3.49億美元,5nm工藝所需成本更是高達(dá)4.76億美元。另有數(shù)據(jù)顯示,臺積電每片5nm晶圓的代工費(fèi)用約為17000美元,這一數(shù)字幾乎是7nm芯片所需費(fèi)用的兩倍。因?yàn)槌杀镜膲毫?,許多晶圓代工廠無法參與到先進(jìn)制程工藝的賽道。目前,具備先進(jìn)制程芯片生產(chǎn)能力的代工廠,僅有臺積電、三星和英特爾三家。然而,高昂的付出卻仍然無法解決功耗問題,先進(jìn)制程工藝是否只是噱頭?

“手機(jī)芯片的制程數(shù)值越小,意味著芯片晶體管尺寸進(jìn)一步微縮,芯片中元器件的排列也更加密集。這使得單位面積內(nèi),芯片可集成的晶體管數(shù)目增多。此次手機(jī)芯片制程由7nm提升至5nm,使得芯片上集成的晶體管數(shù)目得到顯著提升。以華為麒麟9000芯片為例,和上一代采用7nm工藝制程的麒麟990(5G版)相比,華為麒麟9000的晶體管數(shù)目足足多了50億,總數(shù)目提高至153億。晶體管數(shù)目越多,芯片相應(yīng)的運(yùn)算和存儲能力也就越強(qiáng),這使得芯片在程序運(yùn)行加載速度、數(shù)據(jù)處理性能等方面都獲得了較為顯著的提升。除此之外,5nm手機(jī)SoC芯片更強(qiáng)調(diào)5G能力,5G基帶芯片的集成使其在通信性能方面獲得了明顯提升?!睆?fù)旦大學(xué)微電子學(xué)院教授周鵬向記者說道。

隨著摩爾定律的發(fā)展,半導(dǎo)體產(chǎn)業(yè)本身就是一部關(guān)于創(chuàng)新的著作,里面凝聚了許多迭代創(chuàng)新的技術(shù),當(dāng)然也包括了試錯的過程。周鵬認(rèn)為,5nm技術(shù)節(jié)點(diǎn)是目前先進(jìn)半導(dǎo)體技術(shù)的集大成者。現(xiàn)階段,5nm技術(shù)才剛推出第一代工藝,它所面對的問題主要源于工藝的不穩(wěn)定性。在每一代工藝節(jié)點(diǎn)的研發(fā)中,新產(chǎn)品都會面臨類似的問題,這種問題的解決還需要更多研發(fā)時間的投入和技術(shù)上的改進(jìn)迭代。

Gartner研究副總裁盛凌海也指出,任何新的工藝都需要有一個磨合期。隨著技術(shù)的更新迭代,出現(xiàn)的問題將得到解決。手機(jī)芯片剛剛開啟5nm時代,推出5nm手機(jī)芯片的廠商成為第一批“吃螃蟹的人”。然而,沒有吃到“螃蟹黃”,并不意味著“螃蟹肉”就不夠鮮美。隨著時間的推移和技術(shù)的演進(jìn),5nm芯片會體現(xiàn)更多優(yōu)勢,讓諸多手機(jī)廠商吃到“螃蟹黃”。

為何會出現(xiàn)功耗問題?

為何采用先進(jìn)工藝制造的芯片產(chǎn)品容易出現(xiàn)功耗問題?周鵬介紹,目前的芯片產(chǎn)品越來越追求高性能,功耗的增加主要來源于“漏電”這一不可控現(xiàn)象。他表示,構(gòu)成芯片的基本單元——晶體管可被視為一個控制電流的電子開關(guān)。它可以把功耗分成兩部分,即靜態(tài)功耗和動態(tài)功耗。動態(tài)功耗是指在開關(guān)過程中產(chǎn)生的功耗,而靜態(tài)功耗是指開關(guān)在關(guān)閉時,泄漏電流產(chǎn)生的功耗。如今5nm手機(jī)芯片出現(xiàn)功耗過高的問題,主要是泄漏電流導(dǎo)致的靜態(tài)功耗增加。

為提高芯片的性能,就需要把電子開關(guān)對電流通斷的控制能力提高,以加快開關(guān)的速度。這意味著,開關(guān)要在更小尺寸的情況下通過更大的電流。開關(guān)的尺寸越小,對制備工藝的要求就越高,這使得開關(guān)在關(guān)閉狀態(tài)下,會有更多泄露電流。這部分產(chǎn)生的功耗是不可控的,是否產(chǎn)生功耗將直接由工藝的穩(wěn)定性決定。要想使產(chǎn)品的性能提升,就需要更小的芯片制程,而芯片制程越小,就會為制造工藝帶來更大的挑戰(zhàn)。由于難以保障工藝的穩(wěn)定性,漏電現(xiàn)象會愈發(fā)明顯,功耗也會變大。

也有聲音稱,此次5nm芯片出現(xiàn)功耗問題,意味著FinFET工藝結(jié)構(gòu)將不再適用于5nm芯片制程。用于3nm工藝節(jié)點(diǎn)的GAA工藝結(jié)構(gòu),有望提前被用在5nm芯片中。

自英特爾于2011年首次推出基于FinFET結(jié)構(gòu)的22nm工藝以來,F(xiàn)inFET工藝結(jié)構(gòu)已經(jīng)在先進(jìn)集成電路芯片中應(yīng)用了十年。周鵬介紹,F(xiàn)inFET結(jié)構(gòu)的提出是為了克服平面MOSFET結(jié)構(gòu)下,由于源極和漏極越來越近、氧化物越來越薄所導(dǎo)致的漏電問題。它的優(yōu)勢主要體現(xiàn)在兩個方面。一方面是可以使晶體管在更小的平面結(jié)構(gòu)尺寸下,緩解漏電的問題;另一方面則是將晶體管的結(jié)構(gòu)形態(tài)從二維層次突破到三維空間,提高了芯片的空間利用率。提出該結(jié)構(gòu)的最終目的,是為了在單位面積內(nèi)塞入更多的晶體管。

然而,隨著技術(shù)節(jié)點(diǎn)的進(jìn)一步推進(jìn),F(xiàn)inFET結(jié)構(gòu)也面臨越來越大的困難與挑戰(zhàn)。該結(jié)構(gòu)的制備工藝十分復(fù)雜,會給工藝的穩(wěn)定性方面帶來一定困擾,使漏電問題無法得到有效保障。相比于三面圍柵的FinFET結(jié)構(gòu),GAA技術(shù)采用的四面環(huán)柵結(jié)構(gòu),可以更好地抑制漏電流的形成和驅(qū)動電流的增大,更有利于實(shí)現(xiàn)性能和功耗之間的平衡。

但是,周鵬也指出:“工藝的不穩(wěn)定問題對GAA結(jié)構(gòu)來說也同樣存在,GAA和FinFET結(jié)構(gòu)要解決的都是漏電問題。實(shí)現(xiàn)GAA工藝的難度并不比FinFET小,它的發(fā)展也需要一個技術(shù)改進(jìn)的過程。GAA結(jié)構(gòu)是在先進(jìn)制程領(lǐng)域被普遍看好的工藝結(jié)構(gòu)。但就目前5nm技術(shù)節(jié)點(diǎn)來說,不采用FinFET而采用GAA,仍是一個值得商榷的問題,畢竟GAA工藝也需要遵循一定的發(fā)展規(guī)律?!?/p>

摩爾定律將持續(xù)演進(jìn)

芯片的制程越來越小,需要攻克的技術(shù)難點(diǎn)就越來越多,成本會變得越來越高昂,但這并不意味著摩爾定律將失效。芯片的制造工藝仍將不斷向更高制程演進(jìn)。

對此,周鵬認(rèn)為,芯片制程將跟隨摩爾定律的腳步不斷發(fā)展。盡管在發(fā)展的過程中,會面臨更多技術(shù)、成本帶來的問題,但是人們對芯片性能的追求已經(jīng)超過了經(jīng)濟(jì)成本的范疇?!霸谛酒l(fā)展的早期,人們面對的是一個經(jīng)濟(jì)問題。這是因?yàn)榧呻娐沸酒诎l(fā)展初期,是一種需要盡快普及和應(yīng)用的商業(yè)化產(chǎn)品,成本是其大規(guī)模應(yīng)用和推廣時要面對的主要問題。每隔一段時間,單位面積的晶體管數(shù)量倍增,帶來的直接效應(yīng)就是成本顯著降低。這推動了芯片的廣泛使用。尺寸微縮帶來的性能提升和功耗降低,也是為降低生產(chǎn)成本服務(wù)的。隨著芯片滲透至人類生活的方方面面,它已經(jīng)不是可有可無的商品,而是一個必需品。人們對芯片的依賴程度越來越高,所以對芯片性能的要求已慢慢超過了對經(jīng)濟(jì)成本的要求。人們愿意花更多的錢去體驗(yàn)更好的性能。隨著技術(shù)天花板的到來,人們對性能的追求超過了經(jīng)濟(jì)成本的范疇?!敝荠i說道。

同時,周鵬認(rèn)為,隨著芯片制程發(fā)展至5nm節(jié)點(diǎn)以下,晶體管溝道長度將進(jìn)一步縮短,晶體管中電荷的量子遂穿效應(yīng)將更容易實(shí)現(xiàn)。這些不受控制的隧穿電荷,將導(dǎo)致晶體管產(chǎn)生較大的漏電流,進(jìn)而使得芯片的功耗問題變得更加嚴(yán)重。

當(dāng)然,這些也不是無法攻克的難題。在未來的技術(shù)發(fā)展中,為了能夠更好地控制芯片功耗,具有更強(qiáng)溝道電流控制能力的GAA結(jié)構(gòu),將受到更多重視。事實(shí)上,早在三年前,三星便表示將在3nm制程中引入GAA技術(shù),并計劃于2022年正式量產(chǎn)。臺積電也于去年宣稱,其在2nm制程研發(fā)中有重大突破,將選擇切入GAA技術(shù)。這些都能說明GAA技術(shù)在5nm節(jié)點(diǎn)之后的更小的制程中,會受到業(yè)界的普遍認(rèn)可和青睞。

“但值得注意的是,在半導(dǎo)體領(lǐng)域當(dāng)中,任何一種技術(shù)的迭代更新都需要經(jīng)歷多年的試錯和改進(jìn)。GAA結(jié)構(gòu)雖然在5nm以下制程中具有較為明顯的優(yōu)勢,但它是否能實(shí)現(xiàn)預(yù)期的高性能和低功耗,還要看其制程中面臨的技術(shù)難題能否被一一攻克。”周鵬說道。

芯片還將向更先進(jìn)制程發(fā)展。只要將足夠的時間留給新技術(shù)去更新迭代,很多問題都會迎刃而解。

訪問:

京東商城
責(zé)編AJX

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51062

    瀏覽量

    425801
  • 智能手機(jī)
    +關(guān)注

    關(guān)注

    66

    文章

    18516

    瀏覽量

    180675
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26106
收藏 人收藏

    評論

    相關(guān)推薦

    蔚來5nm智駕芯片流片,車企智駕之戰(zhàn)一觸即發(fā)

    技術(shù)成果,并宣布首個車規(guī)級5nm智能駕駛芯片“神璣NX9031”成功流片。 按照規(guī)劃,神璣NX9031將于2025年第一季度搭載在蔚來旗艦轎車ET9上。 ? 2025年將是國內(nèi)智能駕駛汽車比拼自研芯片的一年,屆時“蔚小理”大概率
    的頭像 發(fā)表于 07-23 00:00 ?2841次閱讀

    性能殺手锏!臺積電3nm工藝迭代,新一代手機(jī)芯片交戰(zhàn)

    電子發(fā)燒友網(wǎng)報道(文/李彎彎)近日消息,聯(lián)發(fā)科、高通新一波5G手機(jī)旗艦芯片將于第四季推出,兩大廠新芯片都以臺積電3nm制程生產(chǎn),近期進(jìn)入投片
    的頭像 發(fā)表于 07-09 00:19 ?5281次閱讀

    消息稱臺積電3nm5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm、5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對3nm、5nm等先進(jìn)制程技術(shù)訂單漲價,漲幅在3%到8
    的頭像 發(fā)表于 01-03 10:35 ?162次閱讀

    臺積電產(chǎn)能爆棚:3nm5nm工藝供不應(yīng)求

    臺積電近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺積電的3nm5nm工藝產(chǎn)能利用率均達(dá)到了極高水平,其中3nm將達(dá)到100%,而
    的頭像 發(fā)表于 11-14 14:20 ?416次閱讀

    最新SOC芯片技術(shù)發(fā)展

    制程技術(shù)的進(jìn)步 制程技術(shù)是SOC芯片發(fā)展的核心。隨著制程技術(shù)的進(jìn)步,芯片上的晶體管數(shù)量不斷增加,性能也隨之提升。 5nm和3nm制程技術(shù) :目前,
    的頭像 發(fā)表于 10-31 14:41 ?541次閱讀

    AI芯片驅(qū)動臺積電Q3財報亮眼!3nm5nm營收飆漲,毛利率高達(dá)57.8%

    10月17日,臺積電召開第三季度法說會,受惠 AI 需求持續(xù)強(qiáng)勁下,臺積電Q3營收達(dá)到235億美元,同比增長36%,主要驅(qū)動力是3nm5nm需求強(qiáng)勁;Q3毛利率高達(dá)57.8%,同比增長3.5%。
    的頭像 發(fā)表于 10-18 10:36 ?3125次閱讀
    AI<b class='flag-5'>芯片</b>驅(qū)動臺積電Q3財報亮眼!3<b class='flag-5'>nm</b>和<b class='flag-5'>5nm</b>營收飆漲,毛利率高達(dá)57.8%

    消息稱AMD將成為臺積電美國廠5nm第二大客戶

    據(jù)業(yè)界最新消息,AMD即將成為臺積電位于美國亞利桑那州菲尼克斯附近的Fab 21工廠的第二大知名客戶,該工廠已經(jīng)開始試產(chǎn)包括N5、N5P、N4、N4P及N4X在內(nèi)的一系列5nm節(jié)點(diǎn)制程。
    的頭像 發(fā)表于 10-08 15:37 ?321次閱讀

    臺積電3nm/5nm工藝前三季度營收破萬億新臺幣

    據(jù)臺媒DigiTimes最新報告,臺積電在2024年前三季度的業(yè)績表現(xiàn)強(qiáng)勁,僅憑其先進(jìn)的3nm5nm制程技術(shù),便實(shí)現(xiàn)了營收突破1萬億新臺幣(折合人民幣約2237億元)的壯舉,這一成績遠(yuǎn)超行業(yè)此前的預(yù)期。
    的頭像 發(fā)表于 08-28 15:55 ?487次閱讀

    三星將為DeepX量產(chǎn)5nm AI芯片DX-M1

    人工智能半導(dǎo)體領(lǐng)域的創(chuàng)新者DeepX宣布,其第一代AI芯片DX-M1即將進(jìn)入量產(chǎn)階段。這一里程碑式的進(jìn)展得益于與三星電子代工設(shè)計公司Gaonchips的緊密合作。雙方已正式簽署量產(chǎn)合同,標(biāo)志著DeepX的5nm芯片DX-M1將大
    的頭像 發(fā)表于 08-10 16:50 ?1198次閱讀

    谷歌Tensor G5芯片轉(zhuǎn)投臺積電3nm與InFO封裝

    近日,業(yè)界傳出重大消息,谷歌手機(jī)的自研芯片Tensor G5計劃轉(zhuǎn)投臺積電的3nm制程,并引入臺積電先進(jìn)的InFO封裝技術(shù)。這一決策預(yù)示著谷歌將在智能
    的頭像 發(fā)表于 08-06 09:20 ?611次閱讀

    臺積電產(chǎn)能分化:6/7nm降價應(yīng)對低利用率,3/5nm漲價因供不應(yīng)求

    摩根士丹利的報告,以及最新的市場觀察,臺積電在6/7nm與3/5nm兩大制程節(jié)點(diǎn)上的產(chǎn)能利用情況及價格策略呈現(xiàn)出截然不同的態(tài)勢。
    的頭像 發(fā)表于 07-11 09:59 ?642次閱讀

    消息稱臺積電3nm/5nm將漲價,終端產(chǎn)品或受影響

    據(jù)業(yè)內(nèi)手機(jī)晶片領(lǐng)域的資深人士透露,臺積電計劃在明年1月1日起對旗下的先進(jìn)工藝制程進(jìn)行價格調(diào)整,特別是針對3nm5nm工藝制程,而其他工藝制程的價格則保持不變。此次漲價的具體幅度為,3nm
    的頭像 發(fā)表于 07-04 09:22 ?736次閱讀

    安霸發(fā)布5nm制程的CV75S系列芯片,進(jìn)一步拓寬AI SoC產(chǎn)品路線圖

    防展(ISC West)期間發(fā)布 5nm 制程的 CV75S 系列芯片,進(jìn)一步拓寬其 AI SoC 產(chǎn)品路線圖。
    的頭像 發(fā)表于 04-09 10:26 ?1829次閱讀

    臺積電擴(kuò)增3nm產(chǎn)能,部分5nm產(chǎn)能轉(zhuǎn)向該節(jié)點(diǎn)

    目前,蘋果、高通、聯(lián)發(fā)科等世界知名廠商已與臺積電能達(dá)成緊密合作,預(yù)示臺積電將繼續(xù)增加 5nm產(chǎn)能至該節(jié)點(diǎn)以滿足客戶需求,這標(biāo)志著其在3nm制程領(lǐng)域已經(jīng)超越競爭對手三星及英特爾。
    的頭像 發(fā)表于 03-19 14:09 ?693次閱讀

    美滿電子推出5nm、3nm、2nm技術(shù)支持的數(shù)據(jù)基礎(chǔ)設(shè)施新品

    該公司的首席開發(fā)官Sandeep Bharathi透露,其實(shí)施2nm相關(guān)的投資計劃已啟動。雖無法公布準(zhǔn)確的工藝和技術(shù)細(xì)節(jié),但已明確表示,2至5nm制程的項(xiàng)目投入正在進(jìn)行。公司專家,尤其是來自印度的專業(yè)人才,涵蓋了從數(shù)字設(shè)計到電路驗(yàn)證等各個層面。
    的頭像 發(fā)表于 01-24 10:24 ?676次閱讀