0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MOS管及簡單CMOS邏輯電平電路

GReq_mcu168 ? 來源:玩轉(zhuǎn)單片機(jī) ? 作者:玩轉(zhuǎn)單片機(jī) ? 2021-01-20 17:40 ? 次閱讀

現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。

01 MOS管

MOS管又分為兩種類型:N型和P型。

如下圖所示:

89ed0f66-44b4-11eb-8b86-12bb97331649.jpg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。

對P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS管”。

02 CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。 高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD) 低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。 +1.5V~+3.5V應(yīng)看作不確定電平。在硬件設(shè)計(jì)中要避免出現(xiàn)不確定電平。 近年來,隨著亞微米技術(shù)的發(fā)展,單片機(jī)的電源呈下降趨勢。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應(yīng)用中,VDD為2.7V,甚至1.8V的單片機(jī)也已經(jīng)出現(xiàn)。將來電源電壓還會繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

03 非門

8a35f456-44b4-11eb-8b86-12bb97331649.jpg

非門(反向器)是最簡單的門電路,由一對CMOS管組成。其工作原理如下:

A端為高電平時(shí),P型管截止,N型管導(dǎo)通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時(shí),P型管導(dǎo)通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

04 與非門

8a74602e-44b4-11eb-8b86-12bb97331649.jpg

與非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、3管導(dǎo)通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

05 或非門

8ac0705e-44b4-11eb-8b86-12bb97331649.jpg

或非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、4管導(dǎo)通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門、“或非”門邏輯符號的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號。而實(shí)現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個(gè)反向器,即加上一對CMOS管,因此,“與”門實(shí)際上比“與非”門復(fù)雜,延遲時(shí)間也長些,這一點(diǎn)在電路設(shè)計(jì)中要注意。

06 三態(tài)門

8b843a66-44b4-11eb-8b86-12bb97331649.jpg

三態(tài)門的工作原理:

當(dāng)控制端C為“1”時(shí),N型管3導(dǎo)通,同時(shí),C端電平通過反向器后成為低電平,使P型管4導(dǎo)通,輸入端A的電平狀況可以通過3、4管到達(dá)輸出端B。

當(dāng)控制端C為“0”時(shí),3、4管都截止,輸入端A的電平狀況無法到達(dá)輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。

這個(gè)器件也稱作“帶控制端的傳輸門”。帶有一定驅(qū)動能力的三態(tài)門也稱作“緩沖器”,邏輯符號是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達(dá)式上都可以看出,把“0”和“1”換個(gè)位置,“與非”門就變成了“或非”門。對于“1”有效的信號是“與非”關(guān)系,對于“0”有效的信號是“或非”關(guān)系。

上述圖中畫的邏輯器件符號均是正邏輯下的輸入、輸出關(guān)系,即對“1”(高電平)有效而言。而單片機(jī)中的多數(shù)控制信號是按照負(fù)有效(低電平有效)定義的。例如片選信號CS(Chip Select),指該信號為“0”時(shí)具有字符標(biāo)明的意義,即該信號為“0”表示該芯片被選中。因此,“或非”門的邏輯符號也可以畫成下圖。

8be8940c-44b4-11eb-8b86-12bb97331649.jpg

07 組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關(guān)等。

組合邏輯電路的實(shí)現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實(shí)現(xiàn)。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5724

    瀏覽量

    235691
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6039

    文章

    44580

    瀏覽量

    636423
  • 高電平
    +關(guān)注

    關(guān)注

    6

    文章

    149

    瀏覽量

    21435

原文標(biāo)題:5分鐘弄懂!MOS管及簡單CMOS邏輯電平電路

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    如何優(yōu)化CMOS邏輯IC的性能

    在上期的芝識課堂中,我們介紹了一部分CMOS邏輯IC設(shè)計(jì)的常見問題以及處理辦法。本期課堂將繼續(xù)探討如何優(yōu)化CMOS邏輯IC的性能,特別是負(fù)載電容連接技巧和功耗計(jì)算,這些因素對于
    的頭像 發(fā)表于 12-24 18:12 ?646次閱讀
    如何優(yōu)化<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC的性能

    什么是TTL邏輯電路 TTL與CMOS的區(qū)別和優(yōu)缺點(diǎn)

    在數(shù)字電子學(xué)中,TTL和CMOS是兩種基本的邏輯電路技術(shù)。它們各自有著獨(dú)特的特點(diǎn)和應(yīng)用場景。 TTL邏輯電路 TTL(晶體管-晶體管邏輯)是一種基于雙極型晶體管(BJT)的數(shù)字
    的頭像 發(fā)表于 11-18 10:26 ?1430次閱讀

    簡單認(rèn)識邏輯電路的用途

    在數(shù)字電子的世界里,每一個(gè)決策、每一條指令、每一次數(shù)據(jù)處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種邏輯,即組合
    的頭像 發(fā)表于 11-01 15:44 ?337次閱讀

    什么是CMOS電平接口 設(shè)計(jì)時(shí)注意事項(xiàng)有哪些

    CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)電平接口,作為電子電路設(shè)計(jì)中的一種重要接口類型,其獨(dú)特的半導(dǎo)體特性和廣泛的應(yīng)用場景使得我們對其并不陌生。下面將為大家介紹CMOS
    的頭像 發(fā)表于 09-30 17:03 ?415次閱讀

    邏輯電平輸出是什么意思

    邏輯電平輸出是數(shù)字電路中的一個(gè)重要概念,它涉及到數(shù)字信號的表示和傳輸。在數(shù)字電路中,邏輯電平通常
    的頭像 發(fā)表于 09-20 17:32 ?688次閱讀

    低壓MOS在多電平逆變器上的應(yīng)用

    電平逆變器的應(yīng)用推薦低壓MOS系列,產(chǎn)品穩(wěn)定,性能可靠,滿足惡劣環(huán)境工況下使用
    的頭像 發(fā)表于 05-09 10:58 ?473次閱讀
    低壓<b class='flag-5'>MOS</b>在多<b class='flag-5'>電平</b>逆變器上的應(yīng)用

    單電源反向器閘 CMOS 邏輯電平位移器SN74LV1T04數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《單電源反向器閘 CMOS 邏輯電平位移器SN74LV1T04數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 04-28 10:51 ?0次下載
    單電源反向器閘 <b class='flag-5'>CMOS</b> <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>位移器SN74LV1T04數(shù)據(jù)表

    如何利用MOS管進(jìn)行單、雙向電平轉(zhuǎn)換?

    MOS電平轉(zhuǎn)換
    微碧半導(dǎo)體VBsemi
    發(fā)布于 :2024年04月12日 17:32:58

    cmos或非門電路與ttl或非門電路邏輯功能

    本文就CMOS或非門電路和TTL或非門電路邏輯功能進(jìn)行了詳細(xì)講解。首先介紹了CMOS和TTL兩種電路
    的頭像 發(fā)表于 02-22 11:19 ?3637次閱讀

    CMOS電路什么輸入為高電平 cmos電路輸出電平判斷

    CMOS(Complementary Metal-Oxide-Semiconductor)電路是一種常見的電子邏輯電路技術(shù),由一個(gè)PMOS(P型金屬氧化物半導(dǎo)體)和一個(gè)NMOS(N型
    的頭像 發(fā)表于 02-22 11:12 ?5012次閱讀

    cmos電平與ttl電平如何轉(zhuǎn)換 怎么判斷ttl電路高低電平

    CMOS電平一般分為邏輯電平(High Level)和邏輯電平(Low Level)。
    的頭像 發(fā)表于 02-22 11:10 ?3710次閱讀

    雙向邏輯電平轉(zhuǎn)換器電路圖分享

    雙向邏輯電平轉(zhuǎn)換器是一種電子器件,用于在不同電壓邏輯電平之間進(jìn)行轉(zhuǎn)換。它可以將一個(gè)邏輯電平轉(zhuǎn)換為
    的頭像 發(fā)表于 02-19 16:54 ?3508次閱讀
    雙向<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>轉(zhuǎn)換器<b class='flag-5'>電路</b>圖分享

    二進(jìn)制與邏輯電平的變化范圍

    二進(jìn)制中的兩個(gè)數(shù)字0和1稱為位(bit, 是二進(jìn)制數(shù)字binary digit的縮寫)。在數(shù)字電路中,使用兩個(gè)不同的電平表示這兩個(gè)位。一般情況下,1 用高電平表示,0用低電平表示,這種
    的頭像 發(fā)表于 02-04 16:54 ?1459次閱讀
    二進(jìn)制與<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>的變化范圍

    STM32單片機(jī)如何設(shè)置以兼容CMOS與TTL電平呢?

    STM32單片機(jī)以兼容CMOS與TTL電平。 首先,我們先了解一下CMOS和TTL電平的特性。CMOS和TTL是兩種常見的
    的頭像 發(fā)表于 02-02 13:57 ?3599次閱讀

    TTL和CMOS邏輯電路的幾點(diǎn)認(rèn)識

    ,有什么常用的電路推薦? TTL和CMOS門都有推挽輸出電路:其輸出通過一個(gè)ON晶體管MOSFET保持在HIGH或LOW幾乎所有的數(shù)字邏輯都使用這種
    發(fā)表于 01-28 15:38