0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路布局布線具體的七個(gè)技術(shù)面

GReq_mcu168 ? 來(lái)源:玩轉(zhuǎn)單片機(jī) ? 作者:玩轉(zhuǎn)單片機(jī) ? 2021-01-20 16:47 ? 次閱讀

高速電路設(shè)計(jì),工程師需要掌握哪些知識(shí)技能呢?下面以具體的七個(gè)技術(shù)面,為大家詳細(xì)敘述一一解答:

01

電源布局布線相關(guān)

數(shù)字電路很多時(shí)候需要的電流是不連續(xù)的,所以對(duì)一些高速器件就會(huì)產(chǎn)生浪涌電流。如果電源走線很長(zhǎng),則由于浪涌電流的存在進(jìn)而會(huì)導(dǎo)致高頻噪聲,而此高頻噪聲會(huì)引入到其他信號(hào)中去。而在高速電路中必然會(huì)存在寄生電感和寄生電阻以及寄生電容,因此該高頻噪聲最終會(huì)耦合其他電路當(dāng)中,而由于寄生電感的存在也會(huì)導(dǎo)致走線可以承受的最大浪涌電流的能力下降,進(jìn)而導(dǎo)致有部分壓降,有可能會(huì)使電路失能。所以在數(shù)字器件前面加上旁路電容就顯得尤為重要。電容越大,其在傳輸能量上是受限于傳輸速率的,所以一般會(huì)結(jié)合一個(gè)大電容和一個(gè)小電容一起,來(lái)滿足全頻率范圍內(nèi)。

cad7cc9a-59c3-11eb-8b86-12bb97331649.png

cb333c06-59c3-11eb-8b86-12bb97331649.png

避免熱點(diǎn)產(chǎn)生:信號(hào)過孔會(huì)在電源層和底層產(chǎn)生voids。所以不合理的放置過孔很有可能會(huì)使電源或者地平面某些區(qū)域的電流密度增加。而這些電流密度增加的地方我們稱之為熱點(diǎn)。

所以,我們?cè)谠O(shè)置過孔的時(shí)候要極力避免這種情況發(fā)生,以免平面被割裂,最終導(dǎo)致EMC的問題產(chǎn)生。通常最好的避免熱點(diǎn)的辦法就是網(wǎng)狀式的放置過孔,如此電流密度均勻,同時(shí)平面不會(huì)隔離,回流路徑就不會(huì)過長(zhǎng),也就不會(huì)產(chǎn)生EMC的問題。

cb59790c-59c3-11eb-8b86-12bb97331649.png

02

走線的彎曲方式

在布高速信號(hào)線時(shí),信號(hào)線應(yīng)盡量避免彎曲。如果不得不彎曲走線,則不要銳角或者直角走線,而是應(yīng)該用鈍角走線。

cb7960a0-59c3-11eb-8b86-12bb97331649.png

在布高速信號(hào)線時(shí),我們經(jīng)常通過走蛇形線來(lái)實(shí)現(xiàn)等長(zhǎng),同樣的蛇形線也其實(shí)一種走線的彎曲。線寬,間距,以及彎曲方式都應(yīng)該做合理的選擇,間距應(yīng)滿足4W/1.5W規(guī)則的。

cb875eee-59c3-11eb-8b86-12bb97331649.png

03

信號(hào)的接近度

高速信號(hào)線之間如果距離太近,很容易產(chǎn)生串?dāng)_。有些時(shí)候,因?yàn)椴季帧蹇虺叽绲仍?,?dǎo)致我們?cè)诓几咚傩盘?hào)線之間的距離超過了我們的最低要求距離,那我們只能在靠近其瓶頸的地方盡量加大高速信號(hào)線之間的距離。其實(shí)如果空間足夠容許,則盡量加大兩高速信號(hào)線之間的距離。

cb979458-59c3-11eb-8b86-12bb97331649.png

04

走線stubs

長(zhǎng)的stub線就相當(dāng)于一個(gè)天線,處理不當(dāng)會(huì)產(chǎn)生很嚴(yán)重的EMC的問題。同時(shí)stub線也會(huì)造成反射,降低信號(hào)的完整度。通常在高速信號(hào)線上面添加上拉或者下拉電阻的時(shí)候,會(huì)最容易產(chǎn)生stub線,而一般處理stub線的將走線可以菊花走線。根據(jù)經(jīng)驗(yàn)可知,如果stub線的長(zhǎng)度大于1/10波長(zhǎng)就可以當(dāng)做一個(gè)天線了,此時(shí)就會(huì)成為一個(gè)問題。

cbbdfc10-59c3-11eb-8b86-12bb97331649.png

05

阻抗不連續(xù)

走線的阻抗值一般取決于其線寬以及該走線與參考平面之間的距離。走線越寬,其阻抗越小。而在一些接口端子也器件的焊盤,其原理同樣適用。當(dāng)一個(gè)接口端子的焊盤和一根高速信號(hào)線連接時(shí),如果此時(shí)焊盤特別大,而高速信號(hào)線特別窄,大焊盤則阻抗小,而窄的走線必然是大阻抗,在這種情況下就會(huì)出現(xiàn)阻抗不連續(xù),阻抗不連續(xù)就會(huì)產(chǎn)生信號(hào)反射。所以一般為了解決這個(gè)問題,都是在接口端子或者器件的大焊盤下面放置一個(gè)禁布銅皮,同時(shí)在另外一層放置該焊盤的參考平面,進(jìn)而加大阻抗,使阻抗連續(xù)。

cbf58f2c-59c3-11eb-8b86-12bb97331649.png

過孔是另外一種會(huì)產(chǎn)生阻抗不連續(xù)的源頭。為了最小化這種效應(yīng),在內(nèi)層和過孔連接的不需要的銅皮應(yīng)該去除。而這樣的操作其實(shí)可以在設(shè)計(jì)的時(shí)候通過CAD工具來(lái)消除或者聯(lián)系溝通PCB加工產(chǎn)假來(lái)消除不需要的銅皮,保證阻抗的連續(xù)性。

cc063638-59c3-11eb-8b86-12bb97331649.png

06

差分信號(hào)

高速差分信號(hào)線我們必須保證等寬、等間距來(lái)實(shí)現(xiàn)特定的差分阻抗值。所以在布差分信號(hào)線的時(shí)候盡量保證對(duì)稱。

cc151b1c-59c3-11eb-8b86-12bb97331649.png

在差分線對(duì)內(nèi)禁止布置過孔或者元器件,如果在差分線對(duì)內(nèi)放置了過孔或者器件會(huì)產(chǎn)生EMC問題同時(shí)也會(huì)導(dǎo)致阻抗不連續(xù)。

cc6ad6d8-59c3-11eb-8b86-12bb97331649.png

有時(shí)候,一些高速差分信號(hào)線需要串接耦合電容。該耦合電容同樣需要對(duì)稱布置,同時(shí)該耦合電容的封裝不能過大,推薦使用0402,0603也可以接受,0805以上的電容或者并排電容最好不要使用。

cce7ecb8-59c3-11eb-8b86-12bb97331649.png

通常,過孔會(huì)產(chǎn)生巨大的阻抗不連續(xù),所以對(duì)于高速差分信號(hào)線對(duì)則盡量減少過孔,如果要使用過孔則對(duì)稱布置。

cd1ea56e-59c3-11eb-8b86-12bb97331649.png

07

等長(zhǎng)

在一些高速信號(hào)接口,一般如總線等需要考慮其個(gè)信號(hào)線之間的到達(dá)時(shí)間以及時(shí)滯誤差。例如,在一組高速平行總線中的所以數(shù)據(jù)信號(hào)線其到達(dá)時(shí)間,必須保證在一定的時(shí)滯誤差以內(nèi),從來(lái)來(lái)保證其建立時(shí)間和保持時(shí)間的一致性。為了滿足這一需求,我們必須要考慮等長(zhǎng)。

而高速差分信號(hào)線對(duì)兩信號(hào)線必須保證嚴(yán)格的時(shí)滯,否則很有可能通訊失敗。故為了滿足這一要求,可以通過蛇形線來(lái)實(shí)現(xiàn)等長(zhǎng),進(jìn)而滿足時(shí)滯要求。

cd2c54b6-59c3-11eb-8b86-12bb97331649.png

蛇形線一般應(yīng)該布置在失長(zhǎng)的源頭處,而不是遠(yuǎn)端。在源頭處才能保證差分線的正負(fù)端的信號(hào)在大部分時(shí)間內(nèi)都是同步傳輸?shù)摹?/p>

cd39b3a4-59c3-11eb-8b86-12bb97331649.png

走線彎曲處是產(chǎn)生失長(zhǎng)的源頭之一。對(duì)于走線彎曲處,其實(shí)現(xiàn)等長(zhǎng)的應(yīng)靠近彎曲處(<=15mm)

cd934d06-59c3-11eb-8b86-12bb97331649.png

如果有兩個(gè)走線彎曲,且兩者之間的距離<15mm,故此時(shí)兩者的失長(zhǎng)會(huì)互相補(bǔ)償,故此時(shí)不用再做等長(zhǎng)處理。

cda0a01e-59c3-11eb-8b86-12bb97331649.png

對(duì)于不同部分的高速差分信號(hào)線,應(yīng)分別獨(dú)立等長(zhǎng)。過孔,串接耦合電容以及接口端子都會(huì)是高速差分信號(hào)線分成兩部分,所以這個(gè)時(shí)候要特別注意。一定要分別等長(zhǎng)。因?yàn)楹芏?a href="http://wenjunhu.com/v/tag/1053/" target="_blank">EDA軟件在DRC的時(shí)候都只關(guān)注整個(gè)走線是否失長(zhǎng)。

cdf1a662-59c3-11eb-8b86-12bb97331649.png

對(duì)于如LVDS顯示器件等接口,會(huì)同時(shí)存在數(shù)對(duì)差分對(duì),且差分對(duì)之間的時(shí)序要求一般都會(huì)特別嚴(yán)格,時(shí)滯要求特別小,所以,對(duì)于此類差分信號(hào)對(duì)我們要求一般在同一平面內(nèi)進(jìn)行補(bǔ)償。因?yàn)椴煌瑢拥男盘?hào)傳輸速度是不同的。

ce010e4a-59c3-11eb-8b86-12bb97331649.png

有些EDA軟件在計(jì)算走線長(zhǎng)度時(shí),會(huì)將焊盤內(nèi)部的走線也會(huì)計(jì)算在長(zhǎng)度之內(nèi),如果此時(shí)進(jìn)行長(zhǎng)度補(bǔ)償,最終實(shí)際結(jié)果會(huì)失長(zhǎng)。所以此時(shí)要特別注意,在使用一些EDA的軟件的時(shí)候。

ce29592c-59c3-11eb-8b86-12bb97331649.png

在任何時(shí)候,如果可以就一定選擇對(duì)稱出線進(jìn)而避免需要最終為了等長(zhǎng)而進(jìn)行蛇形走線。

ce391b78-59c3-11eb-8b86-12bb97331649.png

如果空間容許,盡量在短的差分線源頭處加一個(gè)小的回環(huán)來(lái)實(shí)現(xiàn)補(bǔ)償,而不是通過蛇形線來(lái)補(bǔ)償。

ce8ac6bc-59c3-11eb-8b86-12bb97331649.png

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6056

    瀏覽量

    150485
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1608

    瀏覽量

    80673
  • 高速電路
    +關(guān)注

    關(guān)注

    8

    文章

    158

    瀏覽量

    24252

原文標(biāo)題:7個(gè)高速電路布局布線必知的事情

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    SAR ADC如何做好布線布局?

    SAR ADC如何做好布線布局?
    發(fā)表于 12-17 08:27

    單片機(jī)方案開發(fā)-分享七個(gè)常用的外圍電路設(shè)計(jì)

    在電子產(chǎn)品電路開發(fā)設(shè)計(jì)中,外圍電路設(shè)計(jì)是連接主控芯片與外部世界的關(guān)鍵橋梁,它直接影響著整個(gè)產(chǎn)品的性能、穩(wěn)定性及功耗。今天,今天英銳恩科技的技術(shù)小編跟大家分享七個(gè)常用的外圍
    發(fā)表于 09-24 15:59

    放大器OPA548的七個(gè)針腳與電源和負(fù)載是怎么接線的?

    請(qǐng)問:放大器OPA548的七個(gè)針腳與電源和負(fù)載是怎么接線的?
    發(fā)表于 09-23 08:19

    NE5534導(dǎo)入到Pspice只有七個(gè)腳,且按照生成的.lib文件對(duì)應(yīng)的管腳連接的電路仿真出錯(cuò)怎么解決?

    NE5534導(dǎo)入到Pspice只有七個(gè)腳 且按照生成的.lib文件對(duì)應(yīng)的管腳連接的電路仿真出錯(cuò) 求解NE5534的準(zhǔn)確pspice模型
    發(fā)表于 08-15 08:10

    高速ADC PCB布局布線技巧分享

    高速模擬信號(hào)鏈設(shè)計(jì)中,印刷電路板(PCB)布局布線需??要考慮許多選項(xiàng),有些選項(xiàng)比其它選項(xiàng)更重要,有些選項(xiàng)??則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,??設(shè)計(jì)工程師都應(yīng)盡量
    的頭像 發(fā)表于 07-24 08:42 ?853次閱讀
    <b class='flag-5'>高速</b>ADC PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享

    非常實(shí)用的PCB布局布線規(guī)則,畫出美而高性能的板子

    的穩(wěn)定性,有時(shí)甚至關(guān)系到設(shè)計(jì)的成敗。 ② 在雙層板設(shè)計(jì)中,一般應(yīng)該使電流先經(jīng)過濾波電容濾波再供器件使用。 ③ 在高速電路設(shè)計(jì)中,能否正確地使用去藕電容,關(guān)系到整個(gè)板的穩(wěn)定性。 (7)器件布局分區(qū)/分層規(guī)則
    發(fā)表于 07-17 15:43

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,高速PCB設(shè)計(jì)變得越
    的頭像 發(fā)表于 06-10 17:33 ?881次閱讀

    FPGA的高速接口應(yīng)用注意事項(xiàng)

    、LVDS高速接口等,F(xiàn)PGA需要實(shí)現(xiàn)相應(yīng)的關(guān)鍵技術(shù)以支持?jǐn)?shù)據(jù)傳輸。 布線布局 : 時(shí)鐘信號(hào)布線:FPGA和
    發(fā)表于 05-27 16:02

    FPGA布局布線的可行性 FPGA布局布線失敗怎么辦

    隨著電子技術(shù)的進(jìn)步.FPGA邏輯電路能完成的功能越來(lái)越多,同樣也帶來(lái)了一個(gè)很大的問題,即邏輯電路的規(guī)模越來(lái)越大,這意味著RTL代碼到FPGA的映射、
    的頭像 發(fā)表于 03-18 10:57 ?847次閱讀
    FPGA<b class='flag-5'>布局</b><b class='flag-5'>布線</b>的可行性 FPGA<b class='flag-5'>布局</b><b class='flag-5'>布線</b>失敗怎么辦

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    清寶PCB抄板今天為大家講講PCB設(shè)計(jì)高頻電路布線要注意什么?高頻電路PCB布局設(shè)計(jì)的注意事項(xiàng)。科學(xué)技術(shù)
    的頭像 發(fā)表于 03-04 14:01 ?476次閱讀

    PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)

    為確保電路板的性能和制造可行性,一般會(huì)通過規(guī)范檢查:電氣規(guī)則、布線布局、元器件封裝、機(jī)械尺寸與定位,以及生產(chǎn)制造與裝配檢查、EMC/EMI合規(guī)性、DFM/DFA評(píng)估、文檔完整性等,來(lái)降低后期制造
    發(fā)表于 02-27 18:19

    分布式控制系統(tǒng)的七個(gè)功能和應(yīng)用

    分布式控制系統(tǒng)的七個(gè)功能和應(yīng)用? 分布式控制系統(tǒng)是一種由多個(gè)獨(dú)立的控制單元組成的系統(tǒng),每個(gè)控制單元負(fù)責(zé)系統(tǒng)中的一部分功能。它具有分散的、自治的特性,可以提高系統(tǒng)的可靠性、靈活性和可擴(kuò)展性。分布式控制
    的頭像 發(fā)表于 02-01 10:51 ?1435次閱讀

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB設(shè)計(jì)中,布線是至關(guān)重要的一步。合理有效的布線
    的頭像 發(fā)表于 01-22 09:23 ?2134次閱讀

    PCB電路布局布線設(shè)計(jì)交流

    PCB電路布局布線設(shè)計(jì)交流
    發(fā)表于 01-19 22:27

    微控制器的七個(gè)串行接口

    我們將簡(jiǎn)要介紹七個(gè)串行接口:SIO、UART、SSP(SPI)、I2C、CAN、USB和EtherMAC。雖然每個(gè)接口都有幾個(gè)不同的操作模式,但我們只介紹一個(gè)典型的模式。
    的頭像 發(fā)表于 01-11 09:30 ?3095次閱讀
    微控制器的<b class='flag-5'>七個(gè)</b>串行接口