0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

串?dāng)_是信號完整性中最基本的現(xiàn)象之一

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2022-02-21 11:35 ? 次閱讀

串?dāng)_是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、信號線間距、驅(qū)動端和接收端的電氣特性及線端接方式對串?dāng)_都有一定的影響。

串?dāng)_是信號完整性中最基本的現(xiàn)象之一,在板上走線密度很高時串?dāng)_的影響尤其嚴(yán)重。我們知道,線性無緣系統(tǒng)滿足疊加定理,如果受害線上有信號的傳輸,串?dāng)_引起的噪聲會疊加在受害線上的信號,從而使其信號產(chǎn)生畸變。

串?dāng)_,就是指一條線上的能量耦合到其他傳輸線,它是由不同結(jié)構(gòu)引起的電磁場在同一區(qū)域里的相互作用而產(chǎn)生的。串?dāng)_在數(shù)字電路中非常普遍地存在著:芯片內(nèi)部、PCB 板、接插件、芯片封裝,以及通信電纜中,都可能出現(xiàn)。而且,隨著技術(shù)的發(fā)展,消費者對產(chǎn)品的要求越來越傾向于小而快,在這種情況下,就必須更加注意數(shù)字電路系統(tǒng)中的串?dāng)_現(xiàn)象。為了避免和減小這些串?dāng)_,學(xué)習(xí)串?dāng)_的原理和如何在設(shè)計中避免這些現(xiàn)象的發(fā)生就顯得相當(dāng)重要。

在多導(dǎo)線系統(tǒng)中,過多的傳輸線間的耦合或者說串?dāng)_,將有兩個不利的影響。首先,串?dāng)_會改變總線中單根傳輸線的性能,比如傳輸線特征阻抗和傳輸速度等,而這些將會對系統(tǒng)時序和信號完整性問題產(chǎn)生一定的影響;再者,串?dāng)_會將噪聲感應(yīng)耦合到其他的傳輸線上,這將進一步降低信號完整性,導(dǎo)致噪聲裕量變小。串?dāng)_對系統(tǒng)性能的危害程度在很大程度上取決于數(shù)據(jù)模式、線間距以及開關(guān)速度等方面。在這章里,我們將詳細介紹串?dāng)_產(chǎn)生的原理,提供建模的方法,以及對串?dāng)_在系統(tǒng)性能中的各方面影響進行詳細的闡述。

靜態(tài)網(wǎng)絡(luò)靠近干擾源一端的串?dāng)_稱為近端串?dāng)_(也稱后向串?dāng)_),而遠離干擾源一端的串?dāng)_稱為遠端串?dāng)_(或稱前向串?dāng)_)。由于產(chǎn)生的原因不同將串?dāng)_可分為容性耦合串?dāng)_和感性耦合串?dāng)_兩類。

pIYBAGAHvDeAC8gVAABmWrmiZ7o864.jpg

互感和互容

互感是引起串?dāng)_的兩個重要因素之一,互感系數(shù) 標(biāo)志了一根驅(qū)動傳輸線通過磁場對另外一根傳輸線產(chǎn)生感應(yīng)電流的程度。從本質(zhì)上來說,如果“受害(Victim)線”和驅(qū)動線(侵略線)的距離足夠接近,以至于侵略線產(chǎn)生的磁場將受害線包圍其中,則在受侵略的傳輸線上將會產(chǎn)生感應(yīng)電流,而這個通過磁場耦合產(chǎn)生的電流在電路模型中就通過互感參數(shù)來表征。

o4YBAGAHvH6AQKsSAABNdN6YBFc895.png

互感的作用下,將根據(jù)驅(qū)動線上的電流變化率而在受害線上引起一定的噪聲,噪聲電壓的大小與電流變換率成正比,通??梢杂上率接嬎悖?/p>

同樣可以看到:感應(yīng)噪聲也是正比于信號的變化率,因此互容在高速數(shù)字應(yīng)用中也是非常重要的。

應(yīng)該指出的是:用來解釋噪聲耦合機理的公式,上面兩個公式僅僅是一種簡單的近似,對于串?dāng)_的具體計算公式會比較復(fù)雜。

電感和電容矩陣

在一個系統(tǒng)中,如果傳輸線之間發(fā)生了嚴(yán)重的耦合,那么前面提出的使用電容和電感組成的簡單傳輸線模型就不再適合分析傳輸線的電氣特征,在這種多導(dǎo)線系統(tǒng)中,我們必須考慮互感和互容來全面評估傳輸線的電氣性能。上面兩個描述了反映寄生耦合效應(yīng)影響傳輸線系統(tǒng)性能的典型方法。電感矩陣和電容矩陣被通稱為傳輸線矩陣。場仿真器通常用來計算傳輸線系統(tǒng)中的電感和電容矩陣。

例:兩根傳輸線之間的矩陣

pIYBAGAHvXqAIqRQAAJd_Z1zlVc398.png

pIYBAGAHvbqAbdrMAAE-OyD42iE505.png

pIYBAGAHvfuAaJyvAAJ-zcy3Uf8648.png

串?dāng)_引起的噪聲

串?dāng)_是由于臨近兩導(dǎo)體之間的互容和互感所引起的。因而在臨近傳輸線上引起的感應(yīng)噪聲的大小和他們之間的互感和互容大小都有關(guān)系。

例如,如果一信號進入傳輸線 1,由于互感 Lm 和互容 Cm 的作用,將在傳輸線 2 上產(chǎn)生一電流,為了方便起見,我們定義了兩個概念:近端串?dāng)_和遠端串?dāng)_。

pIYBAGAHvk2ATndUAADwwKM-Alg455.png

近端串?dāng)_是指在受侵害線上靠近侵害線的驅(qū)動端的串?dāng)_(有時候也將這個串?dāng)_稱為后向串?dāng)_)。將受侵害線上靠近侵害線接受端方向的串?dāng)_稱為遠端串?dāng)_(有時候也稱為前向串?dāng)_)。由互容引起的電流分別向受侵害線的兩個方向流動,而由互感引起的電流從受侵害線的遠端流向近端,這是因為互感產(chǎn)生的電流總是與侵害線中的電流相反。所以,從受侵害線近端到遠端的串?dāng)_電流由很多部分組成。

pIYBAGAHvqSAX45JAACOMvomxN0308.png

受侵害線上近端和遠端串?dāng)_噪聲的波形可以從圖看出,當(dāng)一個數(shù)字脈沖進入傳輸線,它的上升沿和下降沿將不斷地在受侵害線上感應(yīng)出噪聲,在這里的討論中,我們假設(shè)信號上升沿或者下降沿的變化速度非???遠遠小于傳輸線延遲。則根據(jù)前面的描述,一部分串?dāng)_噪聲將傳向近端,另一部分將傳向遠端,也就是我們所定義的近端串?dāng)_脈沖和遠端串?dāng)_脈沖。

如圖 ,遠端串?dāng)_脈沖將和侵害線上的信號同步流向終端,而近端串?dāng)_脈沖將起始于侵害線上信號變化沿出現(xiàn)時刻,并流向近端。這樣,當(dāng)驅(qū)動線上的信號變化沿在時間 t=TD(這里 TD 是信號在傳輸線上的延遲時間)到達傳輸線遠端時,如果遠端存在匹配,那么,侵害信號和遠端串?dāng)_將在遠端被匹配消除。同時,侵害信號的變化沿在被終端匹配消除前產(chǎn)生的最后一部分近端串?dāng)_信號將在 t=2TD 時才到達近端,這是因為,這部分信號又要經(jīng)過整條傳輸線才能被傳回近端。所以,對于一對被終端匹配好的傳輸線來說,近端串?dāng)_起始于 t=0 并且持2TD 的時間,或者說兩倍于傳輸線的電氣長度。相反,受侵害線遠端接收到的遠端串?dāng)_起始于 TD,持續(xù)時間為數(shù)字信號的上升或者下降時間。

串?dāng)_噪聲的大小和形狀很大程度上取決于耦合的大小與端接的情況。

假設(shè)信號在傳輸線上的傳輸時間為兩倍上升時間:

o4YBAGAHv72ATQdAAAA0g-YrJvg959.png

在這里,X是指傳輸線長度,L和C是指單位長度傳輸線本身的電感和電容,注意:

如果

pIYBAGAHv_uAIkRVAAApWGaxJ1Y433.png

(例如,邊沿變化率大于兩倍的傳輸線延遲),近端串?dāng)_將不能到達其最大振幅,為了正確計算

pIYBAGAHv_uAIkRVAAApWGaxJ1Y433.png

時的串?dāng)_電壓,近端串?dāng)_只須乘以

pIYBAGAHwHqABRgYAAA-LGGQM1k073.png

即可,而遠端串?dāng)_不會因為長度變化而改變。需要注意的是:當(dāng)上升時間小于傳輸線時延時(長線情況),近端串?dāng)_的最大幅值和信號上升時間沒有什么關(guān)系,而當(dāng)上升時間大于傳輸線時延的時候(短線情況),近端串?dāng)_的大小和信號上升時間有一定關(guān)系。因為這個原因,定義長傳輸線的標(biāo)準(zhǔn)為傳輸線的電氣時延必須大于信號的 1/2 上升時間(或下降時間),這時可以得到,近端串?dāng)_的幅度與線長無關(guān)(即前向串?dāng)_的飽和),而遠端串?dāng)_則總是取決于上升

時間和線長。

假設(shè)了受侵害線上的終端電阻與傳輸線完全匹配,消除了不完全匹配的影響。

第一種情況的終端匹配電阻R并不等于受侵害線的傳輸線阻抗(為了簡單起見,在這里假設(shè)了侵害線的匹配完全),此種情況下,近端和遠端串?dāng)_值就必須加上各自的串?dāng)_反射電壓。所以,在不完全匹配系統(tǒng)中,串?dāng)_信號的計算公式為:

o4YBAGAHwLmACumjAAB0QOIs8uY235.png

在這里, V x 為不完全匹配情況下調(diào)整后的近端或遠端串?dāng)_值,R就是終端匹配電阻, Z o 為傳輸線特性阻抗。

如果信號的上升或者下降時間小于傳輸線延遲,那么近端串?dāng)_最大幅值與上升時間無關(guān)。如果信號的上升或下降時間長于傳輸線延遲,那么近端串?dāng)_的大小與上升時間有關(guān)。遠端串?dāng)_在任何情況下都和信號的上升或者下降時間有關(guān)。

來源:硬件十萬個為什么,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。
本文整理自《中國PCB技術(shù)網(wǎng)》、《什么是串?dāng)_它的形成原理是怎樣的》工程師周亮
審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 信號完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1408

    瀏覽量

    95496
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    26952
收藏 人收藏

    評論

    相關(guān)推薦

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號完整性
    的頭像 發(fā)表于 12-15 23:33 ?175次閱讀
    聽懂什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    GND與信號完整性的關(guān)系

    (EMI)和射頻干擾(RFI)。 、信號完整性的基本概念 信號完整性涉及到信號在電路中的傳輸質(zhì)
    的頭像 發(fā)表于 11-29 15:17 ?313次閱讀

    信號完整性信號一致性你還不知道嗎?#示波器 #信號完整性

    信號完整性
    安泰儀器維修
    發(fā)布于 :2024年09月25日 17:59:54

    高速電路中的信號完整性和電源完整性研究

    高速電路中的信號完整性和電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發(fā)表于 09-25 14:43 ?5次下載

    高速PCB信號完整性設(shè)計與分析

    高速PCB信號完整性設(shè)計與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速PCB的信號完整性、電源完整性和電磁兼容研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB的信號完整性、電源完整性和電磁兼容研究.pdf》資料免費下載
    發(fā)表于 09-19 17:37 ?0次下載

    信號完整性與電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-電源完整性分析.pdf》資料免費下載
    發(fā)表于 08-12 14:31 ?42次下載

    信號完整性與電源完整性-信號

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-信號.pdf》資料免費下載
    發(fā)表于 08-12 14:27 ?0次下載

    信號完整性與電源完整性章 概論

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性章 概論.pdf》資料免費下載
    發(fā)表于 08-09 14:49 ?1次下載

    什么是信號完整性

    在現(xiàn)代電子通信和數(shù)據(jù)處理系統(tǒng)中,信號完整性(Signal Integrity, SI)是個至關(guān)重要的概念。它涉及信號在傳輸過程中的質(zhì)量保持,對于確保系統(tǒng)性能和穩(wěn)定性具有決定性的影響。
    的頭像 發(fā)表于 05-28 14:30 ?1174次閱讀

    構(gòu)建系統(tǒng)思維:信號完整性,看這篇就夠了!

    信號完整性(Signal Integrity,SI)在電子工程領(lǐng)域中具有極其重要的意義,也是現(xiàn)代電子設(shè)計的核心考量因素之一,尤其在高速PCB設(shè)計、集成電路設(shè)計、通信系統(tǒng)設(shè)計等領(lǐng)域,對保證系統(tǒng)性
    發(fā)表于 03-05 17:16

    要畫好PCB,先學(xué)好信號完整性!

    的頂層和底層使用組合微帶層時要小心。這可能導(dǎo)致相鄰板層間走線的,危及信號完整性。 按信號組的最長延遲為時鐘(或選通)
    發(fā)表于 02-19 08:57

    分析高速PCB設(shè)計信號完整性問題形成原因及方法解決

    信號完整性(Signal Integrity,簡稱SI)指的是信號線上的信號質(zhì)量。信號完整性差不
    發(fā)表于 01-11 15:31 ?1154次閱讀

    如何使用SigXplorer進行的仿真

    (Crosstalk)是信號完整性(SignalIntegrity)中的核心問題之一,尤其在當(dāng)今的高密度電路板設(shè)計中,其影響愈發(fā)顯著。當(dāng)
    的頭像 發(fā)表于 01-06 08:12 ?2456次閱讀
    如何使用SigXplorer進行<b class='flag-5'>串</b><b class='flag-5'>擾</b>的仿真