0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB走線角度該怎樣設(shè)置,是走45度好還是走圓弧好?

電子工程師 ? 來源:FPGA設(shè)計論壇 ? 作者:FPGA設(shè)計論壇 ? 2021-01-08 17:22 ? 次閱讀

現(xiàn)在但凡打開SoC原廠的pcb Layout Guide,都會提及到高速信號的走線的拐角角度問題,都會說高速信號不要以直角走線,要以45度角走線,并且會說走圓弧會比45度拐角更好。

事實(shí)是不是這樣?PCB走線角度該怎樣設(shè)置,是走45度好還是走圓弧好?90度直角走線到底行不行?


大家開始糾結(jié)于pcb走線的拐角角度,也就是近十幾二十年的事情。上世紀(jì)九十年代初,PC界的霸主Intel主導(dǎo)定制了PCI總線技術(shù)。

(很感謝Intel發(fā)布了PCI接口,正是有了PCI總線接口的帶寬提升,包括后來的AGP總線接口,才誕生了像 3DFX VOODOO 巫毒這樣的顯卡,在當(dāng)時也次體驗(yàn)到了古墓麗影 勞拉 的風(fēng)采,還有暴爽的飛車2、經(jīng)典的雷神之錘等等,回想起來,正是有了3D游戲等多媒體應(yīng)用的市場需求,才促進(jìn)了PC的技術(shù)的發(fā)展,包括后來的互聯(lián)網(wǎng)及智能手機(jī)的普及。)

似乎從PCI接口開始,我們開始進(jìn)入了一個“高速”系統(tǒng)設(shè)計的時代。

20世紀(jì)90年代以后,正是有了一幫類似老wu這樣的玩家對3D性能的渴望,使得相應(yīng)的電子設(shè)計和芯片制造技術(shù)能夠按照摩爾定律往前發(fā)展,由于IC制程的工藝不斷提高,IC的晶體管開關(guān)速度也越來越快,各種總線的時鐘頻率也越來越快,信號完整性問題也在不斷的引起大家的研究和重視。比如現(xiàn)在人們對4K高清家庭影音視頻的需求,HDMI2.0傳輸標(biāo)準(zhǔn)速率已經(jīng)達(dá)到了 18Gbps ?。。?br />

在我誕生之前,pcb拉線菌應(yīng)該還是比較單純的同學(xué),把線路拉通,擼順,整潔美觀即可,不用去關(guān)注各種信號完整性問題。比如下圖所示的 HP 經(jīng)典的 HP3456A 六位半萬用表的電路板所示,大量的90°角走線。

HP3456A 沒有淚滴,幾乎是故意走的直角(某些地方本來一個斜角走完,它偏要連續(xù)走幾個直角),絕大多數(shù)地方?jīng)]有鋪銅。

右上角,拐直角不止,線寬還變小了?

直角、搭橋、鋪銅,模擬就真的不能鋪銅嗎?

直角,45度斜線,任意角度斜線,方焊盤,圓焊盤,唯獨(dú)不見淚滴。


高速信號線拐一下90°真的會懷孕?獅屎是不是這樣的?老wu這里以自己膚淺的擼線姿勢,跟大家探討一下關(guān)于高頻/高速信號的走線拐角角度問題。我們從銳角到直角、鈍角、圓弧一直到任意角度走線,看看各種走線拐角角度的優(yōu)缺點(diǎn)。

1

PCB 能不能以銳角走線

PCB能不能以銳角走線,答案是否定的,先不管以銳角走線會不會對高速信號傳輸線造成負(fù)面影響,單從PCB DFM方面,就應(yīng)該避免出現(xiàn)銳角走線的情形。

因?yàn)樵赑CB導(dǎo)線相交形成銳角處,會造成一種叫酸角“acid traps”的問題,啥?酸豆角?好吧,挺喜歡酸豆角拌面,但是這里的pcb上的酸角卻是個令人討厭的東西。在pcb制板過程中,在pcb線路蝕刻環(huán)節(jié),在“acid traps”處會造成pcb線路腐蝕過度,帶來pcb線路虛斷的問題。

雖然,我們可以借助CAM 350 進(jìn)行DFF Audit自動檢測出“acid traps”潛在問題,避免在PCB在制造產(chǎn)生時產(chǎn)生加工瓶頸,如果pcb板廠工藝人員檢測到有酸角(acid trap)存在,他們將簡單地貼一塊銅到這個縫隙中。

很多板廠的工程人員他們其實(shí)并不懂layout的,他們只是從PCB工程加工的角度進(jìn)行了修復(fù)酸角(acid trap)的問題,但這種修復(fù)會不會帶來進(jìn)一步的信號完整性問題便不得而知了,所以我們在layout是就應(yīng)該從源頭去盡量避免產(chǎn)生酸角(acid trap)。

怎樣避免拉線時出現(xiàn)銳角,造成acid trap DFM 問題?現(xiàn)代的EDA設(shè)計軟件(如Cadence Allegro、Altium Designer等)都帶有了完善的Layout走線選項(xiàng),我們在layout走線時,靈活運(yùn)用這些輔助選項(xiàng),可以極大的避免我們在layout時產(chǎn)生產(chǎn)生“acid trap”現(xiàn)象

焊盤的出線角度設(shè)置 避免導(dǎo)線與焊盤形成銳角角度的夾角。


利用 Cadence Allegro 的 Enhanced Pad Entry 功能能夠讓我們在layout時盡可能的避免導(dǎo)線與焊盤在出線時形成夾角,避免造成“acid traps”DFM問題。

避免兩條導(dǎo)線交叉形成銳角夾角。


靈活應(yīng)用 Cadence Allegro 布線時切換 ” toggle “ 選項(xiàng),可以避免導(dǎo)線拉出T型分支時形成銳角夾角,避免造成“acid traps”DFM問題。

2

pcb layout能不能以90°走線

高頻高速信號傳輸線應(yīng)避免以90°的拐角走線,是各種PCB Design Guide中極力要求的,因?yàn)楦哳l高速信號傳輸線需要保持特性阻抗一致,而采用90°拐角走線,在傳輸線拐角處,會改變線寬,90°拐角處線寬約為正常線寬的 1.414倍,由于線寬改變了,就會造成信號的反射,同時,拐角處的額外寄生電容也會對信號的傳輸造成時延影響。

當(dāng)然,當(dāng)信號沿著均勻互連線傳播時,不會產(chǎn)生反射和傳輸信號的失真,如果均勻互連線上有一個90°拐角會,則會在拐角處造成pcb傳輸線寬的變化,根據(jù)相關(guān)電磁理論計算得出,這肯定會帶來信號的反射影響。

理論上是這樣,但理論終究是理論,實(shí)際情況90°拐角對高速信號傳輸線造成的影響是否是舉足輕重的呢?

打個比方,比如王失聰同學(xué)(這里的王同學(xué)純屬為了劇情需要虛構(gòu)出來的,肯定沒有哪位親生父親會為自己的兒子取這樣的名字吧,如有雷同,純屬榮幸,O(∩_∩)O~)帶著他們家的二哈和女票去打火鍋,看到路邊掉了一百塊錢,你說他撿還是不撿?

撿起這一百塊,理論上會使得王失聰?shù)膫€人財富又增長了一百塊,但是對于隨便找個女票啪啪啪刷卡買豪車如買白菜的王同學(xué)來說,可以完全無視,而對于我來說,這可是巨款吶,我一般都會沖過去假裝系鞋帶的…

所以,90°拐角對高速信號傳輸線會有負(fù)面影響,理論上是一定的,但是這種影響是不是致命的?90°拐角對于高速數(shù)字信號和高頻微波信號傳輸線的影響是不是一樣的?

根據(jù) 這篇論文《right angle corners on printed circuit board traces,time and frequency domain analysis》和 Howard Johnson 的這篇文章《Who’s Afraid of the Big Bad Bend?》及 Eric Bogatin 的著作 《信號完整性與電源完整性分析(第二版) 》第八章的內(nèi)容,我們可以得出以下結(jié)論:

對于高速數(shù)字信號來說,90°拐角對高速信號傳輸線會造成一定的影響,對于我們現(xiàn)在高密高速pcb來說,一般走線寬度為4-5mil,一個90°拐角的電容量大約為10fF,經(jīng)測算,此電容引起的時延累加大約為0.25ps,所以,5mil線寬的導(dǎo)線上的90°拐角并不會對現(xiàn)在的高速數(shù)字信號(100-psec上升沿時間)造成很大影響。

而對于高頻信號傳輸線來說,為了避免集膚效應(yīng)(Skin effect)造成的信號損壞,通常會采用寬一點(diǎn)的信號傳輸線,例如50Ω阻抗,100mil線寬,這90°拐角處的線寬約為141mil,寄生電容造成的信號延時大約為25ps,此時,90°拐角將會造成非常嚴(yán)重的影響。

同時,微波傳輸線總是希望能盡量降低信號的損耗,90°拐角處的阻抗不連續(xù)和而外的寄生電容會引起高頻信號的相位和振幅誤差、輸入與輸出的失配,以及可能存在的寄生耦合,進(jìn)而導(dǎo)致電路性能的惡化,影響 PCB 電路信號的傳輸特性。

關(guān)于90°信號走線,老wu自己的觀點(diǎn)是,盡量避免以90°走線,納尼?前面不是說90°拐角對高速數(shù)字信號的影響可以忽略嗎?

當(dāng)然,前面寫的那些是為了湊字?jǐn)?shù)的,O(∩_∩)O~,單個90°拐角對高速數(shù)字傳輸線所帶來的信號質(zhì)量影響,相對于導(dǎo)線與參考平面高度的偏差,導(dǎo)線自身蝕刻過程中線寬線距均勻性的變化偏差,板材介電常數(shù)對頻率信號的變化,甚至過孔寄生參數(shù)所帶來的影響都要比90°拐角所帶來的問題大得多。

但是如今的高速數(shù)字電路傳輸線總避免不了要繞等長的,十幾二十個拐角疊加起來,這90°拐角所累計疊加起來的影響造成的信號上升延時將變得不可忽略。高速信號總是沿著阻抗的路徑傳輸,以90°拐角繞等長,終的實(shí)際信號傳輸路徑會比原來的要略短一些。

而且現(xiàn)在的高速數(shù)字信號傳輸速率正在變得越來越高,目前的HDMI2.0標(biāo)準(zhǔn),傳輸帶寬速率已經(jīng)達(dá)到了18Gbps,90°拐角走線將不再符合要求,而且現(xiàn)在都21世紀(jì)了,現(xiàn)在的EDA軟件即便是那些使用的,對45°走線都已經(jīng)支持的很好了。

同時,以90°拐角走線,以工程美學(xué)來說,也不太符合人們的審美觀。所以,對于現(xiàn)在的layout來說,不論你是不是走的高頻/高速信號線,我們都要盡量避免以90°拐角進(jìn)行走線,除非有特殊的要求。

對于大電流走線,有時我們會以鋪銅銅皮替換走線的方式布線,在鋪銅的拐角處,也需要以兩個45°拐角替換90°拐角,這樣不僅美觀,而且不會存在EMI隱患。

3

以45°走線

除了射頻信號和其他有特殊要求的信號,我們PCB上的走線應(yīng)該優(yōu)選以45°走線。要注意一點(diǎn)的是,45°角走線繞等長時,拐角處的走線長度要至少為1.5倍線寬,繞等長的線與線之間的間距要至少4倍線寬的距離。

由于高速信號線總是沿著阻抗的路徑傳輸,如果繞等長的線間距太近,由于線間的寄生電容,高速信號走了捷徑,就會出現(xiàn)等長不準(zhǔn)的情況?,F(xiàn)代的EDA軟件的繞線規(guī)則都可以很方便的設(shè)置相關(guān)的繞線規(guī)則。

4

以 arc 弧形走線

如果不是技術(shù)規(guī)范明確要求要以弧形走線,或者是rf微波傳輸線,個人覺得,沒有必要去走弧形線,因?yàn)楦咚俑呙芏萷cb的layout,大量的弧形線后期修線非常麻煩,而且大量的弧形走線也比較費(fèi)空間。

對于類似USB3.1或HDMI2.0這樣的高速差分信號,個人認(rèn)為還是可以走下圓弧線裝下bi的,O(∩_∩)O~


當(dāng)然,對于RF微波信號傳輸線,還是優(yōu)先走圓弧線,甚至是要走“采用 45° 外斜切”線走線

5

以任意角度走線

隨著4G/5G無線通訊技術(shù)的發(fā)展和電子產(chǎn)品的不斷升級換代,目前PCB數(shù)據(jù)接口傳輸速率已高達(dá)10Gbps或25Gbps以上,且信號傳輸速率還在不斷的朝著高速化方向發(fā)展。隨著信號傳輸?shù)母咚倩⒏哳l化發(fā)展,對PCB阻抗控制和信號完整性提出了更高的要求。

對于PCB板上傳輸?shù)臄?shù)字信號來說,電子工業(yè)界應(yīng)用的包括FR4在內(nèi)的許多電介質(zhì)材料,在低速低頻傳輸時一直被認(rèn)為是均勻的。

但當(dāng)系統(tǒng)總線上電子信號速率達(dá)到Gbps級別時,這種均勻性假設(shè)不再成立,此時交織在環(huán)氧樹脂基材中的玻璃纖維束之間的間隙引起的介質(zhì)層相對介電常數(shù)的局部變化將不可忽視,介電常數(shù)的局部擾動將使線路的時延和特征阻抗與空間相關(guān),從而影響高速信號的傳輸。

基于FR4測試基板的測試數(shù)據(jù)表明,由于微帶線與玻纖束相對位置差異,導(dǎo)致測量所得的傳輸線有效介電常數(shù)波動較大,、值之差可以達(dá)到△εr=0.4。盡管這些空間擾動看上去較小,它會嚴(yán)重影響數(shù)據(jù)速度為5-10Gbps的差分傳輸線。

在一些高速設(shè)計項(xiàng)目中,為了應(yīng)對玻纖效應(yīng)對高速信號的影響,我們可以采用zig-zag routing布線技術(shù)以減緩玻纖效應(yīng)的影響。

Cadence Allegro PCB Editor 16.6-2015 及后續(xù)版本帶來了對zig-zag布線模式的支持。

在Cadence Allegro PCB Editor 16.6-2015 菜單中選擇”Route -> Unsupported Prototype -> Fiber Weave Effect” 打開zig-zag routing功能。

歲月是把殺豬刀,正如二十年前我們pcb layout不用關(guān)注是否要走弧形線,不用擔(dān)心pcb板材玻璃纖維對高速信號的影響一樣??赡芏旰竽倏催@篇文字,會覺得老wu說的觀點(diǎn)相當(dāng)?shù)膐ut…

所以,不存在一成不變的pcb layout規(guī)則,隨著pcb制造工藝的提升和數(shù)據(jù)傳輸速率的提高,有可能現(xiàn)在正確的規(guī)則在將來將變得不再適用。所以為一枚合格的拉線菌,一定要與時俱進(jìn),掌握產(chǎn)業(yè)技術(shù)方向的發(fā)展,才能不被大浪淘沙所淘汰。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23159

    瀏覽量

    399476
  • 信號傳輸
    +關(guān)注

    關(guān)注

    4

    文章

    437

    瀏覽量

    20256
  • 高速信號
    +關(guān)注

    關(guān)注

    1

    文章

    231

    瀏覽量

    17744

原文標(biāo)題:PCB Layout 跳坑指南:PCB走線角度選擇到底該不該90°?

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCB線與電磁兼容:如何巧妙平衡與協(xié)同

    PCB線,本質(zhì)上是在電路板上通過蝕刻銅箔形成的導(dǎo)線,負(fù)責(zé)在眾多電子元件之間精準(zhǔn)無誤地傳導(dǎo)電流與信號。來與捷多邦小編一起了解PCB線有多重要吧。
    的頭像 發(fā)表于 12-25 11:15 ?163次閱讀

    銑削加工如何正確選擇刀方式

    隨著現(xiàn)代制造加工技術(shù)的不斷發(fā)展,數(shù)控加工設(shè)備和其配套的CAM 系統(tǒng)得到了廣泛的應(yīng)用和發(fā)展。CAM 系統(tǒng)生成的加工刀具軌跡(即刀方式)是控制設(shè)備加工運(yùn)作的核心,它直接影響加工工件的精度、表面粗糙
    的頭像 發(fā)表于 12-24 10:20 ?217次閱讀
    銑削加工如何正確選擇<b class='flag-5'>走</b>刀方式

    是否存在有關(guān) PCB 線電感的經(jīng)驗(yàn)法則?

    本文要點(diǎn)PCB線具有電感和電容,這兩者共同決定了線的阻抗。有時,了解線的電感有助于估算因串?dāng)_而引起的耦合度。雖然沒有設(shè)定具體的線電感
    的頭像 發(fā)表于 12-13 16:54 ?1348次閱讀
    是否存在有關(guān) <b class='flag-5'>PCB</b> <b class='flag-5'>走</b>線電感的經(jīng)驗(yàn)法則?

    PADS Layout版本,10高速線怎么

    請教一下,PADS Layout VX版本,10高速線怎么? Allegro就有:Route>Unsuppored Prototypes>Fiber Weave Effect>Add ZigZag Pattem
    發(fā)表于 10-23 18:03

    探索電路板pcb螺旋線的特點(diǎn)

    PCB(Printed Circuit Board)螺旋線是一種在 PCB 設(shè)計中常用的布線方式。它通過將導(dǎo)線以螺旋狀的形式布置在 PCB 上,以實(shí)現(xiàn)特定的電氣性能和信號傳輸要求。今
    的頭像 發(fā)表于 08-06 17:28 ?474次閱讀

    RF線中切角怎樣處理?

    請問在射頻線中,這種切角有什么標(biāo)準(zhǔn)要求嗎,在AD中怎樣畫?
    發(fā)表于 07-19 16:22

    射頻PCB線規(guī)則簡析

    射頻(RF)PCB線規(guī)則是確保無線通信設(shè)備性能的關(guān)鍵因素之一。在高頻信號設(shè)計中,PCB線不僅承載著電流,還對信號的完整性和質(zhì)量有著顯著影響。
    的頭像 發(fā)表于 05-16 18:18 ?3326次閱讀

    深度論證-高速線控制100歐姆阻抗一定是最好的選擇嗎?

    結(jié)果能看到,95歐姆PCB線的結(jié)果更有優(yōu)勢,無論是從回?fù)p還是插損的角度看,都是性能更好的一方。 案例二:經(jīng)過背板連接器的芯片到芯片的25G信號仿真案例 另外一個案例就是跨版的25G信
    發(fā)表于 05-13 17:12

    pcb螺旋線的優(yōu)劣勢對比

    PCB螺旋線是一種在Pcb電路板上設(shè)計的螺旋型導(dǎo)線結(jié)構(gòu)。
    的頭像 發(fā)表于 04-20 17:57 ?1235次閱讀

    什么是PCB線寬度?影響線寬度的關(guān)鍵因素有哪些

    PCB 線的主要功能是將電流從一點(diǎn)傳輸?shù)搅硪稽c(diǎn)。線的寬度直接影響其在不超過溫度限制或?qū)е逻^度壓降的情況下處理電流的能力。
    發(fā)表于 04-17 11:44 ?2033次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>走</b>線寬度?影響<b class='flag-5'>走</b>線寬度的關(guān)鍵因素有哪些

    pcb線厚度:打造更穩(wěn)定、精準(zhǔn)的PCB設(shè)計

    PCB線是將電路設(shè)計中的電氣信號通過導(dǎo)線連接到PCB板上而形成的電路。這些導(dǎo)線被稱為“線”,通常由銅或其他導(dǎo)電材料制成。今天捷多邦小編帶大家一起了解
    的頭像 發(fā)表于 04-15 17:43 ?1401次閱讀

    PCB線寬度定義與計算方法詳解

    PCB 線是放置在非導(dǎo)電或隔離基材上的細(xì)導(dǎo)電銅線,用于將信號和電源傳輸?shù)秸麄€電路。銅線具有特定的寬度,我們稱之為線寬度,并且具有特定的高度或厚度。
    發(fā)表于 04-05 09:58 ?4038次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>走</b>線寬度定義與計算方法詳解

    Altium Designer中線模式的切換方法

    AD軟件提供了比較智能的線模式切換功能,可以根據(jù)個人習(xí)慣進(jìn)行切換,能有效的提高了PCB設(shè)計效率。
    發(fā)表于 03-28 09:37 ?1333次閱讀
    Altium Designer中<b class='flag-5'>走</b>線模式的切換方法

    pcb線寬度的設(shè)計指南

    pcb線寬度的設(shè)計指南
    的頭像 發(fā)表于 02-23 17:30 ?1775次閱讀

    電路板上的蛇形線是什么

    電路板上的蛇形線(也被稱為蛇行、蜿蜒或曲折布線)是PCB設(shè)計中一種常見的技術(shù)。這種線方式在信號完整性、電磁兼容性和時序控制方面有其獨(dú)特的優(yōu)勢。以下是關(guān)于蛇形線的作用及其影響的詳細(xì)
    的頭像 發(fā)表于 02-01 18:07 ?3169次閱讀