0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Testbench基本組成與示例

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2020-11-20 11:38 ? 次閱讀

Testbench編寫指南(1)基本組成與示例

生成時鐘信號

生成測試激勵

顯示結(jié)果

簡單示例

設計規(guī)則

對于小型設計來說,最好的測試方式便是使用TestBench和HDL仿真器來驗證其正確性。一般TestBench需要包含這些部分:實例化待測試設計、使用測試向量激勵設計、將結(jié)果輸出到終端或波形窗口便于可視化觀察、比較實際結(jié)果和預期結(jié)果。下面是一個標準的HDL驗證流程:

TestBench可以用VHDL或Verilog、SystemVerilog編寫,本文以Verilog HDL為例。FPGA設計必須采用Verilog中可綜合的部分子集,但TestBench沒有限制,任何行為級語法都可以使用。本文將先介紹TestBench中基本的組成部分。

生成時鐘信號

使用系統(tǒng)時鐘的設計在TestBench中必須要生成時鐘信號,該功能實現(xiàn)起來也非常簡單,示例代碼如下:
parameter ClockPeriod = 10;

//方法1 initial begin forever clock = #(ClockPeriod/2) ~ Clock; end //方法2 initial begin always #(ClockPeriod/2) Clock = ~Clock; end

生成測試激勵

只有給設計激勵數(shù)據(jù),才能得到驗證結(jié)果。提供激勵的方法有兩種,絕對時間激勵以仿真時刻0為基準,給信號賦值,示例如下:

initial begin reset = 1; load = 0; count = 0; #100 reset = 0; #20 load = 1; #20 count = 1; end ‘#’用于指定等待的延遲時間,之后才會執(zhí)行下一個激勵。相對時間激勵給信號一個初始值,直到某一事件發(fā)生后才觸發(fā)激勵賦值,示例如下: always @ (posedge clk) tb_cnt <= tb_cnt + 1; initial begin ? ?if (tb_cnt <= 5) begin ? ? ? ?reset = 1; ? ? ? ?load = 0; ? ? ? ?count = 0; ? ?end ? ?else begin ? ? ? ?reset = 0; ? ? ? ?load = 1; ? ? ? ?count = 1; ? ?end end

根據(jù)需要,可以同時使用兩種方法。每一個initial塊、always塊之間都是并行工作的關(guān)系,但在initial塊內(nèi)部是順序地處理事件。因此復雜的激勵序列應該分散到多個initial或always塊中,以提高代碼可讀性和可維護性。

顯示結(jié)果

Verilog中可以使用display和display和display和monitor系統(tǒng)任務來顯示仿真結(jié)果,示例代碼如下:

initial begin $timeformat(-9, 1, "ns", 12); $display(" Time clk rst ld sftRg data sel"); $monitor("%t %b %b %b %b %b %b", $realtime, clock, reset, load, shiftreg, data, sel); end

$display會將雙引號之間的文本輸出到終端窗口。$monitor的輸出為事件驅(qū)動型,如上例中$realtime變量用于觸發(fā)信號列表的顯示,%t表示$realtime以時間格式輸出,%b表示其余值以二進制格式輸出。其余還有%d、%h、%o等與慣例相同。

簡單示例

下面是一個簡單的移位寄存器Verilog設計示例:

module shift_reg (clock, reset, load, sel, data, shiftreg); input clock; input reset; input load; input [1:0] sel; input [4:0] data; output [4:0] shiftreg; reg [4:0] shiftreg; always @ (posedge clock) begin if (reset) shiftreg = 0; else if (load) shiftreg = data; else case (sel) 2'b00 : shiftreg = shiftreg; 2'b01 : shiftreg = shiftreg << 1; ? ? ? ? ? ?2'b10 : shiftreg = shiftreg >> 1; default : shiftreg = shiftreg; endcase end endmodule

下面給出上述設計的TestBench示例:

module testbench; // 申明TestBench名稱 reg clock; reg load; reg reset; // 申明信號 wire [4:0] shiftreg; reg [4:0] data; reg [1:0] sel; // 申明移位寄存器設計單元 shift_reg dut(.clock (clock), .load (load), .reset (reset), .shiftreg (shiftreg), .data (data), .sel (sel)); initial begin // 建立時鐘 clock = 0; forever #50 clock = ~clock; end initial begin // 提供激勵 reset = 1; data = 5'b00000; load = 0; sel = 2'b00; #200 reset = 0; load = 1; #200 data = 5'b00001; #100 sel = 2'b01; load = 0; #200 sel = 2'b10; #1000 $stop; end initial begin // 打印結(jié)果到終端 $timeformat(-9,1,"ns",12); $display(" Time Clk Rst Ld SftRg Data Sel"); $monitor("%t %b %b %b %b %b %b", $realtime, clock, reset, load, shiftreg, data, sel); end endmodule

TestBench中包括實例化設計、建立時鐘、提供激勵、終端顯示幾個部分。每個initial塊之間都從0時刻開始并行執(zhí)行。$stop用來指示仿真器停止TestBench仿真(建議每個TestBench中都有至少一個$stop)。$monitor會在終端以ASCII格式打印監(jiān)測結(jié)果。

設計規(guī)則

下面給出一些編寫TestBench的基本設計規(guī)則:

了解仿真器特性:不同的仿真器由不同的特性、能力和性能差異,可能會產(chǎn)生不同的仿真結(jié)果。仿真器可分為兩類:(1).基于事件,當輸入、信號或門的值改變時調(diào)度仿真器事件,有最佳的時序仿真表現(xiàn);(2).基于周期,在每個時鐘周期優(yōu)化組合邏輯和分析結(jié)果,比前者更快且內(nèi)存利用效率高,但時序仿真結(jié)果不準確。即使是基于事件的仿真器,在調(diào)度事件時采用不同的算法也會影響到仿真性能(比如同一仿真時刻發(fā)生了多個事件,仿真器需要按一定的序列依次調(diào)度每個事件)。了解仿真器特性有一定必要,但目前最常用的ModelSim、Vivado Simulator等仿真器也已經(jīng)非常強大。

避免使用無限循環(huán):仿真器調(diào)度事件時,會增加CPU和內(nèi)存的使用率,仿真進程也會變慢。因此除非迫不得已(比如利用forever生成時鐘信號),盡量不要使用無限循環(huán)。

將激勵分散到多個邏輯塊中:Verilog中的每個initial塊都是并行的,相對于仿真時刻0開始運行。將不相關(guān)的激勵分散到獨立的塊中,在編寫、維護和更新testbench代碼時會更有效率。

避免顯示不重要的數(shù)據(jù):對于大型設計來說,會有超過10萬個事件和大量的信號,顯示大量數(shù)據(jù)會極度拖慢仿真速度。因此最好的做法是每隔N個時鐘周期顯示重要信號的數(shù)據(jù),以保證足夠的仿真速度。

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1019

    瀏覽量

    83844
  • HDL
    HDL
    +關(guān)注

    關(guān)注

    8

    文章

    327

    瀏覽量

    47417
  • 時鐘信號
    +關(guān)注

    關(guān)注

    4

    文章

    449

    瀏覽量

    28614

原文標題:Testbench編寫指南(1)基本組成與示例

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    傳感器的基本組成要素

    在當今科技日新月異的時代,傳感器作為連接物理世界與數(shù)字世界的橋梁,扮演著舉足輕重的角色。從智能家居到工業(yè)自動化,從醫(yī)療健康到環(huán)境監(jiān)測,傳感器的身影無處不在,它們默默地收集著各種數(shù)據(jù),為我們的生活帶來了前所未有的便利與智慧。那么,這些神奇的傳感器究竟由哪些基本組成要素構(gòu)成呢?讓我們一起揭開它們的神秘面紗。
    的頭像 發(fā)表于 11-28 08:45 ?655次閱讀

    編寫高效Testbench的指南和示例

    Testbench是驗證HDL設計的主要手段,本文提供了布局和構(gòu)建高效Testbench的指南以及示例。另外,本文還提供了一種示例,可以為任何設計開發(fā)自檢
    的頭像 發(fā)表于 10-29 16:14 ?339次閱讀
    編寫高效<b class='flag-5'>Testbench</b>的指南和<b class='flag-5'>示例</b>

    醫(yī)療機器人有哪些基本組成_醫(yī)療機器人有哪些功能

     醫(yī)療機器人是由多個關(guān)鍵部分組成的復雜系統(tǒng),這些部分共同協(xié)作以實現(xiàn)其在醫(yī)療領(lǐng)域中的各種功能。以下是醫(yī)療機器人的基本組成
    的頭像 發(fā)表于 10-21 15:31 ?1183次閱讀

    安泰功率放大器的基本組成和選購技巧有哪些

    功率放大器 是電子設備中的重要組件,用于增加輸入信號的功率。它在各種應用中廣泛使用,包括音頻放大、射頻放大、通信、廣播、工業(yè)控制等領(lǐng)域。下面安泰電子將介紹功率放大器的基本組成和選購技巧,從而幫助
    的頭像 發(fā)表于 09-09 11:30 ?225次閱讀
    安泰功率放大器的基<b class='flag-5'>本組成</b>和選購技巧有哪些

    簡述鋸齒波同步觸發(fā)電路的基本組成

    電力電子器件。 基本概念 鋸齒波 :一種電壓波形,其上升和下降階段都是線性的,形狀類似于鋸子的牙齒。 同步觸發(fā) :指的是觸發(fā)信號與輸入信號同步,以確保觸發(fā)時刻的準確性。 基本組成 鋸齒波發(fā)生器 :產(chǎn)生鋸齒波電壓的核心
    的頭像 發(fā)表于 08-14 15:58 ?1390次閱讀

    簡述光纖傳輸線路的基本組成

    光纖傳輸線路作為現(xiàn)代通信網(wǎng)絡的基石,其基本組成涵蓋了多個關(guān)鍵部分,共同協(xié)作以實現(xiàn)高效、穩(wěn)定的光信號傳輸。以下是對光纖傳輸線路基本組成的詳細描述,旨在全面解析其技術(shù)架構(gòu)與工作原理。
    的頭像 發(fā)表于 08-09 15:15 ?741次閱讀

    數(shù)字光纖通信系統(tǒng)的基本組成和關(guān)鍵技術(shù)

    數(shù)字光纖通信系統(tǒng)作為現(xiàn)代通信技術(shù)的重要組成部分,以其高速率、大容量、長距離傳輸?shù)蕊@著優(yōu)勢,在通信領(lǐng)域發(fā)揮著至關(guān)重要的作用。該系統(tǒng)主要由光發(fā)射機、光纖傳輸線路、光接收機以及一系列輔助設備組成。以下是對數(shù)字光纖通信系統(tǒng)基本組成的詳細
    的頭像 發(fā)表于 08-09 10:48 ?1755次閱讀

    試簡述彈簧管壓力表的基本組成和測壓原理

    彈簧管壓力表是一種常用的壓力測量儀器,廣泛應用于工業(yè)、科研、醫(yī)療等領(lǐng)域。它具有結(jié)構(gòu)簡單、測量范圍廣、精度高、穩(wěn)定性好等優(yōu)點。本文將介紹彈簧管壓力表的基本組成和測壓原理。 一、彈簧管壓力表的基本組成
    的頭像 發(fā)表于 08-07 11:01 ?1379次閱讀

    LSTM模型的基本組成

    的梯度消失或梯度爆炸問題。LSTM通過引入三個“門”控制結(jié)構(gòu)——遺忘門、輸入門和輸出門,以及一個記憶細胞(memory cell),實現(xiàn)了對信息的有效存儲和更新。本文將對LSTM模型的架構(gòu)進行詳細分析,包括其基本組成、前向傳播過程、反向傳播算法以及實際應用場景。
    的頭像 發(fā)表于 07-10 17:01 ?1459次閱讀

    PLC控制電路的工作原理和基本組成

    在工業(yè)自動化領(lǐng)域,PLC(Programmable Logic Controller,可編程邏輯控制器)已成為一種不可或缺的控制設備。PLC通過預先編寫的程序,實現(xiàn)對工業(yè)設備的自動化控制,極大地提高了生產(chǎn)效率。本文將詳細介紹PLC控制電路的工作原理和基本組成,以便讀者更好地理解和應用PLC技術(shù)。
    的頭像 發(fā)表于 06-14 14:03 ?1055次閱讀

    閉環(huán)控制系統(tǒng)的工作原理和基本組成

    閉環(huán)控制系統(tǒng),作為現(xiàn)代控制理論的核心內(nèi)容之一,廣泛應用于工業(yè)、軍事、航空航天等領(lǐng)域。它通過反饋機制實現(xiàn)對被控對象的精確控制,使系統(tǒng)輸出能夠持續(xù)跟蹤并達到期望的設定值。本文將詳細闡述閉環(huán)控制系統(tǒng)的工作原理和基本組成,并通過實例進行說明。
    的頭像 發(fā)表于 06-13 15:00 ?3649次閱讀

    汽車ABS的基本組成有哪些

    的基本組成主要包括以下幾個部分: 速度傳感器:速度傳感器是ABS系統(tǒng)中的關(guān)鍵部件,它的主要作用是檢測車輪的轉(zhuǎn)速并將這個信號傳遞給控制單元。每個車輪都有一個速度傳感器,通常安裝在輪轂或剎車盤上。 控制單元:控制單元是ABS系統(tǒng)
    的頭像 發(fā)表于 05-02 15:04 ?1044次閱讀
    汽車ABS的基<b class='flag-5'>本組成</b>有哪些

    RFID系統(tǒng)的基本組成 rfid系統(tǒng)的工作原理

    RFID(Radio Frequency Identification)是一種通過無線電信號識別物品的技術(shù),它由基本組成和工作原理兩個方面構(gòu)成。在本文中,我們將詳細介紹RFID系統(tǒng)的基本組成以及它
    的頭像 發(fā)表于 02-04 13:48 ?4213次閱讀

    Zigbee網(wǎng)絡的工作原理 Zigbee網(wǎng)絡的基本組成 Zigbee網(wǎng)絡的應用

    Zigbee網(wǎng)絡的工作原理 Zigbee網(wǎng)絡的基本組成 Zigbee網(wǎng)絡的應用領(lǐng)域? Zigbee是一種無線通信技術(shù),其工作原理是基于無線傳感器網(wǎng)絡(WSN)的概念。Zigbee網(wǎng)絡由一個或多個無線
    的頭像 發(fā)表于 02-01 11:38 ?1848次閱讀

    工控機的基本組成和作用是什么

    工控機的基本組成和作用是什么? 工控機是用于生產(chǎn)過程中的控制和管理的計算機設備,它具有高穩(wěn)定性、高可靠性、高性能和多功能的特點。工控機的基本組成包括主機、顯示器、輸入設備、存儲設備、擴展插槽、通信
    的頭像 發(fā)表于 01-26 14:56 ?940次閱讀