0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何不建Vivado工程,也能看Device視圖呢

FPGA技術(shù)驛站 ? 來源:Lauren的FPGA ? 作者:Lauren的FPGA ? 2020-11-13 18:11 ? 次閱讀

FPGA設(shè)計(jì)與開發(fā)中,Device視圖和Package視圖發(fā)揮著重要的作用。在Device視圖下:

可以查看FPGA芯片可用資源

例如:LUT、FF、BRAMDSP、URAM等的個(gè)數(shù);

可以查看關(guān)鍵資源的分布情況

例如:PCIE的位置,高速收發(fā)器的位置,因?yàn)檫@些位置直接影響到PCB設(shè)計(jì)以及FPGA內(nèi)部的數(shù)據(jù)流。

可用查看MMCM等時(shí)鐘資源的位置

時(shí)鐘的拓?fù)浣Y(jié)構(gòu)的質(zhì)量直接影響到設(shè)計(jì)后期的時(shí)序收斂,在多die芯片中,這一點(diǎn)尤為重要。例如:某個(gè)芯片是3個(gè)die,設(shè)計(jì)中的一個(gè)時(shí)鐘要給這3個(gè)die使用,那么最好將該時(shí)鐘分配在中間那個(gè)die上,這樣跨die次數(shù)最小,比較時(shí)鐘跨die會(huì)增加Clock Skew。

那么如何打開Device視圖呢?一種可行的方法是創(chuàng)建Vivado I/O工程,但這仍然顯得繁瑣。這里我們介紹一種更為直接的方法,就是使用Tcl命令link_design。打開Vivado,在Tcl Console中直接輸入如下圖所示命令:

link_design -part xcvu7p-flva2104-1-e

此時(shí),該命令后只需跟隨一個(gè)選項(xiàng),即-part,-part用于指明具體的芯片型號(hào)。這樣就打開了Vivado,之后選擇Window,點(diǎn)擊Device即可打開Device視圖,點(diǎn)擊Package即可打開Package視圖。

責(zé)任編輯:xj

原文標(biāo)題:不建Vivado工程,也能看Device視圖

文章出處:【微信公眾號(hào):Lauren的FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21777

    瀏覽量

    604779
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    815

    瀏覽量

    66725

原文標(biāo)題:不建Vivado工程,也能看Device視圖

文章出處:【微信號(hào):Lauren_FPGA,微信公眾號(hào):FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    每次Vivado編譯的結(jié)果都一樣嗎

    很多FPGA工程師都有這種困惑,Vivado每次編譯的結(jié)果都一樣嗎? 在AMD官網(wǎng)上,有這樣一個(gè)帖子: Are Vivado results repeatable for identical
    的頭像 發(fā)表于 11-11 11:23 ?500次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結(jié)果都一樣嗎

    使用Vivado通過AXI Quad SPI實(shí)現(xiàn)XIP功能

    本博客提供了基于2023.2 Vivado的參考工程,展示如何使用Microblaze 地執(zhí)行(XIP)程序,并提供一個(gè)簡(jiǎn)單的bootloader。
    的頭像 發(fā)表于 10-29 14:23 ?434次閱讀
    使用<b class='flag-5'>Vivado</b>通過AXI Quad SPI實(shí)現(xiàn)XIP功能

    Vivado使用小技巧

    有時(shí)我們對(duì)時(shí)序約束進(jìn)行了一些調(diào)整,希望能夠快速看到對(duì)應(yīng)的時(shí)序報(bào)告,而又不希望重新布局布線。這時(shí),我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時(shí)序約束。如果調(diào)整
    的頭像 發(fā)表于 10-24 15:08 ?404次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    Vivado編輯器亂碼問題

    我們?cè)谌粘i_發(fā)中經(jīng)常使用sublime、vim、vs code等第三方的編輯器,這些編輯器可以使用很多插件來提高我們的編碼效率,但是往往會(huì)帶來亂碼的問題。我一般使用的是sublime來進(jìn)行編碼
    的頭像 發(fā)表于 10-15 17:24 ?935次閱讀
    <b class='flag-5'>Vivado</b>編輯器亂碼問題

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發(fā)布,今天我們就來看看新版本帶來了哪些新特性。
    的頭像 發(fā)表于 09-18 10:30 ?1525次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(1)

    示波器觀察波形的視圖模式詳解

    示波器作為電子工程師和技術(shù)人員的重要工具,其在電子測(cè)量、調(diào)試和故障分析等領(lǐng)域發(fā)揮著至關(guān)重要的作用。在示波器的使用過程中,選擇合適的視圖模式對(duì)于準(zhǔn)確、高效地觀察和分析波形至關(guān)重要。本文將詳細(xì)探討示波器
    的頭像 發(fā)表于 05-23 17:18 ?3219次閱讀

    STM32_USB-FS-Device_Lib_V4.1.0為何不在端點(diǎn)恢復(fù)后將發(fā)送端點(diǎn)設(shè)置為NAK?

    STM32_USB-FS-Device_Lib_V4.1.0 file:usb_core.c funciton name:RESULT Standard_ClearFeature(void
    發(fā)表于 05-06 08:55

    IAR工程文件如何導(dǎo)入到Keil UVision5中?

    如果是IAR工程文件,現(xiàn)在要導(dǎo)入到Keil UVision5中,要如何操作?
    發(fā)表于 05-06 08:15

    使用STVD一個(gè)STM8的工程,.h文件在哪里添加??jī)?nèi)存分配函數(shù)是哪個(gè)?

    使用STVD一個(gè)STM8的工程,.h文件在哪里添加??jī)?nèi)存分配函數(shù)是哪個(gè)?芯片是怎樣啟動(dòng)的?Source Files 下面的mapping.asmand main.asm 是做什么用的文件?
    發(fā)表于 04-28 09:05

    eclipse自己工程,無法編譯通過怎么解決?

    eclipse自己工程,無法編譯通過
    發(fā)表于 04-28 07:12

    Vivado 使用Simulink設(shè)計(jì)FIR濾波器

    vivado工程 System Generator提供了幾種導(dǎo)入方法: 1、直接生成hdl網(wǎng)表文件。 生成的.v或.vhd文件直接例化dsp的IP核,用戶可直接將代碼文件添加至自己的工程內(nèi)
    發(fā)表于 04-17 17:29

    如何在AMD Vivado? Design Tool中用工程模式使用DFX流程?

    本文介紹了在 AMD Vivado? Design Tool 中用工程模式使用 DFX 流程以及需要注意的地方。在使用 DFX 工程模式的過程中要把具體步驟映射到相應(yīng)的 DFX 非工程
    的頭像 發(fā)表于 04-17 09:28 ?949次閱讀
    如何在AMD <b class='flag-5'>Vivado</b>? Design Tool中用<b class='flag-5'>工程</b>模式使用DFX流程?

    stm32f303工程的步驟是什么?

    求大神指導(dǎo):一個(gè)stm32f303工程,本人只下載了keil5軟件,還需要下載什么,下載之后的建工程步驟是什么?
    發(fā)表于 04-11 07:07

    深入探索Vivado工程模式FPGA設(shè)計(jì)流程

    在設(shè)計(jì)過程的每個(gè)階段,設(shè)計(jì)者均可以打開Vivado集成開發(fā)環(huán)境,對(duì)存儲(chǔ)器中保存的當(dāng)前設(shè)計(jì)進(jìn)行分析和操作。
    發(fā)表于 04-03 09:36 ?1104次閱讀
    深入探索<b class='flag-5'>Vivado</b>非<b class='flag-5'>工程</b>模式FPGA設(shè)計(jì)流程

    詳解Vivado工程模式的精細(xì)設(shè)計(jì)過程

    將設(shè)置設(shè)計(jì)的輸出路徑,設(shè)置設(shè)計(jì)輸出路徑的步驟如下所示。 第一步:如圖4.3所示,在“Vivado%”提示符后輸入命令“set outputDir ./gate_Created_Data/top_output”。
    發(fā)表于 04-03 09:34 ?1870次閱讀
    詳解<b class='flag-5'>Vivado</b>非<b class='flag-5'>工程</b>模式的精細(xì)設(shè)計(jì)過程