0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

用晶體管搭建常見的邏輯門電路

strongerHuang ? 來源:記得誠電子設計 ? 作者:記得誠電子設計 ? 2020-11-01 11:03 ? 次閱讀

常見的晶體管二極管、三極管和MOS管,主要的邏輯門電路:與門、或門、非門、與非門、或非門、異或門等,這篇文章介紹用晶體管搭建常見的邏輯門電路。

廢話不多說,直接上圖。

1. 二極管

① 二極管與門

用兩個二極管組成的與門,A和B都為高電平時,Y才為高電平。

用1個二極管和1個電阻也可以組成與門。

② 二極管或門

從下圖兩個或門電路可以看出,A和B只要有一個為高電平,輸出Y就為高電平。

同樣的,用1個電阻和1個二極管也可以組成或門。

2. 三極管

① 三極管非門

A為高電平,T1導通,Y為低電平;A為低電平,T1截止,Y為高電平。

② 三極管與門

用2個NPN三極管搭建與門;A和B都為高電平時,T2和T3都導通,此時Y為高電平。

用1個NPN和1個PNP搭建的與門,當A和B均為高電平時,T4和T6都導通,Y為高電平。

③ 三極管或門

在二極管或門基礎上,可以加一個NPN三極管,也可以組成或門,A和B只要有一個高電平,T5就會導通,Y會由低電平變?yōu)楦唠娖?;當A和B都為低電平時,T5才截止,Y為低電平。

④ 三極管與非門

與非門由與門和非門組成,在三極管與門基礎上稍作修改,可以變?yōu)槿龢O管與非門。

⑤ 三極管或非門

用2個PNP三極管搭建的或非門,A和B只要有一個高電平,Y就為低電平;當A和B都為低電平時,T9和T10均導通,Y為高電平。

3. MOS管

① MOS管非門

用1個NMOS和1個PMOS搭建的非門;當A為高電平時,T1截止,T2導通,Y為低電平;當A為低電平時,T1導通,T2截止,Y為高電平。

② MOS管與非門

備注:T3和T4為NMOS,T5和T6為PMOS;

A=0,B=0時,T5和T6導通,T3和T4截止,Y=1

A=1,B=0時,T3和T6截止,T4和T5導通,Y=1

A=0,B=1時,T3和T6導通,T4和T5截止,Y=1

A=1,B=1時,T5和T6截止,T3和T4導通,Y=0

③ MOS管或非門

備注:T7和T8為NMOS,T9和T10為PMOS;

A=0,B=0時,T9和T10導通,T7和T8截止,Y=1

A=1,B=0時,T7和T9截止,T8和T10導通,Y=0

A=0,B=1時,T7和T9導通,T8和T10截止,Y=0

A=1,B=1時,T9和T10截止,T7和T8導通,Y=0

4. 真值表

通過真值表能反映一個電路的功能,優(yōu)秀的記得誠給出了如下門電路的真值表,小伙伴門可以鞏固下各個門電路的功能。

① 與門

與門功能:輸入都為1,輸出才為1,只要有一個0,輸出就為0,記作Y=A*B或者Y=AB;

A B Y
0 0 0
0 1 0
1 0 0
1 1 1

② 或門

或門功能:輸入只要有一個1,輸出就為1,記作Y=A+B;

A B Y
0 0 0
0 1 1
1 0 1
1 1 1

③ 非門

非門:非門也叫反相器,即輸入1,輸出0,輸入0,輸出1,記作Y=A';

A Y
0 1
1 0

④ 與非門

與非門:與非門是與門與非門的結(jié)合,先與后非,記作Y=(AB)';

A B Y
0 0 1
0 1 1
1 0 1
1 1 0

⑤ 或非門

或非門:或非門是或門與非門的結(jié)合,先或后非,記作Y=(A+B)';

A B Y
0 0 1
0 1 0
1 0 0
1 1 0

5. 小結(jié)一下

用晶體管繪制常見的邏輯門電路,會讓我們對晶體管的特性更加熟悉,在電路設計時更加的從容淡定,也常出現(xiàn)在硬件工程師的筆試題中,總之一句話,會了這些,你就是街上最靚的GAI;

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 二極管
    +關注

    關注

    147

    文章

    9639

    瀏覽量

    166490
  • 晶體管
    +關注

    關注

    77

    文章

    9693

    瀏覽量

    138189
  • 邏輯門電路
    +關注

    關注

    2

    文章

    67

    瀏覽量

    12012

原文標題:手把手教你用晶體管搭建邏輯門電路

文章出處:【微信號:strongerHuang,微信公眾號:strongerHuang】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    如何測試晶體管的性能 常見晶體管品牌及其優(yōu)勢比較

    如何測試晶體管的性能 晶體管是電子電路中的基本組件,其性能測試對于確保電路的可靠性和穩(wěn)定性至關重要。以下是測試晶體管性能的一些基本步驟和方法
    的頭像 發(fā)表于 12-03 09:52 ?197次閱讀

    晶體管故障診斷與維修技巧 晶體管在數(shù)字電路中的作用

    可以作為開關使用,控制電流的流動。在數(shù)字電路中,晶體管通常用于構(gòu)建邏輯門,實現(xiàn)二進制信號的邏輯運算。 信號放大 :晶體管還可以放大信號,這對
    的頭像 發(fā)表于 12-03 09:46 ?414次閱讀

    如何搭建簡單的TTL電路

    TTL(Transistor-Transistor Logic)電路,即晶體管-晶體管邏輯電路,是數(shù)字電子學中的一種基本組件。搭建簡單的TT
    的頭像 發(fā)表于 11-18 10:52 ?265次閱讀

    邏輯門電路的類別和性能參數(shù)

    除了分立元件邏輯門(二極晶體管),對于集成電路邏輯門大致可以分為兩類。
    的頭像 發(fā)表于 11-06 09:44 ?619次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>的類別和性能參數(shù)

    運算放大器與晶體管搭建V-I轉(zhuǎn)換電路,輸入信號遇到的疑問求解

    運算放大器與晶體管搭建V-I轉(zhuǎn)換電路,其理論分析如下圖中, 然而仿真發(fā)現(xiàn),輸入信號為4V時,輸出電壓V2等于3V,電壓V3等于2.3V左右(這個是PN結(jié)壓降,可以理解);按
    發(fā)表于 09-20 06:35

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應用場景等方面詳細闡述NMO
    的頭像 發(fā)表于 09-13 14:10 ?3401次閱讀

    TTL門電路的基本概念、工作原理及特性參數(shù)

    TTL(晶體管-晶體管邏輯門電路是數(shù)字電子學中的一種基本組件,廣泛應用于計算機、通信和其他數(shù)字系統(tǒng)中。TTL門電路的工作原理基于
    的頭像 發(fā)表于 08-11 11:03 ?3935次閱讀

    TTL門電路和CMOS有什么特點及區(qū)別

    TTL(晶體管-晶體管邏輯)和CMOS(互補金屬氧化物半導體)是兩種常見的數(shù)字邏輯電路技術(shù),它們在電子設計和計算機科學領域中具有廣泛的應用。
    的頭像 發(fā)表于 07-30 14:54 ?2650次閱讀

    怎么判斷cmos門電路的輸出狀態(tài)

    CMOS(互補金屬氧化物半導體)是一種廣泛使用的集成電路技術(shù),它利用了兩種類型的晶體管:N型和P型。CMOS門電路是數(shù)字邏輯電路的基本構(gòu)建塊,包括CMOS與門、或門、非門、異或門等。要
    的頭像 發(fā)表于 07-30 14:52 ?1364次閱讀

    數(shù)字系統(tǒng)的核心:邏輯門電路

    所需數(shù)量的輸入的邏輯門功能,或者形成組合和順序型電路,或者從標準門產(chǎn)生不同的邏輯門函數(shù)。標準商用數(shù)字邏輯門有兩種基本系列或形式,TTL代表晶體管
    的頭像 發(fā)表于 07-16 10:04 ?1234次閱讀
    數(shù)字系統(tǒng)的核心:<b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>

    如何判斷TTL門電路的輸出狀態(tài)?

    TTL(晶體管-晶體管邏輯門電路是數(shù)字電子學中常用的構(gòu)建模塊,它們基于晶體管實現(xiàn)基本的邏輯功能
    的頭像 發(fā)表于 05-28 16:10 ?1956次閱讀

    二極-晶體管邏輯電路圖分析

    二極-晶體管耦合邏輯電路(DTL),它是一種與非門電路。只要輸入信號為低電平,則輸出為高電平。
    的頭像 發(fā)表于 03-15 17:39 ?876次閱讀
    二極<b class='flag-5'>管</b>-<b class='flag-5'>晶體管</b><b class='flag-5'>邏輯電路</b>圖分析

    如何判斷晶體管基本放大電路是哪種

    晶體管基本放大電路是指利用晶體管的放大特性設計的電路,用于放大電信號的幅度。根據(jù)晶體管的工作狀態(tài)和電路
    的頭像 發(fā)表于 02-27 17:12 ?1514次閱讀

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩個或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復合結(jié)構(gòu)。通過這種結(jié)構(gòu),第一個雙極性
    的頭像 發(fā)表于 02-27 15:50 ?5419次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本<b class='flag-5'>電路</b>

    FET晶體管電路設計參數(shù)

    與作為電流控制器件的雙極晶體管不同,場效應晶體管是電壓控制的。這使得FET電路的設計方式與雙極晶體管電路的設計方式大不相同。
    的頭像 發(fā)表于 01-09 15:38 ?912次閱讀