0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于PCB技術(shù)中背板的疊層設(shè)計(jì)

PCB線路板打樣 ? 來(lái)源:一博科技 ? 作者:姜杰 ? 2021-03-26 11:48 ? 次閱讀

作為硬件/PCB/SI工程師一個(gè)基礎(chǔ)性的日常操作,從板材選型,PP選型,銅箔選型,然后分配厚度,對(duì)于設(shè)計(jì)疊層相信有經(jīng)驗(yàn)的粉絲們都get得七七八八了。但是設(shè)計(jì)中的這一點(diǎn)差別你們都有考慮過(guò)嗎???

常規(guī)的疊層操作方法我們都已經(jīng)懂了,無(wú)非就是看長(zhǎng)度吃飯。長(zhǎng)度決定我們要的板材級(jí)別,然后PP盡量選好的,也就是盡量不要選單張106或者1080(不要再問(wèn)高速先生為什么了哈,我們會(huì)生氣的)。然后選好PP/core的厚度之后就把對(duì)應(yīng)阻抗的線寬/線距算出來(lái),交給板廠確認(rèn)一下就基本OK了。

但是呢,有一個(gè)很重要的點(diǎn)不知道你們?cè)谠O(shè)計(jì)疊層,或者看別人的疊層時(shí)有沒(méi)有發(fā)現(xiàn)。好吧,高速先生給你們舉個(gè)例子說(shuō)明下咯。

假設(shè)我們?cè)谧鲆粋€(gè)很厚的背板的疊層設(shè)計(jì)時(shí),通過(guò)分配走線層數(shù)之后得到一個(gè)地-信號(hào)層-地的組合能分到15mil,就像下圖所示:

打開你們的PP和CORE的line-up之后,問(wèn)題來(lái)了,你們會(huì)怎么選擇在上下兩層去分配PP/core呢?

根據(jù)以上的參數(shù)會(huì)有很多種組合,例如3milPP-12mil Core,又或者5milPP-10mil Core,那么我們來(lái)選2種最極端的組合,如下所示:

這兩種疊層有什么不一樣嗎?不就是用不一樣的PP和CORE來(lái)湊夠厚度嗎?如果你們算阻抗的話,你就會(huì)發(fā)現(xiàn)它們最大的區(qū)別了。

時(shí)間關(guān)系我們已經(jīng)大概幫你算出來(lái)了,這兩者疊層的線寬線距是這樣的:

說(shuō)到了線寬不同,你們就會(huì)知道關(guān)于它的最大的秘密來(lái)了,那就是什么?你們大聲的說(shuō)出來(lái)?。。?/p>

對(duì),那就是損耗。如果同樣是10inch的走線,4mil的線寬和6mil線寬的損耗在10GHz處其實(shí)可以差得很多。

對(duì)于走線很長(zhǎng)或者裕量很緊張的情況,其實(shí)這個(gè)無(wú)形的差別就顯得非常的重要了。大家想一想,要是走線走到了20inch時(shí),然后速率在25Gbps,那這個(gè)差距更大了。

一般按照我們高速先生的風(fēng)格,寫到這里就基本上要結(jié)束了。但是這個(gè)劇情還會(huì)有反轉(zhuǎn),本來(lái)想留到答題的時(shí)候再進(jìn)行分析,但是粉絲們可能知道我們高速先生一貫的套路,答題也就是回答下網(wǎng)友的問(wèn)題,并沒(méi)有周一正文那么經(jīng)典,因此干脆就把反轉(zhuǎn)的劇情提前劇透了。

大家有沒(méi)有想過(guò),6mil會(huì)比4mil線寬要寬(這不是fei話嗎?)。我們知道板子的空間是一定的,如果一對(duì)差分線占用的2W+S多了,那么差分對(duì)與差分對(duì)的間距就近了,我們?cè)诒WC兩種情況下差分對(duì)間中心距一樣的前提下再進(jìn)行仿真,當(dāng)然我們要看的就是兩種情況下的串?dāng)_結(jié)果了。

劇情果然反轉(zhuǎn)了,6mil線寬在串?dāng)_上是差的。細(xì)思一下當(dāng)然也很正常,線寬寬了,空間用到這里去了,那么對(duì)間的間距自然就得近咯,因?yàn)榭臻g是確定的,就看你是用到線寬還是間距那里咯。好,這篇文章到這里就真正結(jié)束了。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23105

    瀏覽量

    398132
  • 背板
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    16494
  • 疊層
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    9856
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何滿足PCB需求

    中看到的所有元素,但最終制造商將處理該決定,以努力在可用材料與加工能力和產(chǎn)量之間取得平衡。 描述的不僅僅是PCB的基本結(jié)構(gòu);
    的頭像 發(fā)表于 09-15 09:41 ?1019次閱讀
    如何滿足<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>需求

    6PCB設(shè)計(jì)指南

    4PCB上的空間用完后,就該升級(jí)到6電路板了。額外的可以為更多的信號(hào)、額外的平面對(duì)或?qū)w的混合提供空間。如何使用這些額外的并不重要,
    發(fā)表于 10-16 15:24 ?2300次閱讀
    6<b class='flag-5'>層</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)指南

    PCB設(shè)計(jì)

    特性阻抗和保證信號(hào)回流路徑的完整。6)兩信號(hào)相鄰的情況。對(duì)于具有高速信號(hào)的板卡,理想的是為每一個(gè)高速信號(hào)都設(shè)計(jì)一個(gè)完整的參考平面,但在實(shí)際
    發(fā)表于 05-17 22:04

    原創(chuàng)|PCB設(shè)計(jì)結(jié)構(gòu)的設(shè)計(jì)建議

    PCB設(shè)計(jì)中層疊結(jié)構(gòu)的設(shè)計(jì)建議:1、PCB方式推薦為Foil法2、盡可能減少PP片和CORE型號(hào)及種類在同一
    發(fā)表于 01-16 11:40

    【資料】淺談PCB設(shè)計(jì)

    本文主要介紹多層PCB設(shè)計(jì)的基礎(chǔ)知識(shí),包括結(jié)構(gòu)的排布一般原則,常用的
    發(fā)表于 08-04 10:06

    PCB的幾種不同變體

    兩個(gè)實(shí)驗(yàn)設(shè)計(jì)的結(jié)果一起顯示。注意,MOSFET和4平面之間也沒(méi)有直接連接,相應(yīng)的電路拓?fù)鋵@示在第89頁(yè)的圖2?! 。?)單層板?! 。?)2板 ?。?)4板?! D9:1、2
    發(fā)表于 04-20 17:10

    高速PCB設(shè)計(jì)的問(wèn)題

    高速PCB設(shè)計(jì)的問(wèn)題
    發(fā)表于 05-16 20:06 ?0次下載
    高速<b class='flag-5'>PCB</b>設(shè)計(jì)的<b class='flag-5'>疊</b><b class='flag-5'>層</b>問(wèn)題

    如何設(shè)計(jì)4PCB

    如何設(shè)計(jì)4PCB?
    的頭像 發(fā)表于 07-31 10:49 ?1.8w次閱讀

    pcb怎樣來(lái)設(shè)計(jì)

    PCB設(shè)計(jì)不是的簡(jiǎn)單堆疊,其中地層的安排是關(guān)鍵,它與信號(hào)的安排和走向有密切的關(guān)系。
    發(fā)表于 08-21 11:45 ?1811次閱讀

    PCB設(shè)計(jì)6怎么選

    PCB設(shè)計(jì),對(duì)于消費(fèi)類電子或者一些對(duì)成本要求比較高的PCB板,為了成本的降低,多采用6板設(shè)計(jì),而器件布局空間上也是比較緊張的,這就對(duì)
    發(fā)表于 05-12 16:19 ?5767次閱讀

    簡(jiǎn)述PCB設(shè)計(jì)

    、單面 PCB 板和雙面 PCB 板的 對(duì)于兩板來(lái)說(shuō),由于板層數(shù)量少,已經(jīng)不存在
    的頭像 發(fā)表于 10-30 15:09 ?1187次閱讀

    為什么要進(jìn)行PCB

    如今,電子產(chǎn)品日益緊湊的趨勢(shì)要求多層印刷電路板的三維設(shè)計(jì)。但是,堆疊提出了與此設(shè)計(jì)觀點(diǎn)相關(guān)的新問(wèn)題。其中一個(gè)問(wèn)題就是為項(xiàng)目獲取高質(zhì)量的構(gòu)建。 隨著生產(chǎn)越來(lái)越多的由多層組成的復(fù)雜印刷電路,
    的頭像 發(fā)表于 11-03 10:33 ?4741次閱讀

    RK3588 PCB推薦及阻抗設(shè)計(jì)

    決于選擇的PCB結(jié)構(gòu)。由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發(fā)表于 08-01 07:45 ?2452次閱讀
    RK3588 <b class='flag-5'>PCB</b>推薦<b class='flag-5'>疊</b><b class='flag-5'>層</b>及阻抗設(shè)計(jì)

    PCB結(jié)構(gòu)設(shè)計(jì)詳解

    隨著高速電路的不斷涌現(xiàn),PCB板的復(fù)雜度也越來(lái)越高,為了避免電氣因素的干擾,信號(hào)和電源必須分離,所以就牽涉到多層PCB的設(shè)計(jì),即
    發(fā)表于 09-30 12:03 ?107次下載

    高速PCB設(shè)計(jì)的問(wèn)題.zip

    高速PCB設(shè)計(jì)的問(wèn)題
    發(fā)表于 12-30 09:22 ?39次下載