0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談層疊設(shè)計(jì)的關(guān)鍵要點(diǎn)

454398 ? 來(lái)源:一博科技 ? 作者:吳均 ? 2021-04-09 17:29 ? 次閱讀

1、 層疊設(shè)計(jì)的最后一個(gè)層次

第3層次,不僅同時(shí)提供阻抗需求表以及層疊設(shè)計(jì)表,同時(shí)還要詳細(xì)指定每一層的材料型號(hào)。比如銅箔是采用RTF銅箔還是VLP銅箔,1-2層之間是使用2張1080,RC含量為XX。2-3層之間是Core芯板,是XX型號(hào),等等。如下圖所示:

有人會(huì)問(wèn):為什么要詳細(xì)到這個(gè)程度?我又不是板廠的ME工程師!

這個(gè)層次不是所有的項(xiàng)目都需要達(dá)到的,一般是推薦10G Bps+的系統(tǒng),采用了低損耗板材或者超低損耗板材的時(shí)候,由于材料對(duì)信號(hào)的影響變得更加顯著,需要關(guān)注到銅箔的粗糙度以及玻璃纖維布的編制效應(yīng)等。

2、 層疊設(shè)計(jì)的關(guān)鍵要點(diǎn)

所以,層疊設(shè)計(jì)的第一個(gè)關(guān)鍵要點(diǎn)其實(shí)已經(jīng)揭示答案了:要了解板材的基本知識(shí)。

其實(shí)就算是上文提到的阻抗控制設(shè)計(jì)的第2層次,雖然不用制定銅箔及玻纖布型號(hào),但是也需要了解材料的基本知識(shí),知道Core芯板一般都有哪些厚度,知道什么是3313、2116……以及不同型號(hào)玻纖布的DK、DF參數(shù)等。

下面來(lái)看一下TU872 SLK的詳細(xì)Datasheet,在1G Hz的時(shí)候,不同型號(hào)的芯片,DK可以從3.48到4.0。這么大的差異,對(duì)我們阻抗計(jì)算以及仿真都會(huì)帶來(lái)影響,不能忽視。

那層疊設(shè)計(jì)還有其他哪些關(guān)鍵要點(diǎn)呢?

信號(hào)回流與參考平面

布線層數(shù)規(guī)劃

電源、地層數(shù)的規(guī)劃

層間串?dāng)_以及雙帶線的設(shè)計(jì)

跨分割的影響,如何考慮信號(hào)跨分割

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB層疊設(shè)計(jì)基本原則

    PCB層疊設(shè)計(jì)基本原則:PCB層疊方案需要考慮的因素眾多,作為CAD工程師,往往關(guān)注的是盡可能多一些布線層,以達(dá)到后期
    發(fā)表于 04-16 17:35 ?1252次閱讀

    FPGA設(shè)計(jì)驗(yàn)證關(guān)鍵要點(diǎn)

    FPGA設(shè)計(jì)驗(yàn)證關(guān)鍵要點(diǎn)不同于ASIC設(shè)計(jì),F(xiàn)PGA設(shè)計(jì)中的標(biāo)準(zhǔn)元件或客制化實(shí)作,一般欠缺大量的資源及準(zhǔn)備措施可用于設(shè)計(jì)驗(yàn)證。由于可以重新程式化元件,更多時(shí)候驗(yàn)證只是事后的想法。本文將探討在FPGA
    發(fā)表于 05-21 20:32

    各種層疊

    各種層疊
    發(fā)表于 11-08 14:17

    平衡PCB層疊設(shè)計(jì)的方法

    。隨著電路板厚度的增加,具有兩個(gè)不同結(jié)構(gòu)的復(fù)合PCB彎曲的風(fēng)險(xiǎn)就越大。消除電路板彎曲的關(guān)鍵是采用平衡的層疊。盡管一定程度彎曲的PCB達(dá)到規(guī)范要求,但后續(xù)處理效率將降低,導(dǎo)致成本增加。因?yàn)檠b配時(shí)需要特別
    發(fā)表于 03-13 11:32

    淺談認(rèn)知無(wú)線電關(guān)鍵技術(shù)及其在煤礦通信中的應(yīng)用

    淺談認(rèn)知無(wú)線電關(guān)鍵技術(shù)及其在煤礦通信中的應(yīng)用
    發(fā)表于 03-16 16:06

    講講關(guān)于GPIO按鍵輸入的關(guān)鍵要點(diǎn)

    上次我們講解了操作STM32的GPIO-輸出的3種方法和關(guān)鍵代碼,這節(jié)我們講關(guān)于GPIO按鍵輸入的關(guān)鍵要點(diǎn),分為按鍵(查詢/中斷)兩種方法講解相關(guān)的核心代碼。編程要點(diǎn):(查詢方法)1.
    發(fā)表于 12-09 06:33

    淺談PLC控制系統(tǒng)設(shè)計(jì)要點(diǎn)及其在使用中的問(wèn)題

    淺談PLC控制系統(tǒng)設(shè)計(jì)要點(diǎn)及其在使用中的問(wèn)題 PLC是工業(yè)自動(dòng)化的基礎(chǔ)平臺(tái)。PLC應(yīng)用系統(tǒng)設(shè)計(jì)的首要問(wèn)題是工程選型與編程平臺(tái)的架構(gòu)設(shè)
    發(fā)表于 06-16 13:47 ?685次閱讀

    層疊電池

    層疊電池 層疊電池   layer-built battery   由扁平形的單體鋅錳
    發(fā)表于 10-23 09:49 ?730次閱讀

    平衡PCB層疊設(shè)計(jì)方法

    PCB層疊設(shè)計(jì)方法
    發(fā)表于 12-17 21:49 ?0次下載

    高速PCB的層疊規(guī)劃資料下載

    高速PCB的層疊規(guī)劃
    發(fā)表于 03-23 15:00 ?0次下載

    AI UX:關(guān)鍵要點(diǎn)的建議

    這個(gè)迷你系列的最后一集著眼于一些關(guān)鍵要點(diǎn),以及建議您在設(shè)計(jì)AI服務(wù),應(yīng)用程序或連接設(shè)備時(shí)考慮。
    的頭像 發(fā)表于 11-12 06:04 ?1347次閱讀

    PCB層疊設(shè)計(jì)的六大要點(diǎn)

    層疊結(jié)構(gòu)的選擇問(wèn)題,層疊結(jié)構(gòu)是影響PCB板EMC性能的一個(gè)重要因素,也是抑制電磁干擾的一個(gè)重要手段,下面一起來(lái)了解下PCB層疊設(shè)計(jì)要點(diǎn)。
    發(fā)表于 07-19 09:18 ?1895次閱讀

    淺談層疊設(shè)計(jì)、同層串?dāng)_、層間串?dāng)_

    1、 層疊設(shè)計(jì)與同層串?dāng)_ 很多時(shí)候,串?dāng)_超標(biāo)的根源就來(lái)自于層疊設(shè)計(jì)。也就是我們第一篇文章說(shuō)的設(shè)計(jì)上先天不足,后面糾正起來(lái)會(huì)比較困難。 講到層疊對(duì)串?dāng)_的影響,這里有另一張圖片,和上文提到的參考平面
    的頭像 發(fā)表于 04-09 17:21 ?4374次閱讀
    <b class='flag-5'>淺談</b><b class='flag-5'>層疊</b>設(shè)計(jì)、同層串?dāng)_、層間串?dāng)_

    PCB板層疊結(jié)構(gòu)介紹

    PCB板層層疊結(jié)構(gòu)介紹
    的頭像 發(fā)表于 02-18 17:47 ?3719次閱讀
    PCB板<b class='flag-5'>層疊</b>結(jié)構(gòu)介紹

    PCB層疊設(shè)計(jì)是什么?又有什么樣的作用?

    PCB層疊設(shè)計(jì)是什么?又有什么樣的作用? PCB層疊設(shè)計(jì)又稱為PCB層壓設(shè)計(jì),是指在印刷電路板的設(shè)計(jì)過(guò)程中,通過(guò)合理地選擇不同層之間的層間結(jié)構(gòu)和層間材料,以及設(shè)計(jì)每層的布線、焊盤(pán)和電源分布等布局,來(lái)
    的頭像 發(fā)表于 12-21 13:49 ?908次閱讀