0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談DDR3的走線設(shè)計(jì)

電子設(shè)計(jì) ? 來源:一博科技 ? 作者:肖勇超 ? 2021-04-09 09:47 ? 次閱讀

DDR3的設(shè)計(jì)有著嚴(yán)格等長要求,歸結(jié)起來分為兩類(以64位的DDR3為例): 數(shù)據(jù) (DQ,DQS,DQM):組內(nèi)等長,誤差控制在20MIL以內(nèi),組間不需要考慮等長;地址、控制、時(shí)鐘信號(hào):地址、控制信號(hào)以時(shí)鐘作參考,誤差控制在100MIL以內(nèi),Address、Control與CLK歸為一組,因?yàn)锳ddress、Control是以CLK的下降沿觸發(fā)的由DDR控制器輸出,DDR顆粒由CLK的上升沿鎖存Address、Control總線上的狀態(tài),所以需要嚴(yán)格控制CLK與Address/Command、Control之間的時(shí)序關(guān)系,確保DDR顆粒能夠獲得足夠的建立和保持時(shí)間。

關(guān)注等長的目的就是為了等時(shí),繞等長時(shí)需要注意以下幾點(diǎn):

1.確認(rèn)芯片是否有Pin-delay,繞線時(shí)要確保Pin-delay開關(guān)已經(jīng)打開;

2.同組信號(hào)走在同層,保證不會(huì)因換層影響實(shí)際的等時(shí);同樣的換層結(jié)構(gòu),換層前后的等長要匹配,即時(shí)等長;不同層的傳播延時(shí)需要考慮,如走在表層與走在內(nèi)層,其傳播速度是不一樣的,所以在走線的時(shí)候需要考慮,表層走線盡量短,讓其差別盡量?。ㄟ@也是為什么Intel的很多GUIDE上面要求,表層的走線長度不超過250MIL等要求的原因);

3. Z軸的延時(shí):在嚴(yán)格要求的情況下,需要把Z軸的延時(shí)開關(guān)也打開,做等長時(shí)需要考慮(ALLEGRO中層疊需要設(shè)置好,Z軸延時(shí)才是對(duì)的)。

4.蛇形繞線時(shí)單線按3W,差分按5W繞線(W為線寬)。且保證各BUS信號(hào)組內(nèi)間距按3H, 不同組組間間距為5H (H為到主參考平面間距),DQS和CLK 距離其他信號(hào)間距做到5H以上。單線和差分繞線方式如下圖1所示:

pIYBAGBvsW2AL5onAALb1CHXuDQ560.png

圖1.單線和差分繞線方式示例

而另一個(gè)核心重點(diǎn)便是電源處理。DDR3中有三類電源,它們是VDD(1.5V)、VTT(0.75V)、VREF(0.75V,包括VREFCA和VREFDQ)。

1. VDD(1.5V)電源是DDR3的核心電源,其引腳分布比較散,且電流相對(duì)會(huì)比較大,需要在電源平面分配一個(gè)區(qū)域給VDD(1.5V);VDD的容差要求是5%,詳細(xì)在JEDEC里有敘述。通過電源層的平面電容和專用的一定數(shù)量的去耦電容,可以做到電源完整性。VDD電源平面處理如下圖2所示:

o4YBAGBvsYGAUB2nAAWU5KFLXvk818.png

圖2:VDD電源處理

2. VTT電源,它不僅有嚴(yán)格的容差性,而且還有很大的瞬間電流;可以通過增加去耦電容來實(shí)現(xiàn)它的目標(biāo)阻抗匹配;由于VTT是集中在終端的上拉電阻處,不是很分散,且對(duì)電流有一定的要求,在處理VTT電源時(shí),一般是在元件面同層通過鋪銅直接連接,銅皮要有一定寬度(120MIl)。VTT電源處理如圖3所示:

o4YBAGBvsZGATe_cAAPVY-SZRqg501.png

圖3:VTT電源

3.VREF電源 。 VREF要求更加嚴(yán)格的容差性,但是它承載的電流比較小。它不需要非常寬的走線,且通過一兩個(gè)去耦電容就可以達(dá)到目標(biāo)阻抗的要求。DDR3的VERF電源已經(jīng)分為VREFCA和VREFDQ兩部分,且每個(gè)DDR3顆粒都有單獨(dú)的VREFCA和VREFDQ,因其相對(duì)比較獨(dú)立,電流也不大,布線處理時(shí)也建議用與器件同層的銅皮或走線直接連接,無須在電源平面層為其分配電源。注意鋪銅或走線時(shí),要先經(jīng)過電容再接到芯片的電源引腳,不要從分壓電阻那里直接接到芯片的電源引腳。VREF電源處理如圖4所示:

11-04.jpg

圖4:VREF電源

濾波電容的FANOUT 小電容盡量靠近相應(yīng)的電源引腳,電容的引線也要盡量短,并減少電源或地共用過孔;

11-05.jpg

圖5 : 小濾波電容的Fanout

Bulk電容的FANOUT

電源的Bulk電容一般在設(shè)計(jì)中起到的是儲(chǔ)能濾波的作用,在做Fanout時(shí)要多打孔,建議2個(gè)孔以上,電容越大需要過孔越多,也可以用鋪銅的形式來做。電容的電源孔和地孔盡量靠近打,如圖6所示。

11-06.jpg

圖6:儲(chǔ)能電容的Fanout

綜上所述,我們常規(guī)DDR3的走線設(shè)計(jì)總結(jié)如下表:

11-07.jpg

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    283

    瀏覽量

    42958
  • 濾波電容
    +關(guān)注

    關(guān)注

    8

    文章

    459

    瀏覽量

    40943
  • 控制信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    192

    瀏覽量

    12257
  • 時(shí)鐘信號(hào)
    +關(guān)注

    關(guān)注

    4

    文章

    465

    瀏覽量

    29085
  • Bulk
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    8794
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    在Vivado調(diào)用MIG產(chǎn)生DDR3的問題解析

    下面是調(diào)用的DDR3模塊的,模塊的倒數(shù)第二行是,模塊的時(shí)鐘輸入,時(shí)鐘源來自PLL產(chǎn)生的系統(tǒng)時(shí)鐘的倍頻。
    的頭像 發(fā)表于 05-03 10:21 ?451次閱讀
    在Vivado調(diào)用MIG產(chǎn)生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發(fā)表于 04-29 16:38 ?306次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對(duì)繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?862次閱讀
    <b class='flag-5'>DDR</b>模塊的PCB設(shè)計(jì)要點(diǎn)

    TPS51216-EP 增強(qiáng)型產(chǎn)品 完整的 DDR2、DDR3DDR3L 內(nèi)存電源解決方案 同步降壓控制器數(shù)據(jù)手冊(cè)

    TPS51216-EP 以最低的總成本和最小的空間為 DDR2、DDR3DDR3L 內(nèi)存系統(tǒng)提供完整的電源。它將同步降壓穩(wěn)壓控制器 (VDDQ) 與 2A 灌/拉跟蹤 LDO (VTT) 和緩
    的頭像 發(fā)表于 04-26 11:12 ?241次閱讀
    TPS51216-EP 增強(qiáng)型產(chǎn)品 完整的 <b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b> 和 <b class='flag-5'>DDR3</b>L 內(nèi)存電源解決方案 同步降壓控制器數(shù)據(jù)手冊(cè)

    TPS51200-EP 灌電流/拉電流 DDR 終端穩(wěn)壓器數(shù)據(jù)手冊(cè)

    只需要最小輸出 電容為 20 μF。TPS51200-EP 支持遙感功能和所有功率要求 用于 DDR、DDR2、DDR3、低功耗 DDR3DD
    的頭像 發(fā)表于 04-26 10:26 ?329次閱讀
    TPS51200-EP 灌電流/拉電流 <b class='flag-5'>DDR</b> 終端穩(wěn)壓器數(shù)據(jù)手冊(cè)

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,
    的頭像 發(fā)表于 04-10 09:42 ?2186次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導(dǎo)體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺(tái)的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協(xié)議兼容性,支持DDR3
    的頭像 發(fā)表于 03-21 16:20 ?368次閱讀

    初次使用XC7A35T-FGG484做設(shè)計(jì),用的是25MHZ有源晶振,有源晶振3.3V供電,DDR3的供電1.35V,現(xiàn)在接上晶振后,DDR3的供電變成1.8V

    初次使用XC7A35T-FGG484做設(shè)計(jì),用的是25MHZ有源晶振,有源晶振3.3V供電,DDR3的供電1.35V,現(xiàn)在接上晶振后,DDR3的供電變成1.8V 求助怎么解決。
    發(fā)表于 03-21 14:25

    DDR內(nèi)存控制器的架構(gòu)解析

    DDR內(nèi)存控制器是一個(gè)高度集成的組件,支持多種DDR內(nèi)存類型(DDR2、DDR3、DDR3L、LPDDR2),并通過精心設(shè)計(jì)的架構(gòu)來優(yōu)化內(nèi)存
    的頭像 發(fā)表于 03-05 13:47 ?1408次閱讀
    <b class='flag-5'>DDR</b>內(nèi)存控制器的架構(gòu)解析

    三大內(nèi)存原廠或?qū)⒂?025年停產(chǎn)DDR3/DDR4

    據(jù)報(bào)道,業(yè)內(nèi)人士透露,全球三大DRAM內(nèi)存制造商——三星電子、SK海力士和美光,有望在2025年內(nèi)正式停產(chǎn)已有多年歷史的DDR3DDR4兩代內(nèi)存。 隨著技術(shù)的不斷進(jìn)步和消費(fèi)級(jí)平臺(tái)的更新?lián)Q代
    的頭像 發(fā)表于 02-19 11:11 ?1288次閱讀

    DDR3DDR4、DDR5的性能對(duì)比

    DDR3、DDR4、DDR5是計(jì)算機(jī)內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)。以下是它們之間的性能對(duì)比: 一、速度與帶寬 DDR3
    的頭像 發(fā)表于 11-29 15:08 ?9044次閱讀

    如何選擇DDR內(nèi)存條 DDR3DDR4內(nèi)存區(qū)別

    隨著技術(shù)的不斷進(jìn)步,計(jì)算機(jī)內(nèi)存技術(shù)也在不斷發(fā)展。DDR(Double Data Rate)內(nèi)存條作為計(jì)算機(jī)的重要組成部分,其性能直接影響到電腦的運(yùn)行速度和穩(wěn)定性。DDR3DDR4是目前市場上最常
    的頭像 發(fā)表于 11-20 14:24 ?5391次閱讀

    DDR3寄存器和PLL數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DDR3寄存器和PLL數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 11:06 ?2次下載
    <b class='flag-5'>DDR3</b>寄存器和PLL數(shù)據(jù)表

    DDR5內(nèi)存條上的時(shí)鐘

    DDR5標(biāo)準(zhǔn)JESD79-5文件中沒有明確的控制阻抗建議,DDR4時(shí)代基本內(nèi)存條上時(shí)鐘阻抗還是跟著芯片、主板的70-80歐姆。線寬相對(duì)而言比較細(xì)。不知道你開始使用DDR5沒有,你有關(guān)
    的頭像 發(fā)表于 07-16 17:47 ?3623次閱讀
    <b class='flag-5'>DDR</b>5內(nèi)存條上的時(shí)鐘<b class='flag-5'>走</b><b class='flag-5'>線</b>

    基于FPGA的DDR3多端口讀寫存儲(chǔ)管理設(shè)計(jì)

    今天給大俠帶來《基于FPGA的DDR3多端口讀寫存儲(chǔ)管理設(shè)計(jì)》,話不多說,上貨。 摘要 為了解決視頻圖形顯示系統(tǒng)中多個(gè)端口訪問DDR3時(shí)出現(xiàn)的數(shù)據(jù)存儲(chǔ)沖突問題,設(shè)計(jì)了一種基于FPGA
    發(fā)表于 06-26 18:13

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品