0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在ASIC的物理設(shè)計(jì)的低功耗實(shí)現(xiàn)技術(shù)解析

電子設(shè)計(jì) ? 來(lái)源:powerelectronicsnews ? 作者:Vipulkumar Patel,Ra ? 2021-04-12 11:25 ? 次閱讀

半導(dǎo)體領(lǐng)域,單個(gè)模塊中的器件工作頻率和晶體管數(shù)量隨時(shí)間增加。在本文中,我們將介紹可以在ASIC的物理設(shè)計(jì)實(shí)現(xiàn)中使用的廣為人知的低功耗實(shí)現(xiàn)技術(shù)。CMOS器件有三大功率損耗:動(dòng)態(tài)功率,靜態(tài)功率和短路功率。

CMOS器件的總功耗如下:

CMOS器件具有非常低的靜態(tài)功耗,當(dāng)所有輸入均處于某個(gè)有效邏輯電平且該器件未進(jìn)行開(kāi)關(guān)操作時(shí),就會(huì)發(fā)生這種情況。

靜態(tài)功耗是電源電壓,晶體管閾值電壓和晶體管尺寸的函數(shù)。當(dāng)以更高的頻率工作時(shí),動(dòng)態(tài)功耗會(huì)極大地影響總體功耗,并由下式得出:

在哪里,

C負(fù)載= CMOS的負(fù)載電容

VDD =電源電壓

F =發(fā)生過(guò)渡的工作頻率

a =開(kāi)關(guān)活動(dòng)常數(shù)

從等式(2),我們可以得出結(jié)論,動(dòng)態(tài)功耗與器件的工作頻率和電源電壓成正比。

現(xiàn)在,第一個(gè)組件是設(shè)計(jì)的頻率,但是由于數(shù)字設(shè)備的速度越來(lái)越快,我們無(wú)法降低工作頻率。因此,我們需要使用時(shí)鐘網(wǎng)絡(luò)以節(jié)省功耗。為了節(jié)省時(shí)鐘樹(shù)的功率,設(shè)計(jì)人員使用了時(shí)鐘門(mén)控技術(shù),其中在時(shí)鐘門(mén)控單元上施加了特殊的使能信號(hào),以打開(kāi)指定觸發(fā)器組的時(shí)鐘,這有助于降低動(dòng)態(tài)功耗。

節(jié)省功率的第二個(gè)要素是芯片的電源電壓。有多種技術(shù)可借助電源電壓來(lái)節(jié)省功率。

  • 多VDD
  • 跨域的杠桿移位器插入
  • DVFS(動(dòng)態(tài)電壓頻率縮放)
  • 多Vt
  • 電源門(mén)控(電源關(guān)閉)

讓我們?cè)敿?xì)討論用電源電壓節(jié)省功率的實(shí)現(xiàn)技術(shù)。

1)多VDD

多VDD技術(shù)用于節(jié)省設(shè)計(jì)的動(dòng)態(tài)和靜態(tài)功耗。在此,芯片以不同的電源電壓實(shí)現(xiàn)。不同的功能塊以不同的電源電壓運(yùn)行。我們可以通過(guò)減少設(shè)計(jì)的標(biāo)準(zhǔn)單元和存儲(chǔ)元件的電源電壓來(lái)節(jié)省功耗。

在多VDD技術(shù)中,根據(jù)設(shè)計(jì)的關(guān)鍵程度定義了不同的電源域。這里,電平轉(zhuǎn)換器用于從低壓電源域到高壓電源域的信號(hào),反之亦然。在網(wǎng)表級(jí)別,將以UPF和CPF電源格式編寫(xiě)設(shè)計(jì)代碼,在此基礎(chǔ)上,我們可以開(kāi)發(fā)設(shè)計(jì)的電源結(jié)構(gòu)。

2)跨域的電平轉(zhuǎn)換器插入

在多VDD設(shè)計(jì)中,使用了電平轉(zhuǎn)換器。電平轉(zhuǎn)換器是一種數(shù)字組件,用于將信號(hào)從一個(gè)轉(zhuǎn)換為另一電壓電平(從低電壓電平轉(zhuǎn)換為高電壓電平,反之亦然)。

對(duì)于在設(shè)計(jì)中的不同電源域之間插入電平轉(zhuǎn)換器,有一些特殊的放置準(zhǔn)則。電平轉(zhuǎn)換器應(yīng)放置在設(shè)計(jì)的目標(biāo)域中。插入電平轉(zhuǎn)換器的一個(gè)缺點(diǎn)是-它占用了設(shè)計(jì)空間。但是,與此同時(shí),插入電平轉(zhuǎn)換器將有助于節(jié)省芯片的功耗。

有兩種類(lèi)型的電平轉(zhuǎn)換器。

高至低電壓電平轉(zhuǎn)換器

它僅引入緩沖延遲,因此對(duì)時(shí)序的影響最小。下圖顯示了從高到低的電平轉(zhuǎn)換器。

pIYBAGBzvC2ATBAVAAAriDHMIOo118.png
圖1從高到低的電平轉(zhuǎn)換器

低至高電壓電平轉(zhuǎn)換器

低壓擺幅輸入信號(hào)不一定足夠強(qiáng),無(wú)法完全導(dǎo)通輸入晶體管。這可能導(dǎo)致不可接受的長(zhǎng)時(shí)間上升或下降時(shí)間。這可能會(huì)導(dǎo)致更高的開(kāi)關(guān)電流并降低噪聲容限。下圖顯示了從低到高的電平轉(zhuǎn)換器。

o4YBAGBzvD2AEW79AAAuT3iH4bo385.png

圖2從低到高的電平轉(zhuǎn)換器。

在放置階段,從低到高電壓電平轉(zhuǎn)換器需要特別注意。

3)DVFS(動(dòng)態(tài)電壓和頻率縮放)

在DVFS技術(shù)中,工作電壓以及頻率會(huì)根據(jù)設(shè)計(jì)的不同工作模式動(dòng)態(tài)變化。通過(guò)隨頻率改變電壓,我們可以降低功耗。當(dāng)需要高工作速度時(shí),增加電源電壓以獲得更高的工作頻率,而功耗增加。

動(dòng)態(tài)電壓和頻率縮放是廣泛用于各種計(jì)算系統(tǒng),微處理器等的功耗和能耗降低技術(shù)。降低電源電壓可以降低功耗,因?yàn)殡娫春碗娫措妷褐g存在二次關(guān)系。由于此技術(shù)同時(shí)優(yōu)化了電壓和頻率,因此對(duì)于靜態(tài)和動(dòng)態(tài)功耗非常有效。下圖顯示了通過(guò)使用可變電源電壓實(shí)現(xiàn)的節(jié)能效果。

o4YBAGBzvHaAd0JUAADBI72g4GI816.png

圖3通過(guò)使用可變電源電壓可實(shí)現(xiàn)節(jié)電

4)多Vt

該技術(shù)涉及使用多閾值電壓標(biāo)準(zhǔn)單元庫(kù)來(lái)實(shí)現(xiàn)設(shè)計(jì),以節(jié)省設(shè)計(jì)功耗。庫(kù)以彼此獨(dú)立的標(biāo)準(zhǔn)Vt,低Vt和高Vt形式提供。這些庫(kù)用于功率和時(shí)序優(yōu)化。

物理設(shè)計(jì)流程中的布線完成后,可以通過(guò)在非時(shí)序關(guān)鍵路徑中進(jìn)行Vt交換來(lái)實(shí)現(xiàn)功率恢復(fù),方法是在簽約階段的黃金時(shí)段將低Vt單元轉(zhuǎn)換為高閾值電壓?jiǎn)卧?/p>

近來(lái),多Vt合成流在較低技術(shù)節(jié)點(diǎn)中變得更加普遍。在ASIC設(shè)計(jì)流程中,主要的標(biāo)準(zhǔn)Vt庫(kù)用于初始合成。多個(gè)閾值單元用于優(yōu)化和合成的下一個(gè)迭代。

5)電源門(mén)控(電源關(guān)閉)

通過(guò)施加特定信號(hào)在特定時(shí)間間隔內(nèi)關(guān)閉模塊/模塊,可以降低CMOS電路的內(nèi)部泄漏功率??梢酝ㄟ^(guò)使用可插入網(wǎng)表的電源門(mén)控技術(shù)來(lái)節(jié)省功耗。

在這種技術(shù)中,當(dāng)功能未激活時(shí),這些塊被置于關(guān)閉模式,并在需要時(shí)打開(kāi)。通過(guò)在單元(功率門(mén)控器)上施加一些特殊信號(hào)(上拉或下拉),可以控制系統(tǒng)邏輯功能的啟用和禁用。這些特殊單元(門(mén)控)的添加會(huì)占用更多的區(qū)域。

這些選通器也稱(chēng)為睡眠晶體管,它們用作開(kāi)關(guān),以切斷部分設(shè)計(jì)的電源并將永久電源連接到電路電源。PMOS睡眠晶體管用作VDD電源的“頁(yè)眉開(kāi)關(guān)”,而NMOS睡眠晶體管控制VSS電源,稱(chēng)為“頁(yè)腳開(kāi)關(guān)”。

可以采用兩種不同的方式來(lái)實(shí)現(xiàn)電源關(guān)閉(PSO):片上電源關(guān)閉和片外電源關(guān)閉。電源開(kāi)關(guān)位于片上PSO的SoC中;電源開(kāi)關(guān)在片外PSO中位于芯片外部。

PSO同樣可以是精細(xì)或粗略的門(mén)控,指的是受單個(gè)電源開(kāi)關(guān)約束的每個(gè)模塊的大小。通過(guò)精細(xì)的電源門(mén)控程序,我們可以通過(guò)關(guān)閉單個(gè)模塊來(lái)節(jié)省電源,而無(wú)需切斷繼續(xù)工作的不同模塊的電源。這將有助于降低CMOS的泄漏功率。利用粗粒度技術(shù),單個(gè)睡眠信號(hào)可以使整個(gè)區(qū)域斷電。這有助于減少待機(jī)模式下的泄漏功率。

我們需要一個(gè)隔離單元來(lái)隔離來(lái)自功率門(mén)控模塊的信號(hào),如下圖4所示。

pIYBAGBzvIKAa7h0AACCPVMflv8531.png

圖4電源門(mén)控塊信號(hào)需要一個(gè)隔離單元

該隔離單元始終是“加電”單元,它可以防止任何未知的邏輯電平到達(dá)“始終在線”邏輯。

在進(jìn)行電源門(mén)控時(shí),在關(guān)閉電源門(mén)控模塊之前,還需要一個(gè)保留寄存器以保存其內(nèi)容。如下圖5所示,保留寄存器除主寄存器外還包含一個(gè)影子寄存器。影子寄存器由“常開(kāi)”電源供電,當(dāng)“ SAVE”置為高電平時(shí),該電源存儲(chǔ)被電源門(mén)控的模塊的邏輯值。當(dāng)“ RESTORE”置為高電平時(shí),它將將此邏輯值恢復(fù)到主寄存器。

o4YBAGBzvIuAXQykAADH6CoXPe4275.png

圖5保留寄存器包含一個(gè)影子寄存器和主寄存器

在本文中,已經(jīng)討論了各種低功耗實(shí)現(xiàn)技術(shù)。采用特定技術(shù)取決于設(shè)計(jì)復(fù)雜度和要降低的功耗。在采用它們之前,還需要考慮上述每種技術(shù)的時(shí)序損失,面積損失和實(shí)現(xiàn)復(fù)雜性。

通常,多VDD和DVFS技術(shù)用于降低動(dòng)態(tài)和靜態(tài)功耗,而多Vt和電源門(mén)控技術(shù)主要用于降低泄漏功率。

參考

  • 許,《面向編譯器的動(dòng)態(tài)電壓和頻率調(diào)節(jié),以降低CPU功耗和能耗》,博士學(xué)位,美國(guó)新澤西州立大學(xué),2003年
  • Diary R. Suleiman,Muhammed A. Ibrahim,Ibrahim I. Hamarash,動(dòng)態(tài)電壓頻率縮放(DVFS),用于降低微處理器的功耗和能耗
  • 低功耗方法論手冊(cè)學(xué)習(xí)

Vipulkumar Patel是eInfochips的高級(jí)物理設(shè)計(jì)工程師,在VLSI / ASIC領(lǐng)域擁有7年的經(jīng)驗(yàn)。

Rakesh Gosai是eInfochips的高級(jí)物理設(shè)計(jì)工程師,在不同納米技術(shù)節(jié)點(diǎn)(7 nm,16nm)的ASIC領(lǐng)域擁有4年的經(jīng)驗(yàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5996

    瀏覽量

    238214
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1243

    瀏覽量

    122067
  • 電平轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    1

    文章

    218

    瀏覽量

    20004
  • 電源電壓
    +關(guān)注

    關(guān)注

    3

    文章

    1128

    瀏覽量

    24624
  • UPF
    UPF
    +關(guān)注

    關(guān)注

    0

    文章

    50

    瀏覽量

    13786
收藏 0人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    藍(lán)牙低功耗技術(shù)與其他無(wú)線技術(shù)的區(qū)別

    藍(lán)牙低功耗技術(shù)(以下簡(jiǎn)稱(chēng) “Bluetooth LE”)是一種我們生活中用于多種用途的無(wú)線通信技術(shù)。
    的頭像 發(fā)表于 06-10 10:56 ?358次閱讀
    藍(lán)牙<b class='flag-5'>低功耗</b><b class='flag-5'>技術(shù)</b>與其他無(wú)線<b class='flag-5'>技術(shù)</b>的區(qū)別

    藍(lán)牙低功耗模塊的原理和應(yīng)用介紹

    隨著物聯(lián)網(wǎng)技術(shù)的快速發(fā)展,藍(lán)牙低功耗模塊連接各種設(shè)備和傳輸數(shù)據(jù)方面發(fā)揮著重要作用。今天將為您介紹藍(lán)牙低功耗模塊的工作原理以及其廣泛的應(yīng)用領(lǐng)域。 藍(lán)牙
    的頭像 發(fā)表于 05-21 15:56 ?193次閱讀

    RISC-V核低功耗MCU動(dòng)態(tài)時(shí)鐘門(mén)控技術(shù)解析

    ? ? ? RISC-V核低功耗MCU通過(guò)動(dòng)態(tài)時(shí)鐘門(mén)控技術(shù),實(shí)現(xiàn)了從模塊級(jí)到系統(tǒng)級(jí)的精細(xì)化功耗管理,顯著延長(zhǎng)了智能終端設(shè)備的續(xù)航能力,并滿(mǎn)足工 業(yè)、汽車(chē)等場(chǎng)景的實(shí)時(shí)性要求?。 一、?
    的頭像 發(fā)表于 04-24 15:11 ?221次閱讀

    多層級(jí)低功耗設(shè)計(jì)技術(shù)解析

    ? ? ? 芯片功耗特性包含動(dòng)態(tài)功耗、靜態(tài)功耗及特定場(chǎng)景功耗三類(lèi),需依據(jù)應(yīng)用場(chǎng)景需求進(jìn)行多層級(jí)協(xié)同設(shè)計(jì),實(shí)現(xiàn)性能與能效的合理分配。具體
    的頭像 發(fā)表于 04-08 10:41 ?238次閱讀

    低功耗處理器的優(yōu)勢(shì)分析

    就考慮到能耗問(wèn)題,通過(guò)優(yōu)化架構(gòu)、工藝和軟件來(lái)降低功耗的處理器。它們通常采用先進(jìn)的制造工藝,如FinFET或GAAFET技術(shù),以及高效的電源管理技術(shù),以實(shí)現(xiàn)在保持性能的同時(shí)減少能耗。
    的頭像 發(fā)表于 02-07 09:14 ?852次閱讀

    如何實(shí)現(xiàn)EEPROM的低功耗模式

    內(nèi)容進(jìn)行擦除和重寫(xiě)。許多應(yīng)用中,尤其是電池供電的設(shè)備中,低功耗模式對(duì)于延長(zhǎng)設(shè)備的使用壽命至關(guān)重要。以下是實(shí)現(xiàn)EEPROM低功耗模式的一些
    的頭像 發(fā)表于 12-16 16:54 ?925次閱讀

    三款低功耗MCU,實(shí)現(xiàn)應(yīng)用產(chǎn)品的耐久續(xù)航力

    三款低功耗MCU,實(shí)現(xiàn)應(yīng)用產(chǎn)品的耐久續(xù)航力 低功耗MCU是趨勢(shì)所在 低功耗可說(shuō)是MCU芯片重要的發(fā)展趨勢(shì)之一,MCU功耗主要取決于MCU
    發(fā)表于 12-13 10:44

    低功耗模組短信通:短消息發(fā)送實(shí)例解析

    今天帶大家學(xué)習(xí)的是低功耗4G模組發(fā)送SMS短消息的解析,以Air780E為實(shí)例,讓大家了解更透徹。 SMS(短消息服務(wù),ShortMessageService)功能主要用于蜂窩網(wǎng)絡(luò)中傳輸短消息。 移動(dòng),聯(lián)通卡不需開(kāi)通VOL
    的頭像 發(fā)表于 10-29 14:43 ?1827次閱讀
    <b class='flag-5'>低功耗</b>模組短信通:短消息發(fā)送實(shí)例<b class='flag-5'>解析</b>

    物聯(lián)網(wǎng)系統(tǒng)中TCP低功耗產(chǎn)品長(zhǎng)連接狀態(tài)下降低功耗功能的實(shí)現(xiàn)方案

    01 ?概述 TCP相關(guān)內(nèi)容參考文章《物聯(lián)網(wǎng)行業(yè)中TCP通信協(xié)議介紹以及如何實(shí)現(xiàn)》 02 ?功耗的組成 低功耗技術(shù)就是一系列的降低功耗
    的頭像 發(fā)表于 09-29 11:50 ?889次閱讀
    物聯(lián)網(wǎng)系統(tǒng)中TCP<b class='flag-5'>低功耗</b>產(chǎn)品長(zhǎng)連接狀態(tài)下降<b class='flag-5'>低功耗</b>功能的<b class='flag-5'>實(shí)現(xiàn)</b>方案

    低功耗8位單片機(jī):技術(shù)特性與應(yīng)用前景!

    分享低功耗8位單片機(jī)的技術(shù)特性、應(yīng)用場(chǎng)景及其未來(lái)發(fā)展前景。 低功耗8位單片機(jī)的技術(shù)特性: 1. 低功耗設(shè)計(jì)
    發(fā)表于 09-26 14:09

    國(guó)產(chǎn)化低功耗窄帶物聯(lián)網(wǎng)無(wú)線通訊方案_ZETA技術(shù)

    低功耗廣域網(wǎng)技術(shù)協(xié)議標(biāo)準(zhǔn),具有覆蓋范圍廣、服務(wù)成本低、能耗低等特點(diǎn)。這些特性使得ZETA LPWAN模組非常適合物聯(lián)網(wǎng)環(huán)境下廣域范圍內(nèi)數(shù)據(jù)交換頻次低、連接成本低、適用復(fù)雜環(huán)境的連接需求。 高性能與擴(kuò)展性:ZETA技術(shù)通過(guò)重新定
    的頭像 發(fā)表于 09-20 17:26 ?1009次閱讀
    國(guó)產(chǎn)化<b class='flag-5'>低功耗</b>窄帶物聯(lián)網(wǎng)無(wú)線通訊方案_ZETA<b class='flag-5'>技術(shù)</b>

    低功耗FPGA、處理器和ASIC實(shí)施啟用LVDS鏈路

    電子發(fā)燒友網(wǎng)站提供《為低功耗FPGA、處理器和ASIC實(shí)施啟用LVDS鏈路.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 09:59 ?0次下載
    為<b class='flag-5'>低功耗</b>FPGA、處理器和<b class='flag-5'>ASIC</b>實(shí)施啟用LVDS鏈路

    xWRL6432低功耗雷達(dá)-功耗優(yōu)化技術(shù)

    電子發(fā)燒友網(wǎng)站提供《xWRL6432低功耗雷達(dá)-功耗優(yōu)化技術(shù).pdf》資料免費(fèi)下載
    發(fā)表于 08-23 09:17 ?1次下載
    xWRL6432<b class='flag-5'>低功耗</b>雷達(dá)-<b class='flag-5'>功耗</b>優(yōu)化<b class='flag-5'>技術(shù)</b>

    一款4644芯片低功耗設(shè)計(jì)思路解析

    能信號(hào),因此既減小了整體shutdown模式下的功耗,也避免了芯片再啟動(dòng)的邏輯問(wèn)題。 為了關(guān)斷模式下,盡可能地減小功耗,設(shè)計(jì)預(yù)穩(wěn)壓模塊時(shí),應(yīng)當(dāng)以
    發(fā)表于 08-16 14:44

    CPU的低功耗與高功耗的區(qū)別

    CPU的低功耗與高功耗之間存在多方面的區(qū)別,這些區(qū)別主要體現(xiàn)在功耗水平、性能表現(xiàn)、應(yīng)用場(chǎng)景、成本效益以及技術(shù)實(shí)現(xiàn)等多個(gè)維度。
    的頭像 發(fā)表于 08-07 15:43 ?6806次閱讀

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品