0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中的疊層

凡億PCB ? 來源:凡億PCB ? 作者:凡億PCB ? 2020-10-30 18:05 ? 次閱讀

1 層疊的定義及添加
對高速多層板來說,默認(rèn)的兩層設(shè)計(jì)無法滿足布線信號質(zhì)量及走線密度要求,這個(gè)時(shí)候需要對PCB層疊進(jìn)行添加,以滿足設(shè)計(jì)的要求。

2 正片層與負(fù)片層
正片層就是平常用于走線的信號層(直觀上看到的地方就是銅線),可以用“線”“銅皮”等進(jìn)行大塊鋪銅與填充操作,如圖8-32所示。

圖8-32 正片層
負(fù)片層則正好相反,即默認(rèn)鋪銅,就是生成一個(gè)負(fù)片層之后整一層就已經(jīng)被鋪銅了,走線的地方是分割線,沒有銅存在。要做的事情就是分割鋪銅,再設(shè)置分割后的鋪銅的網(wǎng)絡(luò)即可,如圖8-33所示。

圖8-33 負(fù)片層 3 內(nèi)電層的分割實(shí)現(xiàn)
Protel版本中,內(nèi)電壓是用“分裂”來分割的,而現(xiàn)在用的版本Altium Designer 19直接用“線條”、快捷鍵“PL”來分割。分割線不宜太細(xì),可以選擇15mil及以上。分割鋪銅時(shí),只要用“線條”畫一個(gè)封閉的多邊形框,再雙擊框內(nèi)鋪銅設(shè)置網(wǎng)絡(luò)即可,如圖8-34所示。

圖8-34 雙擊給予網(wǎng)絡(luò)
正、負(fù)片都可以用于內(nèi)電層,正片通過走線和鋪銅也可以實(shí)現(xiàn)。負(fù)片的好處在于默認(rèn)大塊鋪銅填充,再進(jìn)行添加過孔、改變鋪銅大小等操作都不需要重新鋪銅,這樣省去了重新鋪銅計(jì)算的時(shí)間。中間層用電源層和GND層(也稱地層、地線層、接地層)時(shí),層面上大多是大塊鋪銅,這樣用負(fù)片的優(yōu)勢就很明顯。 4 PCB層疊的認(rèn)識
隨著高速電路的不斷涌現(xiàn),PCB的復(fù)雜度也越來越高,為了避免電氣因素的干擾,信號層和電源層必須分離,所以就牽涉到多層PCB的設(shè)計(jì)。在設(shè)計(jì)多層PCB之前,設(shè)計(jì)者需要首先根據(jù)電路的規(guī)模、電路板的尺寸和電磁兼容EMC)的要求來確定所采用的電路板結(jié)構(gòu),也就是決定采用4層、6層,還是更多層數(shù)的電路板。這就是設(shè)計(jì)多層板的一個(gè)簡單概念。
確定層數(shù)之后,再確定內(nèi)電層的放置位置及如何在這些層上分布不同的信號。這就是多層PCB層疊結(jié)構(gòu)的選擇問題。層疊結(jié)構(gòu)是影響PCB的EMC性能的一個(gè)重要因素,一個(gè)好的層疊設(shè)計(jì)方案將會大大減小電磁干擾(EMI)及串?dāng)_的影響。
板的層數(shù)不是越多越好,也不是越少越好,確定多層PCB的層疊結(jié)構(gòu)需要考慮較多的因素。從布線方面來說,層數(shù)越多越利于布線,但是制板成本和難度也會隨之增加。對生產(chǎn)廠家來說,層疊結(jié)構(gòu)對稱與否是PCB制造時(shí)需要關(guān)注的焦點(diǎn)。所以,層數(shù)的選擇需要考慮各方面的需求,以達(dá)到最佳的平衡。
對有經(jīng)驗(yàn)的設(shè)計(jì)人員來說,在完成元件的預(yù)布局后,會對PCB的布線瓶頸處進(jìn)行重點(diǎn)分析,再綜合有特殊布線要求的信號線(如差分線、敏感信號線等)的數(shù)量和種類來確定信號層的層數(shù),然后根據(jù)電源的種類、隔離和抗干擾的要求來確定內(nèi)電層的層數(shù)。這樣,整個(gè)電路板的層數(shù)就基本確定了。 5 常見的PCB層疊
確定了電路板的層數(shù)后,接下來的工作便是合理地排列各層電路的放置順序。圖8-35和圖8-36分別列出了常見的4層板和6層板的層疊結(jié)構(gòu)。

圖8-35常見的4層板的層疊結(jié)構(gòu)

圖8-36 常見的6層板的層疊結(jié)構(gòu)
6 層疊分析
怎么層疊?哪樣層疊更好?一般遵循以下幾點(diǎn)基本原則。
① 元件面、焊接面為完整的地平面(屏蔽)。 ② 盡可能無相鄰平行布線層。 ③ 所有信號層盡可能與地平面相鄰。 ④ 關(guān)鍵信號與地層相鄰,不跨分割區(qū)。 可以根據(jù)以上原則,對如圖8-35和圖8-36所示的常見的層疊方案進(jìn)行分析,分析情況如下。
(1)3種常見的4層板的層疊方案優(yōu)缺點(diǎn)對比如表8-1所示。

(2)4種常見的6層板的層疊方案優(yōu)缺點(diǎn)對比如表8-2所示。


通過方案1到方案4的對比發(fā)現(xiàn),在優(yōu)先考慮信號的情況下,選擇方案3和方案4會明顯優(yōu)于前面兩種方案。但是在實(shí)際設(shè)計(jì)中,產(chǎn)品都是比較在乎成本的,然后又因?yàn)椴季€密度大,通常會選擇方案1來做層疊結(jié)構(gòu),所以在布線的時(shí)候一定要注意相鄰兩個(gè)信號層的信號交叉布線,盡量讓串?dāng)_降到最低。
(3)常見的8層板的層疊推薦方案如圖8-37所示,優(yōu)選方案1和方案2,可用方案3。

圖8-37 常見的8層板的層疊推薦方案
7 層的添加及編輯
確認(rèn)層疊方案之后,如何在Altium Designer當(dāng)中進(jìn)行層的添加操作呢?下面簡單舉例說明如下。 (1)執(zhí)行菜單命令“設(shè)計(jì)-層疊管理器”或者按快捷鍵“DK”,進(jìn)入如圖8-38所示的層疊管理器,進(jìn)行相關(guān)參數(shù)設(shè)置。

圖8-38 層疊管理器 (2)單擊鼠標(biāo)右鍵,執(zhí)行“Insert layer above”或“Insert layer below”命令,可以進(jìn)行添加層操作,可添加正片或負(fù)片;執(zhí)行“Move layer up”或“Move layer down”命令,可以對添加的層順序進(jìn)行調(diào)整。 (3)雙擊相應(yīng)的名稱,可以更改名稱,,一般可以改為TOP、GND02、SIN03、SIN04、PWR05、BOTTOM這樣,即采用“字母+層序號(Altium Designer 19自帶這個(gè)功能)”,這樣方便讀取識別。 (4)根據(jù)層疊結(jié)構(gòu)設(shè)置板層厚度。 (5)為了滿足設(shè)計(jì)的20H,可以設(shè)置負(fù)片層的內(nèi)縮量。 (6)單擊“OK”按鈕,完成層疊設(shè)置。一個(gè)4層板的層疊效果如圖8-39所示。

圖8-39 4層板的層疊效果 建議信號層采取正片的方式處理,電源層和地線層采取負(fù)片的方式處理,可以在很大程度上減小文件數(shù)據(jù)量的大小和提高設(shè)計(jì)的速度。 -END-聲明:本文來源于電子工程專輯,版權(quán)歸原作者所有。如涉及版權(quán)或?qū)Π鏅?quán)有所疑問,請第一時(shí)間與我們聯(lián)系

責(zé)任編輯:xj

原文標(biāo)題:PCB設(shè)計(jì)難?搞定疊層,你的也可以很高級

文章出處:【微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4324

    文章

    23141

    瀏覽量

    398917
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4694

    瀏覽量

    85974
  • 疊層
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    9872

原文標(biāo)題:PCB設(shè)計(jì)難?搞定疊層,你的也可以很高級

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    為什么有的ADC采集板PCB設(shè)計(jì)TOP和BOTTOM要填充GND網(wǎng)絡(luò)銅皮,而有的就不用填充?

    你好, 請問為什么有的ADC采集板PCB設(shè)計(jì)TOP和BOTTOM要填充GND網(wǎng)絡(luò)銅皮,而有的就不用填充。 請問有沒有關(guān)于此方面的設(shè)計(jì)案例和參考資料
    發(fā)表于 11-18 06:26

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型 gujing 編輯:谷景電子 對于大部分電子設(shè)備來說,貼片電感的選擇是一個(gè)特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章
    的頭像 發(fā)表于 10-18 19:14 ?235次閱讀

    pcb設(shè)計(jì)盲孔和過孔的區(qū)別?

    PCB設(shè)計(jì),盲孔和過孔是兩種常見的孔類型,它們在電路板的制造過程起著重要的作用。 定義 盲孔(Blind Vias):盲孔是一種連接外層和內(nèi)層但不穿透整個(gè)PCB板的孔。它的一端連
    的頭像 發(fā)表于 09-02 14:47 ?1173次閱讀

    pcb設(shè)計(jì)如何設(shè)置坐標(biāo)原點(diǎn)

    PCB設(shè)計(jì),坐標(biāo)原點(diǎn)是一個(gè)非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點(diǎn)的定義 坐標(biāo)原點(diǎn)的概念 在PCB設(shè)計(jì),坐標(biāo)
    的頭像 發(fā)表于 09-02 14:45 ?2579次閱讀

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?557次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?611次閱讀

    Cadence快板PCB培訓(xùn)

    Allegro環(huán)境介紹Allegro環(huán)境設(shè)定 焊盤制作 元件封裝制作 電路板創(chuàng)建PCB設(shè)置和網(wǎng)表導(dǎo)入 約束規(guī)則管理布局 布線 覆銅PCB設(shè)計(jì)后處理
    發(fā)表于 07-02 17:22 ?0次下載

    PCB設(shè)計(jì)的常見問題有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)的常見問題有哪些?PCB設(shè)計(jì)布局時(shí)容易出現(xiàn)的五大常見問題。在電子產(chǎn)品的開發(fā)過程PCB(P
    的頭像 發(fā)表于 05-23 09:13 ?944次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的常見問題有哪些?

    儲能PCB設(shè)計(jì)與制造思考 探討儲能PCB設(shè)計(jì)與制造的關(guān)鍵要素

    建議采用多層PCB設(shè)計(jì),以提供更多的布線和地層。這有助于降低電阻、電感和噪聲,并提高PCB的抗干擾能力。在儲能系統(tǒng),信號的穩(wěn)定傳輸是至關(guān)重要的,因此合理的
    發(fā)表于 05-14 11:25 ?1133次閱讀
    儲能<b class='flag-5'>PCB設(shè)計(jì)</b>與制造思考 探討儲能<b class='flag-5'>PCB設(shè)計(jì)</b>與制造<b class='flag-5'>中</b>的關(guān)鍵要素

    PCB設(shè)計(jì)大揭秘:為什么多層板層數(shù)總是偶數(shù)?

    PCB是四和六板。那為何大家會有“PCB設(shè)計(jì)多層板為什么都是偶數(shù)?”這種疑問呢?相對來說
    的頭像 發(fā)表于 04-11 09:40 ?593次閱讀

    什么是PCBPCB設(shè)計(jì)原則

    對于信號,通常每個(gè)信號都與內(nèi)電直接相鄰,與其他信號有有效的隔離,以減小串?dāng)_。在設(shè)計(jì)過程,可以考慮多層參考地平面,以增強(qiáng)電磁吸收能力
    的頭像 發(fā)表于 04-10 16:02 ?2555次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)原則

    什么是PCB扇孔,PCB設(shè)計(jì)PCB扇孔有哪些要求

    的要求。 ? 什么是PCB扇孔? PCB扇孔:PCB設(shè)計(jì)的一個(gè)術(shù)語,這個(gè)是一個(gè)動作,通俗的理解就是拉線打孔。 PCB設(shè)計(jì)
    的頭像 發(fā)表于 04-08 09:19 ?1136次閱讀

    PCB設(shè)計(jì)輸出與制造文件全覽

    這些連接器的方向可以在STEP文件輕松顯示。這可以包含在您的標(biāo)準(zhǔn)PCB設(shè)計(jì)輸出文件,也可以通過裝配適當(dāng)大小的輪廓來反映。
    發(fā)表于 03-08 14:40 ?2207次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>輸出與制造文件全覽

    PCB結(jié)構(gòu)與阻抗計(jì)算筆記分享

    1.PCB結(jié)構(gòu)與阻抗計(jì)算1.1.Core和PPPCB由Core和Prepreg(半固化片)組成。Core是覆銅板(通常是FR4—玻璃纖維&環(huán)氧基樹脂),Core的上下表面之間填充的是固態(tài)
    的頭像 發(fā)表于 01-25 17:15 ?1.3w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)與阻抗計(jì)算筆記分享

    PCB設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)

    良好的PCB設(shè)計(jì)能夠?yàn)楦咚傩盘柣亓魈峁┩暾穆窂剑s小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?609次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)