0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AXI4-Lite總線信號(hào)

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2020-10-30 17:10 ? 次閱讀

在《AXI-Lite 自定義IP》章節(jié)基礎(chǔ)上,添加ilavio等調(diào)試ip,完成后的BD如下圖:

圖4?53 添加測(cè)試信號(hào)

加載到SDK,并且在Vivado中連接到開發(fā)板。

Trigger Setup,點(diǎn)擊“+”,選擇 AXI_WVALID,雙擊添加。設(shè)置 Radix 為 B,觸發(fā)條件 Value 為 1。

圖4?54 添加信號(hào)

設(shè)置觸發(fā)位置為 512

圖4?55 設(shè)置觸發(fā)位置

單擊運(yùn)行按鈕,啟動(dòng)觸發(fā),進(jìn)入等待觸發(fā)狀態(tài)。

圖4?56 等待觸發(fā)

單擊 SDK 中的運(yùn)行按鈕后, VIVADO 中 HW_ILA2 窗口采集到波形輸出,可以看到 AXI 總線的工作時(shí)序。

SDK中 mian.c 程序功能是向 AXI4 總線寫入 1~4,再從 AXI4 總線讀數(shù)據(jù),從上面對(duì)未修改直接封裝的 IP 分析,可以讀出的數(shù)據(jù)應(yīng)等于寫入的數(shù)據(jù)。

從波形圖可以看出,寫入的數(shù)據(jù)是 1、 2、 3、 4,對(duì)應(yīng)基地址的偏移地址是 0、 4、 8、 12。

圖4?57 仿真結(jié)果

責(zé)任編輯:xj

原文標(biāo)題:觀察 AXI4-Lite 總線信號(hào)

文章出處:【微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2894

    瀏覽量

    88221
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    128

    瀏覽量

    16667

原文標(biāo)題:觀察 AXI4-Lite 總線信號(hào)

文章出處:【微信號(hào):Open_FPGA,微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ZYNQ基礎(chǔ)---AXI DMA使用

    通道,從ddr讀出數(shù)據(jù)通道和向ddr寫入數(shù)據(jù)通道。其IP結(jié)構(gòu)的兩邊分別對(duì)應(yīng)著用于訪問內(nèi)存的AXI總線和用于用戶簡(jiǎn)
    的頭像 發(fā)表于 01-06 11:13 ?248次閱讀
    ZYNQ基礎(chǔ)---<b class='flag-5'>AXI</b> DMA使用

    DAC38J84 SYSREF的時(shí)鐘頻率如何確定?

    。請(qǐng)問這種方案是否可以?還有就是SYSREF的時(shí)鐘頻率如何確定? 2: 有關(guān)AXI4-LITE接口問題。生成IP和的時(shí)候會(huì)配置一些參數(shù)L、M、F,請(qǐng)問配置的寄存器ILA Config Data4、5 中
    發(fā)表于 01-06 08:08

    KiCad 中的總線的使用(還有信號(hào)線束?)

    “ ?KiCad 中總線的使用和 AD 略有不同。除了基本的總線使用方法外,還暗含了信號(hào)線束的使用方法。 ? ” 什么是總線? 總線是在原理
    的頭像 發(fā)表于 12-04 18:22 ?339次閱讀
    KiCad 中的<b class='flag-5'>總線</b>的使用(還有<b class='flag-5'>信號(hào)</b>線束?)

    信號(hào)總線浪涌保護(hù)器選型、布置與接線方案

    隨著工業(yè)自動(dòng)化、物聯(lián)網(wǎng)(IoT)、智能建筑、能源管理和通信技術(shù)的廣泛應(yīng)用,信號(hào)系統(tǒng)和總線的穩(wěn)定性變得至關(guān)重要。信號(hào)總線作為信息傳輸?shù)妮d體,其穩(wěn)定運(yùn)行直接關(guān)系到系統(tǒng)的可靠性和安全性。然而
    的頭像 發(fā)表于 11-21 10:22 ?236次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>總線</b>浪涌保護(hù)器選型、布置與接線方案

    AMBA AXI4接口協(xié)議概述

    AMBA AXI4(高級(jí)可擴(kuò)展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE Design Suite 14 憑借半導(dǎo)體產(chǎn)業(yè)首個(gè)符合 AXI4 標(biāo)準(zhǔn)的
    的頭像 發(fā)表于 10-28 10:46 ?265次閱讀
    AMBA <b class='flag-5'>AXI4</b>接口協(xié)議概述

    控制總線傳輸?shù)?b class='flag-5'>信號(hào)大致有幾種

    控制總線傳輸是計(jì)算機(jī)系統(tǒng)中非常重要的一部分,它負(fù)責(zé)在各個(gè)組件之間傳輸控制信號(hào)和數(shù)據(jù)??刂?b class='flag-5'>總線傳輸?shù)?b class='flag-5'>信號(hào)有很多種,每種信號(hào)都有其特定的功能和作
    的頭像 發(fā)表于 07-30 15:28 ?675次閱讀

    Xilinx NVMe AXI4主機(jī)控制器,AXI4接口高性能版本介紹

    NVMe AXI4 Host Controller IP可以連接高速存儲(chǔ)PCIe SSD,無需CPU,自動(dòng)加速處理所有的NVMe協(xié)議命令,具備獨(dú)立的數(shù)據(jù)寫入和讀取AXI4接口,不但適用高性能、順序
    的頭像 發(fā)表于 07-18 09:17 ?605次閱讀
    Xilinx NVMe <b class='flag-5'>AXI4</b>主機(jī)控制器,<b class='flag-5'>AXI4</b>接口高性能版本介紹

    有關(guān)PL端利用AXI總線控制PS端DDR進(jìn)行讀寫(從機(jī)wready信號(hào)一直不拉高)

    怎么判斷他到底采用了這三種握手里面的哪種握手,這實(shí)在令人費(fèi)解。還是PS端的DDR的機(jī)制的問題。 5.31 update: 問題找到部分: 情形一:接口的設(shè)置上,如果是設(shè)置為AXI4,如圖所示, 那么
    發(fā)表于 05-31 12:04

    SoC設(shè)計(jì)中總線協(xié)議AXI4AXI3的主要區(qū)別詳解

    AXI4AXI3是高級(jí)擴(kuò)展接口(Advanced eXtensible Interface)的兩個(gè)不同版本,它們都是用于SoC(System on Chip)設(shè)計(jì)中的總線協(xié)議,用于處理器和其它外設(shè)之間的高速數(shù)據(jù)傳輸。
    的頭像 發(fā)表于 05-10 11:29 ?7119次閱讀
    SoC設(shè)計(jì)中<b class='flag-5'>總線</b>協(xié)議<b class='flag-5'>AXI4</b>與<b class='flag-5'>AXI</b>3的主要區(qū)別詳解

    FPGA通過AXI總線讀寫DDR3實(shí)現(xiàn)方式

    AXI總線由一些核心組成,包括AXI主處理器接口(AXI4)、AXI處理器到協(xié)處理器接口(AXI4-Li
    發(fā)表于 04-18 11:41 ?1312次閱讀

    Xilinx FPGA 1/4/8通道PCIe-DMA控制器IP,高性能應(yīng)用介紹

    ,基于描述符鏈表信息完成自己通道的數(shù)據(jù)傳輸,然后使用MSI中斷發(fā)出描述符完成或錯(cuò)誤的信令。內(nèi)核也提供多達(dá)16個(gè)輸出到Host的用戶中斷信號(hào)。主機(jī)可以通過以下2個(gè)接口訪問用戶邏輯:?AXI4-Lite
    發(fā)表于 03-07 13:54

    PCIe-AXI-Cont用戶手冊(cè)

    Transaction layer的所有功能特性,不僅內(nèi)置DMA控制器,而且具備AXI4用戶接口,提供一個(gè)高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時(shí)適用于ASIC和FPGA。
    發(fā)表于 02-22 09:15 ?3次下載

    PCIe控制器(FPGA或ASIC),PCIe-AXI-Controller

    Transaction Layer的所有功能特性,不僅內(nèi)置DMA控制器,而且具備AXI4用戶接口,提供一個(gè)高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時(shí)適用于ASIC和FPGA。
    的頭像 發(fā)表于 02-21 15:15 ?966次閱讀
    PCIe控制器(FPGA或ASIC),PCIe-<b class='flag-5'>AXI</b>-Controller

    AMBA總線AXI設(shè)計(jì)的關(guān)鍵問題講解

    首先我們看一下針對(duì)AXI接口的IP設(shè)計(jì),在介紹之前我們先回顧一下AXI所具有的一些feature。
    的頭像 發(fā)表于 02-20 17:12 ?1910次閱讀
    AMBA<b class='flag-5'>總線</b>之<b class='flag-5'>AXI</b>設(shè)計(jì)的關(guān)鍵問題講解

    漫談AMBA總線-AXI4協(xié)議的基本介紹

    本文主要集中在AMBA協(xié)議中的AXI4協(xié)議。之所以選擇AXI4作為講解,是因?yàn)檫@個(gè)協(xié)議在SoC、IC設(shè)計(jì)中應(yīng)用比較廣泛。
    發(fā)表于 01-17 12:21 ?2462次閱讀
    漫談AMBA<b class='flag-5'>總線</b>-<b class='flag-5'>AXI4</b>協(xié)議的基本介紹