0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層設(shè)計的8大原則

454398 ? 2023-02-07 17:23 ? 次閱讀

在設(shè)計 PCB(印制電路板)時,需要考慮的一個最基本的問題就是實現(xiàn)電路要求的功能需要多少個布線層、接地平面和電源平面,而印制電路板的布線層、接地平面和電源平面的層數(shù)的確定與電路功能、信號完整性、EMI、EMC、制造成本等要求有關(guān)。對于大多數(shù)的設(shè)計,PCB 的性能要求、目標(biāo)成本、制造技術(shù)和系統(tǒng)的復(fù)雜程度等因素存在許多相互沖突的要求,PCB 的疊層設(shè)計通常是在考慮各方面的因素后折中決定的。高速數(shù)字電路和射須電路通常采用多層板設(shè)計。

下面列出了層疊設(shè)計要注意的 8 個原則:

1. 分層

在多層 PCB 中,通常包含有信號層(S)、電源(P)平面和接地(GND)平面。電源平面和接地平面通常是沒有分割的實體平面,它們將為相鄰信號走線的電流提供一個好的低阻抗的電流返回路徑。信號層大部分位于這些電源或地參考平面層之間,構(gòu)成對稱帶狀線或非對稱帶狀線。多層 PCB 的頂層和底層通常用于放置元器件和少量走線,這些信號走線要求不能太長,以減少走線產(chǎn)生的直接輻射。

2. 確定單電源參考平面(電源平面)

使用去耦電容是解決電源完整性的一個重要措施。去耦電容只能放置在 PCB 的頂層和底層。去耦電容的走線、焊盤,以及過孔將嚴(yán)重影響去耦電容的效果,這就要求設(shè)計時必須考慮連接去耦電容的走線應(yīng)盡量短而寬,連接到過孔的導(dǎo)線也應(yīng)盡量短。例如,在一個高速數(shù)字電路中,可以將去耦電容放置在 PCB 的頂層,將第 2 層分配給高速數(shù)字電路(如處理器)作為電源層,將第 3 層作為信號層,將第 4 層設(shè)置成高速數(shù)字電路地。

此外,要盡量保證由同一個高速數(shù)字器件所驅(qū)動的信號走線以同樣的電源層作為參考平面,而且此電源層為高速數(shù)字器件的供電電源層。

3. 確定多電源參考平面

多電源參考平面將被分割成幾個電壓不同的實體區(qū)域。如果緊靠多電源層的是信號層,那么其附近的信號層上的信號電流將會遭遇不理想的返回路徑,使返回路徑上出現(xiàn)縫隙。對于高速數(shù)字信號,這種不合理的返回路徑設(shè)計可能會帶來嚴(yán)重的問題,所以要求高速數(shù)字信號布線應(yīng)該遠(yuǎn)離多電源參考平面。

4. 確定多個接地參考平面(接地平面)

多個接地參考平面(接地層)可以提供一個好的低阻抗的電流返回路徑,可以減小共模 EMl。接地平面和電源平面應(yīng)該緊密耦合,信號層也應(yīng)該和鄰近的參考平面緊密耦合。減少層與層之間的介質(zhì)厚度可以達(dá)到這個目的。

5. 合理設(shè)計布線組合

一個信號路徑所跨越的兩個層稱為一個“布線組合”。最好的布線組合設(shè)計是避免返回電流從一個參考平面流到另一個參考平面,而是從一個參考平面的一個點(面)流到另一個點(面)。而為了完成復(fù)雜的布線,走線的層間轉(zhuǎn)換是不可避免的。在信號層間轉(zhuǎn)換時,要保證返回電流可以順利地從一個參考平面流到另一個參考平面。在一個設(shè)計中,把鄰近層作為一個布線組合是合理的。如果一個信號路徑需要跨越多個層,將其作為一個布線組合通常不是合理的設(shè)計,因為一個經(jīng)過多層的路徑對于返回電流而言是不通暢的。雖然可以通過在過孔附近放置去耦電容或者減小參考平面間的介質(zhì)厚度等來減小地彈,但也非一個好的設(shè)計。

6. 設(shè)定布線方向

在同一信號層上,應(yīng)保證大多數(shù)布線的方向是一致的,同時應(yīng)與相鄰信號層的布線方向正交。例如,可以將一個信號層的布線方向設(shè)為“Y 軸”走向,而將另一個相鄰的信號層布線方向設(shè)為“X 軸”走向。

7. 采用偶數(shù)層結(jié)構(gòu)

從所設(shè)計的 PCB 疊層可以發(fā)現(xiàn),經(jīng)典的疊層設(shè)計幾乎全部是偶數(shù)層的,而不是奇數(shù)層的,這種現(xiàn)急是由多種因素造成的,如下所示。

從印制電路板的制造工藝可以了解到,電路板中的所有導(dǎo)電層救在芯層上,芯層的材料一般是雙面覆板,當(dāng)全面利用芯層時,印制電路板的導(dǎo)電層數(shù)就為偶數(shù)。

偶數(shù)層印制電路板具有成本優(yōu)勢。由于少一層介質(zhì)和覆銅,故奇數(shù)層印制電路板原材料的成本略低于偶數(shù)層的印制電路板的成本。但因為奇數(shù)層印制電路板需要在芯層結(jié)構(gòu)工藝的基礎(chǔ)上增加非標(biāo)準(zhǔn)的層疊芯層黏合工藝,故造成奇數(shù)層印制電路板的加工成本明顯高于偶數(shù)層印制電路板。與普通芯層結(jié)構(gòu)相比,在芯層結(jié)構(gòu)外添加覆銅將會導(dǎo)致生產(chǎn)效率下降,生產(chǎn)周期延長。在層壓黏合以前,外面的芯層還需要附加的工藝處理,這增加了外層被劃傷和錯誤蝕刻的風(fēng)險。增加的外層處理將會大幅度提高制造成本。

當(dāng)印制電路板在多層電路黏合工藝后,其內(nèi)層和外層在冷卻時,不同的層壓張力會使印制電路板上產(chǎn)生不同程度上的彎曲。而且隨著電路板厚度的增加,具有兩個不同結(jié)構(gòu)的復(fù)合印制電路板彎曲的風(fēng)險就越大。奇數(shù)層電路板容易彎曲,偶數(shù)層印制電路板可以避免電路板彎曲。

在設(shè)計時,如果出現(xiàn)了奇數(shù)層的疊層,可以采用下面的方法來增加層數(shù)。

如果設(shè)計印制電路板的電源層為偶數(shù)而信號層為奇數(shù),則可采用增加信號層的方法。增加的信號層不會導(dǎo)致成本的增加,反而可以縮短加工時間、改善印制電路板質(zhì)量。

如果設(shè)計印制電路板的電源層為奇數(shù)而信號層為偶數(shù),則可采用增加電源層這種方法。而另一個簡單的方法是在不改變其他設(shè)置的情況下在層疊中間加一個接地層,即先按奇數(shù)層印制電路板布線,再在中間復(fù)制一個接地層。

微波電路和混合介質(zhì)(介質(zhì)有不同介電常數(shù))電路中,可以在接近印制電路板層疊中央增加一個空白信號層,這樣可以最小化層疊不平衡性。

8. 成本考慮

在制造成本上,在具有相同的 PCB 面積的情況下,多層電路板的成本肯定比單層和雙層電路板高,而且層數(shù)越多,成本越高。但在考慮實現(xiàn)電路功能和電路板小型化,保證信號完整性、EMl、EMC 等性能指標(biāo)等因素時,應(yīng)盡量使用多層電路板。綜合評價,多層電路板與單雙層電路板兩者的成本差異并不會比預(yù)期的高很多。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17719

    瀏覽量

    250217
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397952
  • 信號
    +關(guān)注

    關(guān)注

    11

    文章

    2791

    瀏覽量

    76778
收藏 人收藏

    評論

    相關(guān)推薦

    如何根據(jù)貼片電感參數(shù)進行選型

    如何根據(jù)貼片電感參數(shù)進行選型 gujing 編輯:谷景電子 對于大部分電子設(shè)備來說,貼片電感的選擇是一個特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章中
    的頭像 發(fā)表于 10-18 19:14 ?203次閱讀

    對等通信原則體現(xiàn)的優(yōu)點有哪些

    對等通信原則是計算機網(wǎng)絡(luò)中的一個重要概念,它指的是在網(wǎng)絡(luò)的不同之間進行通信時,每一只與它的對等進行通信,而不需要關(guān)心其他
    的頭像 發(fā)表于 09-09 17:23 ?375次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號
    的頭像 發(fā)表于 07-23 11:36 ?1474次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?556次閱讀

    谷景揭秘貼片電感精度是不是越高越好

    谷景揭秘貼片電感精度是不是越高越好 編輯:谷景電子 貼片電感 是電子電路中非常重要的一種電感元件,它是通過磁環(huán)上繞制線圈來實現(xiàn)電感的作用。大家都知道的是,在電感線圈的精度等級是
    的頭像 發(fā)表于 05-15 15:48 ?324次閱讀

    什么是PCBPCB設(shè)計原則

    對于信號,通常每個信號都與內(nèi)電直接相鄰,與其他信號有有效的隔離,以減小串?dāng)_。在設(shè)計過程中,可以考慮多層參考地平面,以增強電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?2444次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計<b class='flag-5'>原則</b>

    鈣鈦礦電池:Topcon與HJT底電池性能對比研究

    異質(zhì)結(jié)電池結(jié)構(gòu)相比Topcon 電池本身更適合: 因為鈣礦電池與異質(zhì)結(jié)電池進行,異質(zhì)結(jié)電池表面本身就是 TCO,異質(zhì)結(jié)電池的產(chǎn)線無需做更改。
    發(fā)表于 03-27 10:42 ?1775次閱讀
    鈣鈦礦<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池:Topcon與HJT底電池性能對比研究

    pcb設(shè)計的基本原則分享 PCB設(shè)計16個原則一定要知道

    PCB設(shè)計的這16個原則你一定要知道
    的頭像 發(fā)表于 03-12 11:19 ?2874次閱讀

    分布式存儲系統(tǒng)的七大原則之二:區(qū)分環(huán)境數(shù)據(jù)與業(yè)務(wù)數(shù)據(jù)

    在之前討論的分布式存儲系統(tǒng)七大原則的第一原則中,我們了解了容災(zāi)切換和數(shù)據(jù)備份的差異?,F(xiàn)在,我們繼續(xù)探索第二原則:區(qū)分環(huán)境數(shù)據(jù)與業(yè)務(wù)數(shù)據(jù)。這一原則強調(diào)了兩種類型數(shù)據(jù)在變化頻率、價值以及數(shù)
    的頭像 發(fā)表于 03-11 09:42 ?364次閱讀

    PCB結(jié)構(gòu)與阻抗計算筆記分享

    1.PCB結(jié)構(gòu)與阻抗計算1.1.Core和PPPCB由Core和Prepreg(半固化片)組成。Core是覆銅板(通常是FR4—玻璃纖維&環(huán)氧基樹脂),Core的上下表面之間填充的是固態(tài)
    的頭像 發(fā)表于 01-25 17:15 ?1.2w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)與阻抗計算筆記分享

    PCB設(shè)計優(yōu)化ESD性能設(shè)計

    良好的PCB設(shè)計能夠為高速信號回流提供完整的路徑,縮小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?583次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計優(yōu)化ESD性能設(shè)計

    軟件測試的7大原則,你漏了幾條?

    大多數(shù)人都會猜到,同時打開很多個不同的應(yīng)用程序。 因此,如果你正在測試此操作系統(tǒng),你將發(fā)現(xiàn)多任務(wù)活動場景很可能會發(fā)現(xiàn)缺陷,需要對其進行深入的測試。 2缺陷集群性(2/8原則)(Defect
    發(fā)表于 01-18 09:39

    PCB設(shè)計示例詳解

    對于兩板來說,由于板層數(shù)量少,已經(jīng)不存在的問題??刂艵MI輻射主要從布線和布局來考慮;單層板和雙層板的電磁兼容問題越來越突出。造成這種現(xiàn)象的主要原因就是因信號回路面積過大,不僅產(chǎn)生了較強的電磁輻射,而且使電路對外界干擾敏感
    發(fā)表于 01-03 15:06 ?375次閱讀

    4以上的PCB設(shè)計,如何選取合適的方案?

    如果主元件面設(shè)計在BOTTOM或關(guān)鍵信號線在BOTTOM的話,則第三需排在一個完整地平面。在厚設(shè)置時,地平面層和電源平面層之間的芯板厚度同樣不宜過厚。
    發(fā)表于 01-03 15:04 ?960次閱讀

    各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)設(shè)計

    今天畫了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。
    發(fā)表于 01-02 10:10 ?902次閱讀
    各種<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)的<b class='flag-5'>PCB</b>圖內(nèi)部架構(gòu)設(shè)計