0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的8大技術(shù)要點,點進來看看?

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-10-30 12:16 ? 次閱讀

1. 面積與速度的平衡與互換

這里的面積指一個設(shè)計消耗 FPGA/CPLD 的邏輯資源的數(shù)量,對于 FPGA 可以用消耗的 FF(觸發(fā)器)和 LUT(查找表)來衡量,更一般的衡量方式可以用設(shè)計所占的等價邏輯門數(shù)。

速度指設(shè)計在芯片上穩(wěn)定運行所能達到的最高頻率,這個頻率由設(shè)計的時序狀況來決定,以及設(shè)計滿足的時鐘要求:PAD to PAD time 、Clock Setup Time、Clock Hold Time、Clock-to-Output Delay 等眾多時序特征量密切相關(guān)。

面積和速度這兩個指標貫穿 FPGA/CPLD 設(shè)計的時鐘,是設(shè)計質(zhì)量的評價的終極標準 ——面積和速度是一對對立統(tǒng)一的矛盾體。

要求一個同時具備設(shè)計面積最小、運行頻率最高是不現(xiàn)實的。更科學的設(shè)計目標應(yīng)該是在滿足設(shè)計時序要求(包括對設(shè)計頻率的要求)的前提下,占用最小的芯片面積?;蛘咴谒?guī)定的面積下,是設(shè)計的時序余量更大、頻率跑的更高。這兩種目標充分體現(xiàn)了面積和速度的平衡的思想。

作為矛盾的兩個組成部分,面積和速度的地位是不一樣的。相比之下,滿足時序、工作頻率的要求更重要一些,當兩者沖突時,采用速度優(yōu)先的準則。

從理論上講,如果一個設(shè)計時序余量較大,所能跑的速度遠遠高于設(shè)計要求,那么就通過功能模塊的復用來減少整個設(shè)計消耗的芯片面積,這就是用速度的優(yōu)勢換取面積的節(jié)約。反之,如果一個設(shè)計的時序要求很高,普通方法達不到設(shè)計頻率,那么一般可以通過將數(shù)據(jù)流串并轉(zhuǎn)換,并行復制多個操作模塊,對整個設(shè)計采取乒乓操作和串并轉(zhuǎn)換的思想運行。

2.硬件原則

硬件原則主要針對 HDL 代碼編寫而言:Verilog 是采用了 C 語言形式的硬件的抽象,它的本質(zhì)作用在于描述硬件,它的最終實現(xiàn)結(jié)果是芯片內(nèi)部的實際電路。所以評判一段 HDL 代碼的優(yōu)劣的最終標準是:其描述并實現(xiàn)的硬件電路的性能,包括面積和速度兩個方面。

評價一個設(shè)計的代碼水平較高,僅僅是說這個設(shè)計是由硬件想 HDL 代碼這種表現(xiàn)形式的轉(zhuǎn)換更加流暢、合理。而一個設(shè)計最終性能,在更大程度上取決于設(shè)計工程師所構(gòu)想的硬件實現(xiàn)方案的效率以及合理性。(HDL 代碼僅僅是硬件設(shè)計的表達形式之一)

初學者片面追求代碼的整潔、簡短,是錯誤的,是與 HDL 的標準背道而馳的。正確的編碼方法,首先要做到對所需實現(xiàn)的硬件電路胸有成竹,對該部分的硬件的結(jié)構(gòu)和連接十分清晰,然后再用適當?shù)?HDL 語句表達出來即可。

另外,Verilog 作為一種 HDL 語言,是分層次的。系統(tǒng)級 -- 算法級 -- 寄存器傳輸級 -- 邏輯級 -- 門級 -- 開關(guān)級。構(gòu)建優(yōu)先級樹會消耗大量的組合邏輯,所以如果能夠使用 case 的地方,盡量使用 case 代替 if.....else......

3. 系統(tǒng)原則

系統(tǒng)原則包含兩個層次的含義:更高層面上看,是一個硬件系統(tǒng),一塊單板如何進行模塊花費和任務(wù)分配,什么樣的算法和功能適合放在 FPGA 里面實現(xiàn),什么樣的算法和功能適合放在 DSP/CPU 里面實現(xiàn),以及 FPGA 的規(guī)模估算數(shù)據(jù)接口設(shè)計等。具體到 FPGA 設(shè)計就要對設(shè)計的全局有個宏觀上的合理安排,比如時鐘域、模塊復用、約束、面積、速度等問題,在系統(tǒng)上模塊的優(yōu)化最為重要。

一般來說實時性要求高,頻率快的功能模塊適合 FPGA 實現(xiàn)。而 FPGA 和 CPLD 相比,更適合實現(xiàn)規(guī)模較大、頻率較高、寄存器較多的設(shè)計。使用 FPGA/CPLD 設(shè)計時,應(yīng)該對芯片內(nèi)部的各種底層硬件資源,和可用的設(shè)計資源有一個較深刻的認識。

比如 FPGA 一般觸發(fā)器資源豐富,CPLD 的組合邏輯資源更加豐富。FPGA/CPLD 一般是由底層可編程硬件單元、BRAM、布線資源、可配置 IO 單元、時鐘資源等構(gòu)成。

底層可編程硬件單元一般由觸發(fā)器和查找表組成。Xilinx 的底層可編程硬件資源較 SLICE,由兩個 FF 和 2 個 LUT 構(gòu)成。Altera 的底層硬件資源叫 LE,由 1 個 FF 和 1 個 LUT 構(gòu)成。使用片內(nèi) RAN 可以實現(xiàn)單口 RAM、雙口 RAM、同步 / 異步 FIFO、ROM、CAM 等常用單元模塊。

一般的 FPGA 系統(tǒng)規(guī)劃的簡化流程

4. 同步設(shè)計原則

異步電路的邏輯核心是用組合邏輯電路實現(xiàn),比如異步的 FIFO/RAM 讀寫信號,地址譯碼等電路。電路的主要信號、輸出信號等并不依賴于任何一個時鐘性信號,不是由時鐘信號驅(qū)動 FF 產(chǎn)生的。異步時序電路的最大缺點是容易產(chǎn)生毛刺,在布局布線后仿真和用邏輯分析儀觀測實際信號時,這種毛刺尤其明顯。

同步時序電路的核心邏輯用各種各樣的觸發(fā)器實現(xiàn),電路的主要信號、輸出信號都是由某個時鐘沿驅(qū)動觸發(fā)器產(chǎn)生出來的。同步時序電路可以很好的避免毛刺,布局布線后仿真,和用邏輯分析儀采樣實際工作信號都沒有毛刺。

是否時序電路一定比異步電路使用更多的資源呢?從單純的 ASCI 設(shè)計來看,大約需要 7 個門來實現(xiàn)一個 D 觸發(fā)器,而一個門即可實現(xiàn)一個 2 輸入與非門,所以一般來說,同步時序電路比異步電路占用更大的面積。(FPGA/CPLD 中不同,主要是因為單元塊的計算方式)

如何實現(xiàn)同步時序電路的延時?異步電路產(chǎn)生延時的一般方法是插入一個 Buffer、兩級與非門等,這種延時調(diào)整手段是不適用同步時序設(shè)計思想的。首先要明確一點 HDL 語法中的延時控制語法,是行為級的代碼描述,常用于仿真測試激勵,但是在電路綜合是會被忽略,并不能啟動延時作用。

同步時序電路的延時一般是通過時序控制完成的,換句話說,同步時序電路的延時被當做一個電路邏輯來設(shè)計。對于比較大的和特殊定時要求的延時,一般用高速時鐘產(chǎn)生一個計數(shù)器,通過計數(shù)器的計數(shù)控制延遲;對于比較小的延時,可以用 D 觸發(fā)器打一下,這種做法不僅僅使信號延時了一個時鐘周期,而且完成了信號與時鐘的初次同步,在輸入信號采樣和增加時序約束余量中使用。

同步時序電路的時鐘如何產(chǎn)生?時鐘的質(zhì)量和穩(wěn)定性直接決定著同步時序電路的性能。輸入信號的同步時序電路要求對輸入信號進行同步化,如果輸入數(shù)據(jù)的節(jié)拍和本級芯片的處理時鐘同頻,并且建立保持時間匹配,可以直接用本級芯片的主時鐘對輸入數(shù)據(jù)寄存器采樣,完成輸入數(shù)據(jù)的同步化。如果輸入數(shù)據(jù)和本級芯片的處理時鐘是異步的,特別是頻率不匹配的時候,則要用處理時鐘對輸入數(shù)據(jù)做兩次寄存器采樣,才能完成輸入數(shù)據(jù)的同步化。

是不是定義為 Reg 型,就一定綜合成寄存器,并且是同步時序電路呢?答案的否定的。Verilog 中最常用的兩種數(shù)據(jù)類型 Wire 和 Reg,一般來說,Wire 型指定書數(shù)據(jù)和網(wǎng)線通過組合邏輯實現(xiàn),而 reg 型指定的數(shù)據(jù)不一定就是用寄存器實現(xiàn)。

5. 乒乓操作

“ 乒乓操作 ” 是一個常常應(yīng)用于數(shù)據(jù)流控制的處理技巧,乒乓操作的處理流程為:輸入數(shù)據(jù)流通過 “ 輸入數(shù)據(jù)選擇單元 ” 將數(shù)據(jù)流等時分配到兩個數(shù)據(jù)緩沖區(qū),數(shù)據(jù)緩沖模塊可以為任何存儲模塊,比較常用的存儲單元為雙口 RAM(DPRAM) 、單口 RAM(SPRAM) 、 FIFO 等。

在第一個緩沖周期,將輸入的數(shù)據(jù)流緩存到 “ 數(shù)據(jù)緩沖模塊 1” ;在第 2 個緩沖周期,通過 “ 輸入數(shù)據(jù)選擇單元 ” 的切換,將輸入的數(shù)據(jù)流緩存到 “ 數(shù)據(jù)緩沖模塊 2” ,同時將 “ 數(shù)據(jù)緩沖模塊 1” 緩存的第 1 個周期數(shù)據(jù)通過 “ 輸入數(shù)據(jù)選擇單元 ” 的選擇,送到 “ 數(shù)據(jù)流運算處理模塊 ” 進行運算處理;在第 3 個緩沖周期通過 “ 輸入數(shù)據(jù)選擇單元 ” 的再次切換,將輸入的數(shù)據(jù)流緩存到 “ 數(shù)據(jù)緩沖模塊 1” ,同時將 “ 數(shù)據(jù)緩沖模塊 2” 緩存的第 2 個周期的數(shù)據(jù)通過 “ 輸入數(shù)據(jù)選擇單元 ” 切換,送到 “ 數(shù)據(jù)流運算處理模塊 ” 進行運算處理。如此循環(huán)。

典型的乒乓操作方法

乒乓操作的最大特點是,通過輸入數(shù)據(jù)選擇單元和輸出數(shù)據(jù)選擇單元、進行運算和處理。把乒乓操作模塊當成一個整體,站在兩端看數(shù)據(jù),輸入數(shù)據(jù)和輸出數(shù)據(jù)流都是連續(xù)不斷的,沒有任何停頓,因此非常適合對數(shù)據(jù)流進行流水線式處理。所以乒乓操作常常應(yīng)用于流水線式算法,完成數(shù)據(jù)的無縫緩沖和處理。

乒乓操作的第二個優(yōu)點是可以節(jié)約緩沖區(qū)空間。比如在 WCDMA 基帶應(yīng)用中,1 幀是由 15 個時隙組成的,有時需要將 1 整幀的數(shù)據(jù)延時一個時隙后處理,比較直接的方法就是將這幀數(shù)據(jù)緩存起來,然后延時一個時隙,進行處理。這時緩沖區(qū)的長度為 1 幀的數(shù)據(jù)長,假設(shè)數(shù)據(jù)速率是 3.84Mb/s,1 幀 10ms,此時需要緩沖區(qū)的長度是 38400bit,如果采用乒乓操作,只需定義兩個緩沖 1 時隙的數(shù)據(jù) RAM,當向一個 RAM 寫數(shù)據(jù)時,從另一塊 RAM 讀數(shù)據(jù),然后送到處理單元處理,此時每塊 RAM 的容量僅需 2560bit,2 塊加起來 5120bit 的容量。

乒乓操作用低速模塊處理高速數(shù)據(jù)流

另外,巧妙運用乒乓操作還可以達到用低速模塊處理高速數(shù)據(jù)流的效果。數(shù)據(jù)緩沖模塊采用了雙口 RAM ,并在 DPRAM 后引入了一級數(shù)據(jù)預處理模塊,這個數(shù)據(jù)預處理可以根據(jù)需要的各種數(shù)據(jù)運算,比如在 WCDMA 設(shè)計中,對輸入數(shù)據(jù)流的解擴、解擾、去旋轉(zhuǎn)等。假設(shè)端口 A 的輸入數(shù)據(jù)流的速率為 100Mbps ,乒乓操作的緩沖周期是 10ms 。

6. 串并轉(zhuǎn)換設(shè)計技巧

串并轉(zhuǎn)換是 FPGA 設(shè)計的一個重要技巧,它是數(shù)據(jù)流處理的常用手段,也是面積與速度互換思想的直接體現(xiàn)。串并轉(zhuǎn)換的實現(xiàn)方法多種多樣,根據(jù)數(shù)據(jù)的排序和數(shù)量的要求,可以選用寄存器、 RAM 等實現(xiàn)。

前面在乒乓操作中就是通過 DPRAM 實現(xiàn)了數(shù)據(jù)流的串并轉(zhuǎn)換,而且由于使用了 DPRAM ,數(shù)據(jù)的緩沖區(qū)可以開得很大,對于數(shù)量比較小的設(shè)計可以采用寄存器完成串并轉(zhuǎn)換。如無特殊需求,應(yīng)該用同步時序設(shè)計完成串并之間的轉(zhuǎn)換。比如數(shù)據(jù)從串行到并行,數(shù)據(jù)排列順序是高位在前,可以用下面的編碼實現(xiàn):prl_temp<={prl_temp,srl_in}。

其中, prl_temp 是并行輸出緩存寄存器, srl_in 是串行數(shù)據(jù)輸入。對于排列順序有規(guī)定的串并轉(zhuǎn)換,可以用 case 語句判斷實現(xiàn)。對于復雜的串并轉(zhuǎn)換,還可以用狀態(tài)機實現(xiàn)。串并轉(zhuǎn)換的方法比較簡單,在此不必贅述。

7.流水線操作設(shè)計思想

首先需要聲明的是,這里所講述的流水線是指一種處理流程和順序操作的設(shè)計思想,并非 FPGA 、 ASIC 設(shè)計中優(yōu)化時序所用的 “Pipelining” 。

流水線處理是高速設(shè)計中的一個常用設(shè)計手段。如果某個設(shè)計的處理流程分為若干步驟,而且整個數(shù)據(jù)處理是 “ 單流向 ” 的,即沒有反饋或者迭代運算,前一個步驟的輸出是下一個步驟的輸入,則可以考慮采用流水線設(shè)計方法來提高系統(tǒng)的工作頻率。

流水線設(shè)計的結(jié)構(gòu)

流水線設(shè)計的基本結(jié)構(gòu)為:將適當劃分的 n 個操作步驟單流向串聯(lián)起來。流水線操作的最大特點和要求是,數(shù)據(jù)流在各個步驟的處理從時間上看是連續(xù)的,如果將每個操作步驟簡化假設(shè)為通過一個 D 觸發(fā)器 ( 就是用寄存器打一個節(jié)拍 ) ,那么流水線操作就類似一個移位寄存器組,數(shù)據(jù)流依次流經(jīng) D 觸發(fā)器,完成每個步驟的操作。

流水線設(shè)計時序

流水線設(shè)計的一個關(guān)鍵在于整個設(shè)計時序的合理安排,要求每個操作步驟的劃分合理。如果前級操作時間恰好等于后級的操作時間,設(shè)計最為簡單,前級的輸出直接匯入后級的輸入即可;如果前級操作時間大于后級的操作時間,則需要對前級的輸出數(shù)據(jù)適當緩存才能匯入到后級輸入端;如果前級操作時間恰好小于后級的操作時間,則必須通過復制邏輯,將數(shù)據(jù)流分流,或者在前級對數(shù)據(jù)采用存儲、后處理方式,否則會造成后級數(shù)據(jù)溢出。

在 WCDMA 設(shè)計中經(jīng)常使用到流水線處理的方法,如 RAKE 接收機、搜索器、前導捕獲等。流水線處理方式之所以頻率較高,是因為復制了處理模塊,它是面積換取速度思想的又一種具體體現(xiàn)。

8. 數(shù)據(jù)接口的同步方法

數(shù)據(jù)接口的同步是 FPGA/CPLD 設(shè)計的一個常見問題,也是一個重點和難點,很多設(shè)計不穩(wěn)定都是源于數(shù)據(jù)接口的同步有問題。在電路圖設(shè)計階段,一些工程師手工加入 BUFT 或者非門調(diào)整數(shù)據(jù)延遲,從而保證本級模塊的時鐘對上級模塊數(shù)據(jù)的建立、保持時間要求。

還有一些工程師為了有穩(wěn)定的采樣,生成了很多相差 90 度的時鐘信號,時而用正沿打一下數(shù)據(jù),時而用負沿打一下數(shù)據(jù),用以調(diào)整數(shù)據(jù)的采樣位置。這兩種做法都十分不可取,因為一旦芯片更新?lián)Q代或者移植到其它芯片 組的芯片上,采樣實現(xiàn)必須重新設(shè)計。而且,這兩種做法造成電路實現(xiàn)的余量不夠,一旦外界條件變換 ( 比如溫度升高 ) ,采樣時序就有可能完全紊亂,造成電路癱瘓。

輸入、輸出的延時 ( 芯片間、 PCB 布線、一些驅(qū)動接口元件的延時等 ) 不可測,或者有可能變動的條件下,如何完成數(shù)據(jù)同步?對于數(shù)據(jù)的延遲不可測或變動,就需要建立同步機制,可以用一個同步使能或同步指示信號。另外,使數(shù)據(jù)通過 RAM 或者 FIFO 的存取,也可以達到數(shù)據(jù)同步目的。

設(shè)計數(shù)據(jù)接口同步是否需要添加約束?建議最好添加適當?shù)募s束,特別是對于高速設(shè)計,一定要對周期、建立、保持時間等添加相應(yīng)的約束。這里附加約束的作用有兩點:提高設(shè)計的工作頻率,滿足接口數(shù)據(jù)同步要求;獲得正確的時序分析報告。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21796

    瀏覽量

    605492
收藏 人收藏

    評論

    相關(guān)推薦

    擺盤機無法采集待機、運行、報警狀態(tài)等情況時,如何通過深控技術(shù)研發(fā)的“不需要點表的工業(yè)網(wǎng)關(guān)”來解決

    深控技術(shù)研發(fā)的 “不需要點表的工業(yè)網(wǎng)關(guān)” 采用先進的智能數(shù)據(jù)采集技術(shù)。它通過多種通信接口(如以太網(wǎng)、RS485 等)與擺盤機的控制系統(tǒng)相連接。該網(wǎng)關(guān)能夠自動識別設(shè)備的運行數(shù)據(jù)格式和通信協(xié)議,無需復雜的
    的頭像 發(fā)表于 12-25 17:26 ?206次閱讀
    擺盤機無法采集待機、運行、報警狀態(tài)等情況時,如何通過深控<b class='flag-5'>技術(shù)</b>研發(fā)的“不需<b class='flag-5'>要點</b>表的工業(yè)網(wǎng)關(guān)”來解決

    不需要點表的邊緣網(wǎng)關(guān)對網(wǎng)方案:實現(xiàn)設(shè)備遠程監(jiān)控與維護,PLC程序的便捷異地下載與更新,以及數(shù)據(jù)的實

    您是否正在為設(shè)備異地運維而煩惱?是否希望實現(xiàn)PLC程序的異地快速下載與更新?是否渴望實現(xiàn)異地數(shù)據(jù)的高效共享與同步?或是正在尋找穩(wěn)定可靠的異地組網(wǎng)方案? 我們的不需要點表的邊緣網(wǎng)關(guān)對網(wǎng)方案,正是為
    的頭像 發(fā)表于 12-03 10:20 ?204次閱讀
    不需<b class='flag-5'>要點</b>表的邊緣網(wǎng)關(guān)<b class='flag-5'>點</b>對網(wǎng)方案:實現(xiàn)設(shè)備遠程監(jiān)控與維護,PLC程序的便捷異地下載與更新,以及數(shù)據(jù)的實

    FPGA復位的8種技巧

    FPGA 設(shè)計中,復位起到的是同步信號的作用,能夠?qū)⑺械拇鎯υO(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計中,設(shè)計人員一般把全局復位作為一個外部引腳來實現(xiàn),在加電的時候初始化設(shè)計。全局復位引腳與任何
    的頭像 發(fā)表于 11-16 10:18 ?396次閱讀
    <b class='flag-5'>FPGA</b>復位的<b class='flag-5'>8</b>種技巧

    基于深控技術(shù) “不需要點表的邊緣計算網(wǎng)關(guān)” 的物聯(lián)網(wǎng)解決方案

    深控技術(shù)研發(fā)的 “不需要點表的邊緣計算網(wǎng)關(guān)” 物聯(lián)網(wǎng)解決方案憑借其無需表配置、強大的邊緣計算能力、高度安全可靠以及廣泛的設(shè)備兼容性等優(yōu)勢,能夠在多個行業(yè)的物聯(lián)網(wǎng)應(yīng)用場景中發(fā)揮重要作用,幫助企業(yè)高效實現(xiàn)物聯(lián)網(wǎng)項目的部署與運營,提
    的頭像 發(fā)表于 11-15 11:51 ?308次閱讀
    基于深控<b class='flag-5'>技術(shù)</b> “不需<b class='flag-5'>要點</b>表的邊緣計算網(wǎng)關(guān)” 的物聯(lián)網(wǎng)解決方案

    深控技術(shù) “不需要點表的工業(yè)網(wǎng)關(guān)” 在機械加工中的解決方案及實施案例

    設(shè)備之間的數(shù)據(jù)采集、傳輸與協(xié)同工作變得愈發(fā)重要。深控技術(shù)研發(fā)的 “不需要點表的工業(yè)網(wǎng)關(guān)” 為機械加工企業(yè)提供了一種創(chuàng)新的解決方案,有效解決了傳統(tǒng)工業(yè)網(wǎng)關(guān)在使用過程中面臨的諸多痛,極大地提升了生產(chǎn)效率和管理效能。
    的頭像 發(fā)表于 11-07 10:25 ?262次閱讀
    深控<b class='flag-5'>技術(shù)</b> “不需<b class='flag-5'>要點</b>表的工業(yè)網(wǎng)關(guān)” 在機械加工中的解決方案及實施案例

    iLight混合光源 激光與LED技術(shù)的結(jié)合

    51camera機器視覺產(chǎn)品資料查詢平臺的光源種類比較豐富,今天我們一起來看看其合作廠商iCore的明星產(chǎn)品iLight混合光源,該產(chǎn)品提供了比LED更高的亮度,作為傳統(tǒng)LED和氙氣燈的替代品
    的頭像 發(fā)表于 08-10 08:35 ?794次閱讀
    iLight混合<b class='flag-5'>點</b>光源  激光與LED<b class='flag-5'>技術(shù)</b>的結(jié)合

    LED顯示屏各大組成部件及安裝要點

    LED顯示屏主要的組成部件是:單元板、電源、控制卡、連線單元板背面、單元板正面、開關(guān)電源和LED條屏控制卡。下面我們分別來看看各個組成部分及其安裝要點:1... LED顯示屏主要的組成部件是:單元板
    的頭像 發(fā)表于 07-29 09:33 ?714次閱讀

    大咖解析:LED顯示屏各大組成部件及安裝要點

    LED顯示屏主要的組成部件是:單元板、電源、控制卡、連線單元板背面、單元板正面、開關(guān)電源和LED條屏控制卡。下面我們分別來看看各個組成部分及其安裝要點:1... LED顯示屏主要的組成部件是:單元板
    的頭像 發(fā)表于 07-19 08:38 ?1197次閱讀

    FPGA技術(shù)的主要應(yīng)用

    FPGA(Field-Programmable Gate Array)技術(shù),即現(xiàn)場可編程門陣列,是一種可編程邏輯設(shè)備,它允許設(shè)計人員根據(jù)具體需求進行靈活的硬件配置和功能實現(xiàn)。由于其高度的可重構(gòu)性
    的頭像 發(fā)表于 07-17 16:38 ?2991次閱讀

    基于FPGA的CCD工業(yè)相機系統(tǒng)設(shè)計

    基于FPGA的CCD工業(yè)相機系統(tǒng)設(shè)計是一個綜合性的項目,它結(jié)合了硬件電路設(shè)計、FPGA編程以及圖像處理技術(shù)。以下是一個詳細的系統(tǒng)設(shè)計方案,包括設(shè)計概述、硬件架構(gòu)、FPGA編程
    的頭像 發(fā)表于 07-17 11:24 ?1335次閱讀

    FPGA的學習筆記---FPGA的開發(fā)流程

    與通常的單片機應(yīng)用開發(fā)不同,FPGA有自己的開發(fā)流程。但具體上怎樣操作,作為初學者,沒有一經(jīng)驗。網(wǎng)站獎勵的清華FPGA需要的開發(fā)軟件,到目前還沒有安裝成功。暫且先看看相關(guān)學習,慢慢積
    發(fā)表于 06-23 14:47

    M8連接器5芯關(guān)鍵要點與注意事項有哪些

      德索工程師說道M8連接器5芯,作為一種廣泛應(yīng)用于工業(yè)自動化、通信、汽車等領(lǐng)域的電氣連接器,其性能的穩(wěn)定性和可靠性對于整個系統(tǒng)的運行至關(guān)重要。以下將詳細探討M8連接器5芯的關(guān)鍵要點與注意事項,以確保其在實際應(yīng)用中的高效、安全運
    的頭像 發(fā)表于 04-30 17:29 ?762次閱讀
    M<b class='flag-5'>8</b>連接器5芯關(guān)鍵<b class='flag-5'>要點</b>與注意事項有哪些

    TSMaster 2024.04 最新版已上線,來看看新增了哪些實用功能

    ,其中期待已久的DoIP診斷功能終于在最新升級版本里可以實現(xiàn)!同時對仿真模塊、API接口、工具箱模塊等進行了更新。一起來看看吧!軟件更新方式1.直接在已有的軟件中點擊
    的頭像 發(fā)表于 04-29 08:21 ?1836次閱讀
    TSMaster 2024.04 最新版已上線,<b class='flag-5'>來看看</b>新增了哪些實用功能

    fpga封裝技術(shù)有哪些應(yīng)用領(lǐng)域

    總的來說,FPGA封裝技術(shù)憑借其高性能、靈活性和可靠性,在多個領(lǐng)域發(fā)揮著重要作用。隨著技術(shù)的不斷進步和應(yīng)用需求的增長,FPGA封裝技術(shù)的應(yīng)用
    的頭像 發(fā)表于 03-26 15:49 ?658次閱讀

    科普 | 一文了解FPGA技術(shù)知識

    架構(gòu) FPGA 硬件三大指標:制程、門級數(shù)及 SERDES 速率,配套 EDA 軟件工具同樣重要。比較 FPGA 產(chǎn)品可以從技術(shù)指標入手。從 FPGA 內(nèi)部結(jié)構(gòu)
    發(fā)表于 03-08 14:57