0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

輸入阻抗和輸入電容

工程師 ? 來源:8號線攻城獅 ? 作者:8號線攻城獅 ? 2020-10-27 09:47 ? 次閱讀

下圖 1 形象的說明了運放的輸入端阻抗的特性。主要有兩個參數(shù),輸入阻抗和輸入電容。對于電壓反饋型運入,輸入阻抗主要由輸入級的決定,一般BJT輸入級的運放。的共模輸入阻抗會大于40MΩ。差模輸入阻抗大于200GΩ。對于JFET和CMOS輸入級的運放,輸入阻抗要大的多。這個阻抗通常表現(xiàn)為電阻性。作為常識被我們所熟知。

圖 1 運放輸入端阻抗特性

更值得我們多加關(guān)注的是運放的輸入電容。這個參數(shù)通常在datasheet的表格中所列出,但常被忽視。運放的輸入電容,通常分為共模輸入電容Ccm和差模輸入電容Cdiff。如下圖 2 是OPA333的datasheet中列出的輸入電容。

圖 2 OPA333的輸入電容

對于有EMI抑制特性的運放,如LMV832,它的輸入電容會被設(shè)計的正大的些。下圖 3 是帶EMI抑制功能的LMV832的輸入電容值。

圖 3

運放的輸入共模電容Ccm 和差模電容 Cdiff會形成運放的輸入電容 Cin。在許多應(yīng)用中,運算放大器的輸入電容都不會造成問題。但在某些應(yīng)用中會引起放大電路的不穩(wěn)定。尤其是反向輸入端的電容,是放大電路不穩(wěn)定的幾大罪魁禍首之一。如下圖 4 所示是運放在有輸入電容的影響下的模型。

圖 4 等效模型

這個反向輸入端的電容會在運放的環(huán)路增益中引入一個極點。正是這個極點的存在,在某些條件下,可能會引起放大電路的不穩(wěn)定。

運放輸入電容引入的極點如下式。即使這個極點0-dB交截越頻率之內(nèi),而是非??拷?-dB交越頻率,它也有可能引起問題。在這個極點的頻率點上,相位會有45度的相位延遲,它很可能減少放大電路的相位裕度。如放大電路的0-dB交截越頻率是2MHz。在2MHz處的相位裕度是89°。如果這個極點的頻率點也在2MHz處,它將使相位裕度減少45°。而變?yōu)棣?= 89° – 45° = 44°。44度的相位裕度就顯得的不夠了。

通常放大電路的輸入電容不只由運放的輸入電容組成,還包括布線引起的雜散電容和引腳電容。應(yīng)盡量避免運算放大器反相輸入端存在外部雜散電容,尤其是在高速應(yīng)用中。反相輸入周圍區(qū)域應(yīng)去除接地層,從而最大程度地減小PC板雜散電容,此外,該引腳的所有連接都應(yīng)盡量短。

在一些應(yīng)用,常會加入反饋電容來增加放大電路的穩(wěn)定,加入反饋電容后的電路的環(huán)路增益為,可見反饋補償電容給環(huán)路增益中引入了一個零點。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關(guān)注

    關(guān)注

    172

    文章

    5914

    瀏覽量

    172253
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6045

    瀏覽量

    150341
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    958

    瀏覽量

    45959
收藏 人收藏

    評論

    相關(guān)推薦

    ADS8863輸入阻抗如何計算?

    輸入阻抗。但ADS8863手冊中沒有相應(yīng)的input impedance參數(shù)和曲線。請問應(yīng)該如何估算其值? 應(yīng)如何綜合考慮ADC輸入端的抗混疊RC濾波電路和ADC內(nèi)部等效輸入電路(fig47)的
    發(fā)表于 12-19 07:02

    請問ADS1256的差分輸入阻抗怎么測試?

    datasheet 里面的 差分輸入阻抗,分為兩種情況。 第一種是關(guān)閉buffer,此時的不同PGA的差分輸入最骯不同,但基本都在 KΩ的級別。 第二種是開啟buffer,此時的差分輸入阻抗達到 80M 想問下這兩種差分
    發(fā)表于 12-13 14:41

    使用ads1292采集心電時,什么原因會造成輸入阻抗減小?

    在使用ads1292采集心電時,做了一個demo板,進行測試,輸入阻抗達標; 之后由于考慮到解決靜電的問題,進行了大量的鋪銅,其中信號輸入走線被地包裹;再測輸入阻抗,不達標了(前端電路沒有改變) 初步懷疑是否為走線與地之間的寄
    發(fā)表于 12-13 09:34

    輸入阻抗運放在音頻領(lǐng)域的應(yīng)用

    輸入阻抗運放在音頻領(lǐng)域的應(yīng)用
    的頭像 發(fā)表于 11-02 08:06 ?165次閱讀
    高<b class='flag-5'>輸入阻抗</b>運放在音頻領(lǐng)域的應(yīng)用

    使用ADC FFT數(shù)據(jù)進行輸入阻抗測量

    電子發(fā)燒友網(wǎng)站提供《使用ADC FFT數(shù)據(jù)進行輸入阻抗測量.pdf》資料免費下載
    發(fā)表于 10-18 09:38 ?0次下載
    使用ADC FFT數(shù)據(jù)進行<b class='flag-5'>輸入阻抗</b>測量

    AD603輸入阻抗很小,輸入端用電容耦合的必要性在哪里?

    請問,關(guān)于603的級聯(lián)耦合,它輸入阻抗很小,輸入端用電容耦合的必要性在哪里,還有多個數(shù)量級的電容并聯(lián)來級間耦合的,是為了增加可通過的頻帶范圍吧。 而且,雖然理論上是零偏置的交流信號
    發(fā)表于 09-19 08:14

    LMH6552的輸入阻抗怎么算的?

    看了LMH6552的DATASHEET,figure 47中,同相輸入端那里,RG為348,為了將輸入阻抗匹配成50歐姆,為什么那個電阻是56.2????56.2并上348只有48.39歐姆?????求解
    發(fā)表于 09-12 07:13

    影響INA129輸入阻抗的因素有哪些?

    按照圖連接,進行INA129的輸入阻抗測試,計算輸入阻抗測試結(jié)果,計算結(jié)果只有0.65M歐姆,而以前也是相同電路,相同測試方法,測試結(jié)果可以達到5M歐姆以上,在此想問,影響輸入阻抗的因素有哪些?該如何去提高此電路的
    發(fā)表于 09-09 06:08

    THS4521的輸入阻抗怎么計算?

    THS4521數(shù)據(jù)手冊的26頁figure63的電路圖中,與信號源阻抗匹配時,怎么計算全差分運放的輸入阻抗啊??
    發(fā)表于 09-05 07:45

    LMH6401輸入輸入阻抗100歐,需要考慮輸入偏置電流嗎?

    該芯片輸入輸入阻抗100歐,不考慮輸入偏置電流的問題嗎? 另外,根據(jù)手冊提供的ADC驅(qū)動范例,driving circuit必須是50歐的阻抗匹配嗎?還有2.5伏直流偏置?
    發(fā)表于 09-02 07:03

    運放的輸入阻抗是指差分輸入阻抗還是共模輸入阻抗?

    請教各位, 1. 運放的輸入阻抗是指差分輸入阻抗還是共模輸入阻抗? 2. 二者有什么差別呢? 3. 從電路的角度,二者與運放輸入端的連接方式是如何呢?
    發(fā)表于 08-16 06:25

    請問差分輸入阻抗輸入阻抗有什么樣的區(qū)別?

    差分輸入阻抗輸入阻抗有什么樣的區(qū)別?
    發(fā)表于 08-14 07:51

    求助,關(guān)于INA333輸入阻抗的問題求解

    你好,關(guān)于儀表放大器的輸入阻抗一般很大,此時說的輸入阻抗指的是在什么情況的輸入阻抗呢?是電路開路的時候還是?另外,如果我放大器前級有傳感器時,輸入阻抗應(yīng)該是多少呢?如圖:
    發(fā)表于 07-31 07:23

    BUF802高輸入阻抗緩沖器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《BUF802高輸入阻抗緩沖器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-06 10:19 ?0次下載
    BUF802高<b class='flag-5'>輸入阻抗</b>緩沖器數(shù)據(jù)表

    輸入阻抗與輸出阻抗的概念

    在電子學(xué)和電路理論中,阻抗是一個核心的概念,它描述了電路對電流的阻礙作用。在電路分析和設(shè)計中,我們經(jīng)常遇到輸入阻抗和輸出阻抗這兩個概念。它們分別代表了電路在輸入端和輸出端對外部電路的阻
    的頭像 發(fā)表于 05-28 14:33 ?3477次閱讀