今天,我們很榮幸地宣布,賽靈思最大的 FPGA,即 Virtex UltraScale+ VU19P 現(xiàn)已普遍供貨并已批量付運眾多客戶。
Virtex? UltraScale+? VU19P ——采用業(yè)界一流架構(gòu),并提供超大容量
賽靈思大約十年前就已經(jīng)率先開發(fā)仿真級器件和工具,推出 28nm Virtex-7 2000T FPGA 以及 Vivado 設(shè)計套件,7V2000T FPGA 的邏輯容量,比市場上任何其他的 FPGA 大兩倍以上。20nm 節(jié)點 賽靈思 Virtex UltraScale VU440 再次延續(xù)了這一最大容量的優(yōu)勢。如今,憑借 16nm Virtex UltraScale+ VU19P (我們的第三代最大容量 FPGA 世界紀錄),賽靈思繼續(xù)在這一領(lǐng)域保持世界領(lǐng)先地位。
VU19P FPGA 的規(guī)格令人驚嘆,其包括 900 萬個系統(tǒng)邏輯單元、320 億個晶體管、超過 2,000 個用戶 I/O、多達 80 個串行收發(fā)器,能夠承載 4.5Tb/s 聚合帶寬,以及高達 1.5Tb/s 的 DDR4 存儲器帶寬。
VU19P FPGA 將為以下關(guān)鍵應(yīng)用帶來顯著價值, 其中包括:
仿真
隨著 ASIC 和 SoC 變得越來越復(fù)雜,特別是對 AI/ML (人工智能/深度學習)芯片而言,在流片之前必須進行廣泛的驗證。VU19P FPGA 的 900 萬個海量系統(tǒng)邏輯單元,可以幫助客戶使用較少的組件在更大型設(shè)計上實現(xiàn)狀態(tài)仿真和存儲。超過 2000 個 I/O 便于客戶互聯(lián)大量 FPGA,開發(fā)出可從小型部署擴展到極大型部署的仿真系統(tǒng)。
除此之外,我們已在設(shè)計工具、IP 和設(shè)計流程方面投資十余年,在仿真級設(shè)計和器件方面處于市場領(lǐng)先水平。我們的 Vivado 設(shè)計套件和工具提供了旨在幫助客戶加快上市進程的功能,如自動化設(shè)計收斂輔助、交互式設(shè)計調(diào)節(jié),以及遠程多用戶實時調(diào)試。
原型設(shè)計
高性能的 16nm Virtex UltraScale+ 架構(gòu),可以助力較大型目標設(shè)計實現(xiàn)準確的系統(tǒng)建模和快速驗證。VU19P FPGA 提供了從 IP 到電路內(nèi)置外設(shè)的可擴展性、調(diào)試和實際驗證。同時借助我們的 Vivado 設(shè)計套件和工具,還可以讓開發(fā)者在所開發(fā)的器件正式供貨前提前數(shù)年就能實現(xiàn)自定義特性,并在基于 VU19P 的原型構(gòu)建環(huán)境中開始進行軟件集成與測試。
測試測量市場完全圍繞著尖端技術(shù)與協(xié)議。在向市場投放任何新協(xié)議或新系統(tǒng)之前,系統(tǒng)廠商需要使用測試設(shè)備來驗證開發(fā)中的新協(xié)議和新系統(tǒng)。VU19P FPGA 的 900 萬個系統(tǒng)邏輯單元可助力測試設(shè)備廠商開發(fā)和部署其客戶所需的高度定制的協(xié)議及測試邏輯,從而對他們自己的新一代設(shè)備進行驗證。VU19P 提供多達 80 個收發(fā)器,可用于開發(fā)端口密度更大的測試設(shè)備,一旦最新的接口標準投入使用,就能夠立即率先提供支持。此外,無蓋封裝提供優(yōu)異的熱耗散,有利于簡化冷卻設(shè)計并降低功耗成本。
世界需要全新類別的先進器件及應(yīng)用,既有如此FPGA “巨人”,何不搶先一步,率先為未來繼續(xù)領(lǐng)先提前布局呢?
責任編輯:haq
-
FPGA
+關(guān)注
關(guān)注
1629文章
21736瀏覽量
603419 -
賽靈思
+關(guān)注
關(guān)注
32文章
1794瀏覽量
131280
發(fā)布評論請先 登錄
相關(guān)推薦
評論