0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DAC輸出在高阻抗模式中被加電的問題分析

454398 ? 來(lái)源:德州儀器 ? 作者:Rahul Prakash ? 2020-10-23 15:11 ? 次閱讀

該篇將分析對(duì)象限定為一個(gè)DAC,其中的輸出緩沖器在正常模式下被加電:零量程或中量程。文章將分析一下DAC輸出在高阻抗模式中被加電的情況。同時(shí)提出一個(gè)針對(duì)加電毛刺脈沖的數(shù)學(xué)模型,隨后給出一個(gè)盡可能減少此毛刺脈沖的電路板級(jí)解決方案。

原理

圖1:DAC8760高精度DAC輸出級(jí)

這個(gè)分析與沒有加電毛刺脈沖減少 (POGR) 電路的DAC有關(guān)。第一部分列出了影響加電毛刺脈沖的因素。當(dāng)DAC在電源斜升期間加電至高阻抗模式時(shí),這個(gè)加電毛刺脈沖也可被視為一個(gè)在DAC的電壓輸出 () 引腳上逐步累積形成的瞬態(tài)電荷。這個(gè)電荷積聚是由電源引腳,通過芯片內(nèi)部和外部的寄生電容,到引腳的電容耦合造成的。需要注意的是,與加電毛刺脈沖相比(第一部分),這個(gè)毛刺脈沖本質(zhì)上說(shuō)是AC毛刺脈沖。因此,它的幅度取決于電源斜升時(shí)間。在大多數(shù)多電源芯片中,數(shù)字電源和基準(zhǔn)引腳有一個(gè)到引腳比較弱的寄生路徑。因此,這些引腳不是造成加電/斷電毛刺脈沖的主導(dǎo)原因。

圖2:高精度DAC輸出級(jí)模型

DAC輸出級(jí)中的NFET/PFET晶體管的尺寸要遠(yuǎn)遠(yuǎn)大于其它開關(guān),這是因?yàn)檫@個(gè)輸出級(jí)被設(shè)計(jì)用于特定的負(fù)載驅(qū)動(dòng)。因此,這些FET的寄生電容要遠(yuǎn)高于其它片上組件的寄生電容。圖1顯示的是一個(gè)典型高精度DAC輸出級(jí) (DAC8760) 的簡(jiǎn)化圖。在這個(gè)圖中,假定輸出級(jí)和芯片的數(shù)字內(nèi)核分別具有單獨(dú)的電源。反饋節(jié)點(diǎn)上放置的二極管用來(lái)保護(hù)增益/斷電網(wǎng)絡(luò)中的晶體管。

數(shù)學(xué)分析

如圖所見,進(jìn)入引腳的主要寄生電容是VOUT 結(jié)合線、引線和輸出FET的寄生電容的組合值。在這個(gè)假設(shè)下,DAC輸出引腳可被建模為一個(gè)簡(jiǎn)單的電容分壓器。圖2中的經(jīng)簡(jiǎn)化模型在反饋節(jié)點(diǎn)和VREF/AGND之間使用2個(gè)二極管。由于這些二極管代表了一個(gè)FET(圖1),在以后的分析中,這些二極管上的壓降可被忽略不計(jì)。

被放置在反饋節(jié)點(diǎn)與VREF/GND之間的反饋電阻器RFB) 和FET限制了毛刺脈沖數(shù)量級(jí)的上限和下限。在這個(gè)條件下,可被觀察到的最大加電/斷電毛刺脈沖被限制在VREF和GND之間。

盡可能減少加電/斷電毛刺脈沖

圖3:DAC8760 VOUT加電毛刺脈沖,無(wú)負(fù)載。

讓我們來(lái)深入研究一下盡可能減少加電/斷電毛刺脈沖的一些方法。在方程式 (1) 和 (2) 中,我們看到這些方程式中的某些項(xiàng)是常量。例如,寄生電容是器件寄生效應(yīng)的函數(shù)。電源電壓由應(yīng)用需求決定。斜升時(shí)間由電源設(shè)計(jì)確定。剩下的數(shù)據(jù)項(xiàng)只有相對(duì)于電源的負(fù)載阻抗和VREF的排序。這就形成了減少加電/斷電毛刺脈沖的2個(gè)主要方法:電源排序與負(fù)載。

電源排序

圖4:數(shù)據(jù)表技術(shù)規(guī)格示例

電源排序是指以特定的順序,用不同的電源為芯片加電/斷電。對(duì)于DAC8760來(lái)說(shuō),由于加電/斷電毛刺脈沖直接與VREF成比例,在AVDD/AVSS之后為VREF加電可以極大地減少這個(gè)毛刺脈沖。這個(gè)解決方案可以在對(duì)電源和基準(zhǔn)電壓進(jìn)行單獨(dú)控制時(shí)使用。

外部阻性負(fù)載

方程式 (1) 中的分母由一個(gè)電容數(shù)據(jù)項(xiàng) (CPARP + CPARN + CL) 和一個(gè)電導(dǎo)數(shù)據(jù)項(xiàng) (1/RL) 組成。這就形成了幾個(gè)盡可能減少毛刺脈沖的方法:增加電容負(fù)載 (CL)、或者減少阻性負(fù)載 (RL)。增加電容負(fù)載會(huì)對(duì)整個(gè)系統(tǒng)的帶寬產(chǎn)生不利影響。它還會(huì)影響輸出放大器的穩(wěn)定性。因此,不建議使用這個(gè)方法來(lái)實(shí)現(xiàn)毛刺脈沖最小化。

在選擇使用一個(gè)小值阻性負(fù)載時(shí),方程式 (4) 可以將加電/斷電毛刺脈沖數(shù)量級(jí)減少到mV以下級(jí)別。這會(huì)導(dǎo)致大電流流經(jīng)輸出緩沖器,從而使精度技術(shù)規(guī)格降級(jí),比如說(shuō)偏移、增益、線性等。因此,要根據(jù)數(shù)據(jù)表技術(shù)規(guī)格來(lái)選擇引腳上的阻性負(fù)載。例如,DAC8760數(shù)據(jù)表規(guī)定了負(fù)載為1k?時(shí)的精度參數(shù)(圖4)。

圖5:DAC8760 加電毛刺脈沖 – RL = 500K?

結(jié)論

加電/斷電毛刺脈沖對(duì)系統(tǒng)十分有害。它們的影響只有在系統(tǒng)設(shè)計(jì)好、進(jìn)行測(cè)試時(shí)才會(huì)顯現(xiàn)出來(lái)。因此,有一點(diǎn)很關(guān)鍵,那就是通過仔細(xì)檢查組件,并使用這篇文中給出的技巧來(lái)設(shè)計(jì)系統(tǒng),以盡可能減少這些毛刺脈沖。我們已經(jīng)討論了形成這些毛刺脈沖的根本原因,并且提出了一個(gè)盡可能減少這些毛刺脈沖的板級(jí)解決方案。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 二極管
    +關(guān)注

    關(guān)注

    147

    文章

    9641

    瀏覽量

    166530
  • dac
    dac
    +關(guān)注

    關(guān)注

    43

    文章

    2294

    瀏覽量

    191070
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9693

    瀏覽量

    138200
  • 毛刺脈沖
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    4603
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    DAC8552輸出阻抗可以設(shè)置,這樣有什么意義?

    DAC8552輸出阻抗可以設(shè)置,這樣有什么意義?
    發(fā)表于 12-26 07:34

    DAC38RF84 SYNC信號(hào)上就是,為什么?

    在調(diào)試DAC38RF84時(shí)遇到了問題,芯片一上,即使不配置DAC38RF84寄存器,甚至不供給時(shí)鐘,兩個(gè)通道的SYNC就是。按我的理解,204B協(xié)議中SYNC信號(hào)應(yīng)該是接收方發(fā)送
    發(fā)表于 12-13 08:38

    用MSP430控制DAC8531,DAC8531輸出的電壓只有十幾毫伏,問題出在哪?

    我用MSP430控制DAC8531,CLK(黃色clk,藍(lán)色DIN)和DIN用示波器測(cè)得如圖,先輸出八位,再輸出低八位,在clk下降沿傳出數(shù)據(jù)(上升沿傳出數(shù)據(jù)我也試過),
    發(fā)表于 12-11 07:52

    DAC161S997上幾次后發(fā)現(xiàn)電路就無(wú)法輸出4ma,為什么?

    請(qǐng)教一個(gè)關(guān)于DAC161S997的問題,我的電路是按照手冊(cè)上推薦的畫的,目前有一個(gè)現(xiàn)象,焊接好后電路輸出正常,4——20ma都可以輸出,但是上幾次后發(fā)現(xiàn)電路就無(wú)法
    發(fā)表于 12-05 07:38

    請(qǐng)問DAC8760校零怎么給輸出負(fù)值?

    是:數(shù)據(jù)0=0.7V;數(shù)據(jù)65535=10.7V(設(shè)置0-10V輸出)。電流也是這個(gè)關(guān)系。試了5個(gè)板子都是一樣,請(qǐng)問專家這個(gè)問題一般出在哪里。 2:DAC8760有校零寄存器,這個(gè)寄存器里寫0-32678以內(nèi)的數(shù)都可以。我要寫負(fù)
    發(fā)表于 11-29 08:22

    DAC3162EVM的輸入阻抗不是阻態(tài),怎么連接比較器和DAC呀?

    利用一個(gè)比較器生成43M 5V的方波,輸入到DAC中,但比較器需要后接阻態(tài)的芯片,DAC3162EVM的輸入阻抗不是阻態(tài),該怎么連接比
    發(fā)表于 11-21 06:22

    DAC3174 DAC1 DAC2模擬輸出信號(hào)不同步是怎么回事?

    采用默認(rèn)寄存器狀態(tài)模式,NORMAL Dual Sync模式。上后對(duì)DAC進(jìn)行復(fù)位后即使用默認(rèn)狀態(tài)開始工作。
    發(fā)表于 11-20 06:24

    OPA2134的輸出阻抗是多少?輸出模式是推挽嗎?

    請(qǐng)教OPA2134的輸出阻抗是多少?輸出模式是推挽嗎?
    發(fā)表于 09-23 06:43

    DAC輸出需要一個(gè)低通平濾波器,這個(gè)濾波器該怎么設(shè)計(jì)?

    專家們?cè)缟虾?,菜鳥問一個(gè)問題, DAC輸出需要一個(gè)低通平濾波器,這個(gè)濾波器該怎么設(shè)計(jì)。DAc是對(duì)20H到20KHZ的正弦波輸出。
    發(fā)表于 09-19 07:19

    DAC5682Z的輸出阻抗是多少?

    )的輸入阻抗為5K歐姆,與DAC輸出阻抗或者LC低通濾波器的輸入輸出阻抗相比較,是否可以看著為阻。 3、
    發(fā)表于 09-04 06:10

    DAC輸出如何加大帶載能力?

    您好,項(xiàng)目中使用一個(gè)DAC,輸出任意波(不含負(fù)電壓),由于DAC帶載能力只有幾ma,所以打算在后級(jí)增加一路運(yùn)放,電壓跟隨,電流輸出在300-500mA,電壓上升/下降時(shí)間越快越好(空載
    發(fā)表于 08-09 07:30

    DAC11001B電壓輸出數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DAC11001B電壓輸出數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-19 10:42 ?0次下載
    <b class='flag-5'>DAC</b>11001B<b class='flag-5'>高</b>電壓<b class='flag-5'>輸出</b>數(shù)模轉(zhuǎn)換器(<b class='flag-5'>DAC</b>)數(shù)據(jù)表

    什么是推挽輸出模式,什么是開漏輸出模式?

    (一個(gè)NPN型和一個(gè)PNP型)來(lái)實(shí)現(xiàn)輸出。當(dāng)輸入信號(hào)為高電平時(shí),NPN型晶體管導(dǎo)通,PNP型晶體管截止,輸出端呈現(xiàn)低阻抗的高電平;當(dāng)輸入信號(hào)為低電平時(shí),NPN型晶體管截止,PNP型晶體管導(dǎo)通,
    的頭像 發(fā)表于 07-09 14:22 ?2653次閱讀

    輸入阻抗輸出阻抗的概念

    在電子學(xué)和電路理論中,阻抗是一個(gè)核心的概念,它描述了電路對(duì)電流的阻礙作用。在電路分析和設(shè)計(jì)中,我們經(jīng)常遇到輸入阻抗輸出阻抗這兩個(gè)概念。它們分別代表了電路在輸入端和
    的頭像 發(fā)表于 05-28 14:33 ?3489次閱讀

    IAR輸出在4線阻抗測(cè)量測(cè)試中出現(xiàn)亂碼的原因是什么?

    我想問一下,IAR輸出在4線阻抗測(cè)量測(cè)試中出現(xiàn)亂碼的原因是什么?IAR中使用的例程。謝謝。
    發(fā)表于 01-11 07:19