0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

改善PCB中信號完整性問題的基本方法是什么?

我快閉嘴 ? 來源:賢集網(wǎng) ? 作者:賢集網(wǎng) ? 2020-09-26 09:18 ? 次閱讀

如何解決PCB中的信號完整性問題

解決信號完整性問題的基本方法是什么?

必須通過確定導(dǎo)致信號干擾的因素來最小化信號衰減,因?yàn)樗鼈兊募w效應(yīng)顯著降低了高速數(shù)字電路的穩(wěn)定性和可靠性。對信號完整性問題的正確理解將有助于您提前處理這些問題,并且還將減少在下一個(gè)項(xiàng)目周期中發(fā)生這些問題的機(jī)會(huì)。以下是一些改善PCB中信號完整性的指南。

阻抗匹配:在數(shù)字電路頻率下,信號線的作用類似于傳輸線,源、接收器和信號軌跡的阻抗應(yīng)匹配,以盡量減少反射??墒褂枚私与娮杵鳎瑧?yīng)縮短短截線的長度,且設(shè)備應(yīng)采用菊花鏈。保持信號線短,并使用寬返回路徑。

最小化傳播延遲的影響:通過匹配信號軌跡的長度,可以使信號傾斜最小化。

減少信號衰減:使用低損耗電介質(zhì)材料和低電阻跡線將使信號衰減最小化。

減少串?dāng)_:最大化信號軌跡之間的距離,并使用接地層。不要分割返回路徑,在PCB結(jié)構(gòu)中使用低介電常數(shù)材料??紤]使用差分信號,它對串?dāng)_的影響不太敏感。

盡量減少電源電壓波動(dòng):使用安裝在PCB外層的電源和接地板,并盡可能多地覆蓋表面積,將減少電壓降。它也有助于時(shí)導(dǎo)線盡可能短,并使用多個(gè)去耦電容器放置在靠近設(shè)備電源引腳的地方。

EMI抑制:使用接地層,或在信號線下方布置信號回線,以盡量減少可能輻射無線電頻率的環(huán)路面積。

如何測試/檢查信號完整性?

當(dāng)我們使用正確的工具時(shí),觀察和測量信號特性變得更加容易。邏輯分析儀、示波器和頻譜分析儀可用于測量信號偏差。這種測量設(shè)備可以用來發(fā)射失真的信號進(jìn)行壓力測試,以評估新設(shè)備和系統(tǒng)的效率。它們還提供缺失的系統(tǒng)輸入,時(shí)域反射計(jì)也可用于跟蹤引起反射或振幅損失的信號路徑阻抗變化問題。

一個(gè)好的SI測試工具應(yīng)該包含用于提取單/耦合傳輸線阻抗和電容矩陣的2D場求解器和單/耦合有損傳輸線模擬器。它還應(yīng)該包含三維場解算器,用于導(dǎo)線連接、通孔、金屬平面以及驅(qū)動(dòng)器和接收器的行為建模。此類工具還應(yīng)將物理布局文件作為輸入數(shù)據(jù),并提供時(shí)域和頻域的仿真結(jié)果。

什么是信號完整性中的眼圖?

眼圖是檢測信號完整性問題的捷徑。這個(gè)可視化工具為我們提供了一個(gè)通道如何降低信號的圖形表示。它可以讓你看到任何信號線作為眼圖。它在一個(gè)屏幕上表示所有可能的正、負(fù)轉(zhuǎn)換和兩種數(shù)據(jù)狀態(tài)。這張整體圖像看起來像一只眼睛這就是為什么它被稱為眼睛圖。

理想情況下,新的跟蹤應(yīng)該與以前的跟蹤完全對齊。但實(shí)際上,由于信號完整性因素,合成圖像會(huì)出現(xiàn)模糊,抖動(dòng)會(huì)導(dǎo)致水平方向的模糊,而噪聲會(huì)導(dǎo)致垂直方向的模糊。它有助于設(shè)計(jì)者識(shí)別上升時(shí)間、碼間干擾和衰減水平等問題。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4324

    文章

    23137

    瀏覽量

    398887
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    53

    文章

    8263

    瀏覽量

    146686
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1613

    瀏覽量

    80716
收藏 人收藏

    評論

    相關(guān)推薦

    如何解決信號完整性問題

    如何解決信號完整性問題呢?是德科技在向您介紹信號完整性分析基礎(chǔ)知識(shí)的同時(shí),我們還向您展示如何使用基本信號
    的頭像 發(fā)表于 12-25 16:51 ?619次閱讀
    如何解決<b class='flag-5'>信號</b><b class='flag-5'>完整性問題</b>

    聽懂什么是信號完整性

    信號完整性的影響因素有哪些?如何評估高速信號完整性?如何解決信號完整性問題等內(nèi)容。掃碼參加關(guān)于高
    的頭像 發(fā)表于 12-15 23:33 ?240次閱讀
    聽懂什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    GND與信號完整性的關(guān)系

    在現(xiàn)代電子系統(tǒng)中,信號完整性是設(shè)計(jì)和性能的關(guān)鍵因素。信號完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯(cuò)誤、系統(tǒng)性能下降甚至設(shè)備損壞。地線(GND)是電路設(shè)計(jì)中的基本要素,它不僅為電路提供參考電位,還有助
    的頭像 發(fā)表于 11-29 15:17 ?381次閱讀

    PCIe信號完整性問題解決方案

    PCIe(Peripheral Component Interconnect Express)信號完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯(cuò)誤、系統(tǒng)不穩(wěn)定甚至完全失效。以下是一些針對PCIe信號完整性問題
    的頭像 發(fā)表于 11-26 15:18 ?786次閱讀

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發(fā)表于 09-25 14:43 ?5次下載

    高速PCB信號完整性分析及應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 14:14 ?2次下載

    高速PCB信號和電源完整性問題的建模方法研究

    高速PCB信號和電源完整性問題的建模方法研究
    發(fā)表于 09-21 14:13 ?0次下載

    高速PCB信號完整性分析及硬件系統(tǒng)設(shè)計(jì)中的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及硬件系統(tǒng)設(shè)計(jì)中的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 14:11 ?2次下載

    高速PCB信號完整性設(shè)計(jì)與分析

    高速PCB信號完整性設(shè)計(jì)與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速PCB信號和電源完整性問題研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號和電源完整性問題研究.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 17:38 ?0次下載

    高速PCB信號完整性、電源完整性和電磁兼容性研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性、電源完整性和電磁兼容性研究.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 17:37 ?0次下載

    什么是信號完整性

    在現(xiàn)代電子通信和數(shù)據(jù)處理系統(tǒng)中,信號完整性(Signal Integrity, SI)是一個(gè)至關(guān)重要的概念。它涉及信號在傳輸過程中的質(zhì)量保持,對于確保系統(tǒng)性能和穩(wěn)定性具有決定性的影響。本文將從
    的頭像 發(fā)表于 05-28 14:30 ?1225次閱讀

    保障信號完整性的設(shè)計(jì)策略剖析

    信號完整性—系統(tǒng)化設(shè)計(jì)方法及案例分析■無論高速板還是低速板或多或少都會(huì)涉及信號完整性問題。仿真或者guideline的確可以解決部分問題,但
    的頭像 發(fā)表于 05-13 17:22 ?545次閱讀
    保障<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的設(shè)計(jì)策略剖析

    高速PCB設(shè)計(jì),信號完整性問題你一定要清楚!

    的布局、高速信號的布線等因素,都會(huì)引起信號完整性問題,導(dǎo)致系統(tǒng)工作不穩(wěn)定,甚至完全不工作。 PCB信號
    的頭像 發(fā)表于 04-07 16:58 ?594次閱讀

    電源完整性問題是指什么?電源完整性分析

    電源的作用是為系統(tǒng)提供穩(wěn)定的電壓及電流。電源完整性問題是指電源的電壓、紋波及噪聲不滿足系統(tǒng)的工作要求,通過合理的電源供電網(wǎng)絡(luò)設(shè)計(jì)可以減小電源塌陷等電源完整性問題,提高系統(tǒng)的穩(wěn)定性。
    的頭像 發(fā)表于 02-22 10:09 ?7224次閱讀
    電源<b class='flag-5'>完整性問題</b>是指什么?電源<b class='flag-5'>完整性</b>分析