0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ARM+FPGA開發(fā):基于AXI總線的GPIO IP創(chuàng)建

454398 ? 來源:CSDN 博主 ? 作者:ChuanjieZhu ? 2020-12-25 14:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA+ARM是ZYNQ的特點,那么PL部分怎么和ARM通信呢,依靠的就是AXI總線。這個實驗是創(chuàng)建一個基于AXI總線的GPIO IP,利用PL的資源來擴充GPIO資源。通過這個實驗迅速入門開發(fā)基于總線的系統(tǒng)。

使用的板子是zc702。

AXI總線初識:

AXI (Advanced eXtensible Interface),由ARM公司提出的一種總線協(xié)議??偩€是一組傳輸通道, 是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道, 一般由數(shù)據(jù)線、地址線、 控制線構(gòu)成。Xilinx從6系列的 FPGA 開始對 AXI 總線提供支持, 此時 AXI 已經(jīng)發(fā)展到了 AXI4 這個版本, Vivado里都是基于AIX4的 IP。

ZYNQ支持三種AXI總線,擁有三種AXI接口,用的都是AXI協(xié)議:
AXI4:(For high-performance memory-mapped requirements)主要面向高性能地址映射通信的需求,是面向地址映射的接口,允許最大256輪的數(shù)據(jù)突發(fā)傳輸。
AXI4-Lite:(For simple, low-throughput memory-mapped communication)是一個輕量級的地址映射單次傳輸接口, 占用很少的邏輯單元。
AXI4-Stream:(For high-speed streaming data)面向高速流數(shù)據(jù)傳輸,去掉了地址項,允許無限制的數(shù)據(jù)突發(fā)傳輸。

數(shù)據(jù)在總線上是遵守協(xié)議定的規(guī)則來傳輸?shù)模珹XI信號傳輸先是傳地址,然后檢測READY+VALID,都為高電平時開始傳數(shù)據(jù),當(dāng)主機發(fā)送最后一個數(shù)據(jù)時LAST信號拉高,通知從機傳輸結(jié)束。

在介紹讀寫如何進行前先介紹握手協(xié)議:

READY,VALID握手通信機制,主機產(chǎn)生 VLAID 信號來指明何時數(shù)據(jù)或控制信息有效。從機產(chǎn)生 READY 信號來指明已經(jīng)準(zhǔn)備好接受數(shù)據(jù)或控制信息。傳輸發(fā)生在 VALID和 READY 信號同時為高的時候。(還有一個LAST信號表示什么時候傳到最后一個數(shù)據(jù)了)

讀時序:地址線上發(fā)來地址,地址準(zhǔn)備和地址有效都高時,開始發(fā)送要讀的數(shù)據(jù),讀準(zhǔn)備和讀有效都高時數(shù)據(jù)被讀取到,發(fā)最后一個數(shù)據(jù)時讀LAST信號拉高。

o4YBAF9uH8WAI1xaAACU82QQce4263.png

寫時序:地址線上發(fā)來地址,地址準(zhǔn)備和地址有效都高時,開始發(fā)送要寫的數(shù)據(jù),寫準(zhǔn)備和寫有效都高時數(shù)據(jù)寫入,發(fā)最后一個數(shù)據(jù)時寫LAST信號拉高。寫數(shù)據(jù)多了一個反饋信號,反饋給主機,主機接收到這個信號,就知道寫成功了。

pIYBAF9uH8aAAs4gAACJSfEm2fE067.png

這個協(xié)議可以暫時不去理清,知道大致信號關(guān)系,后面會通過觀察波形進一步加深印象,這次實驗的重點是學(xué)習(xí)通過編程操作寄存器完成讀寫!

第一步,創(chuàng)建AXI總線IP

新建一個工程,Tools-->Create and Pacakge IP-->選擇Create AXI4 Peripheral

o4YBAF9uH8iAUsGLAADnuwEpkoo789.png

創(chuàng)建完以后(起個易理解的名字,放到能找到的路徑下),有三項需要設(shè)置:接口類型,數(shù)據(jù)類型和寄存器數(shù)量

pIYBAF9uH8qAG5bqAACxI6pURJo494.png

我們按默認這是就好,記住這里的設(shè)置:選擇AXI_Lite總線,數(shù)據(jù)位寬是32位,也就是4字節(jié),寄存器4個,實際我們用到的只有一個,但這里最低要求4個,沒關(guān)系,多出的不用就是,待會我們就要通過操作寄存器完成對數(shù)據(jù)的讀寫。

然后選擇Edit IP,

打開ip的工程后,先打開這個文件:

o4YBAF9uH8uAVHppAAAu9EZkD6g451.png

這個就是基于AXI_Lite總線協(xié)議的模塊,可以看到我們設(shè)置的數(shù)據(jù)位寬和寄存器數(shù)量:

pIYBAF9uH8yAKfI2AABAxU5Dc7A428.png


o4YBAF9uH82Ab-v2AABskE7zank379.png

AXI總線向寄存器寫數(shù)據(jù):

pIYBAF9uH8-AYHHYAACcvF5rkeQ036.png

AXI總線下讀寄存器的數(shù)據(jù):

o4YBAF9uH9CAPZZYAABokX-L-5U914.png

接下來我們添加一個信號,將寄存器綁定到用戶輸出,用這個輸出控制LED燈,這樣可以通過觀察LED的亮滅看有沒有寫入成功。

pIYBAF9uH9KAYrmWAABVKth315I408.png


pIYBAF9uH9OAGvfBAAAP5zqyelE589.png

然后打開頂層文件:

pIYBAF9uH9SAGfq5AAAxw0gZuIo667.png

將添加的信號加上去:

o4YBAF9uH9WAT65uAAAwQMaYLEU644.png


pIYBAF9uH9aADP9XAACLLFD8u9A634.png

保存,Tools-->Create and Package IP:

o4YBAF9uH9iACx97AADMtnuJgAo697.png

overwrite原來的文件。

在IP自己創(chuàng)建的工程文件夾里,打包好的IP就是這個文件夾,可以將其拷貝放到任意地方:

pIYBAF9uH9mAcuJGAABA_HOXRd4348.png

至此,基于AXI_Lite總線的IP就完成了??梢詫⑦@個文件夾拷到你之前建的工程目錄下,我是放在myip文件夾下。

第二步,使用基于AXI總線的IP

將我們自定義的IP添加到庫里:

o4YBAF9uH9uAMovxAADwxIIyvs8728.png

Create Block Design,命名為GPIO_AXI_LED,

添加zynq核,雙擊修改ddr信號,其他默認設(shè)置:

o4YBAF9uH96AGn2NAAFiOx2f3dY398.png

添加我們自己創(chuàng)建的IP,然后點擊自動連接:

o4YBAF9uH9-AUV-1AACoeX_AwDs259.png

會自動出現(xiàn)互聯(lián)模塊和復(fù)位模塊,互聯(lián)模塊主要是起管理主從設(shè)備的作用:

pIYBAF9uH-GAKCksAAEtjEgQGJs852.png

本來我們還應(yīng)該添加邏輯分析儀觀察AXI總線的各信號波形,但是為了先上手體驗怎么開發(fā)基于AXI的系統(tǒng),我們先略過,放在下一個實驗中。

再點擊Run Block Automatiom:

pIYBAF9uH-OAG3lpAAE20_CPgik910.png

將LED信號也輸出出來,右擊GPIO_LED,Make External。

右擊空白處,選擇Regenerate layout,美化一下排版:

o4YBAF9uH-WAdMCPAAFAWNjWEYw582.png

這樣我們的系統(tǒng)就搭建成功了,下面就是一些例行操作:

檢驗一下我們的設(shè)計:

pIYBAF9uH-eAN2c_AACxuQ_PVzQ464.png

保存一下我們的設(shè)計:

pIYBAF9uH-mARURiAACF3K_7flY544.png

右鍵bd文件,復(fù)位一下系統(tǒng),Reset Output Products:

pIYBAF9uH-qAL5F1AAAh0Tdzl3I817.png

右鍵bd文件,Geberate Output Products,

右鍵bd文件,Create HDL Wrapper。

然后就是添加管腳約束,把GPIO_LED信號連接到LED燈上:

zc702的管教約束如下:

#GPIO PMOD1
set_property PACKAGE_PIN E15 [get_ports {GPIO_LED[7]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[7]}]
set_property PACKAGE_PIN D15 [get_ports {GPIO_LED[6]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[6]}]
set_property PACKAGE_PIN W17 [get_ports {GPIO_LED[5]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[5]}]
set_property PACKAGE_PIN W5 [get_ports {GPIO_LED[4]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[4]}]
#GPIO PMOD2
set_property PACKAGE_PIN V7 [get_ports {GPIO_LED[3]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[3]}]
set_property PACKAGE_PIN W10 [get_ports {GPIO_LED[2]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[2]}]
set_property PACKAGE_PIN P18 [get_ports {GPIO_LED[1]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[1]}]
set_property PACKAGE_PIN P17 [get_ports {GPIO_LED[0]}]
set_property IOSTANDARD LVCMOS25 [get_ports {GPIO_LED[0]}]

添加完先綜合一下,看看連線有沒有錯誤。綜合完成生成比特流文件。
至此,大功告成,下面就到了本實現(xiàn)的重點,進入SDK寫代碼來讀寫寄存器!

將硬件系統(tǒng)信息和bit文件導(dǎo)入SDK:

o4YBAF9uH-uAIEpkAABIrdXdz4g497.png

然后Lanch SDK,新建一個空的工程:

o4YBAF9uH-2ASGTxAAC_s1bXKrQ584.png

在src文件下建一個c文件:

o4YBAF9uH-6AYonwAACW2pwVVlo534.png

c大家都知道,用到什么函數(shù)要將這個函數(shù)所在的文件添加到頭文件,這類先把頭文件添加進去:

#include
#include "xparameters.h"
#include "xil_io.h"
#include "sleep.h"
#include "xil_types.h"

Xinlin提供的讀函數(shù)是Xil_Out32((BaseAddr) + (u32)(RegOffset)),寫函數(shù)是Xil_Out32((BaseAddr) + (u32)(RegOffset), (u32)(Data)),讀寫都是相對于Master而言的,讀當(dāng)然是In,寫當(dāng)然是Out了。

前面我們提到了,讀寫是對我們定義的寄存器操作,我們這里8個led燈,只要用到寄存器0的低8位就可以了。既然要操作寄存器,肯定要知道寄存器的地址,所有設(shè)備的地址都放在bsp文件下的include文件里的xparameters.h文件里,并且以宏定義,方便調(diào)用:

o4YBAF9uH--ARMLvAAAWt2hh5Ns808.png

例如我們的自定義IP在這里,GPIO_Zhu,第一個是基地址,第二個是最高地址,:

pIYBAF9uH_GABZmoAABVlLGA_Hc177.png

寄存器0所在地址就是基地址,偏移量為0,因為我們定義的位寬是32位,4個字節(jié),寄存器1所在地址就是基地址+4,依次類推。

這里我們讓8個Led燈依次閃爍,1秒移動一次,并讀取寄存器的數(shù)據(jù)打印到串口:
#include
#include "xparameters.h"
#include "xil_io.h"
#include "sleep.h"
#include "xil_types.h"

int main(){
u8 i=0;
u8 ledValue=0;
Xil_Out32(XPAR_GPIO_ZHU_V1_0_0_BASEADDR+0*4,0X00);
while(1){
for(i=0;i Xil_Out32(XPAR_GPIO_ZHU_V1_0_0_BASEADDR+0*4,1 ledValue=Xil_In32(XPAR_GPIO_ZHU_V1_0_0_BASEADDR+0*4);
xil_printf("ledValue=%x/r/n",ledValue); //打印到串口
sleep(1); //1s移動一次
}
i=0;
}
}

板子上電,連接好,以Debug方式運行:

o4YBAF9uH_eAeJ28AAaGfUhX_sY455.png

下載好后,打開串口:

o4YBAF9uH_iAVZnFAAAj1vfG5Aw199.png


o4YBAF9uH_qADLLuAABbqvT4jow911.png

點擊開始運行:

pIYBAF9uH_uAaZY5AAB3EupWqSQ056.png

Led開始依次閃爍了!,并且在串口看到打印出的數(shù)據(jù):

pIYBAF9uH_yAK8lHAABT0z28o6o501.png

至此,實驗成功,開啟了我們ARM+FPGA開發(fā)之路!以后可以嘗試開發(fā)更復(fù)雜的系統(tǒng)。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2184

    瀏覽量

    125075
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    136

    瀏覽量

    17218
收藏 1人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    RDMA簡介8之AXI分析

    AXI4 總線是第四代 AXI 總線,其定義了三種總線接口,分別為:AXI4、
    的頭像 發(fā)表于 06-24 23:22 ?129次閱讀
    RDMA簡介8之<b class='flag-5'>AXI</b>分析

    RDMA簡介9之AXI 總線協(xié)議分析2

    ? 這里以功能完備的 AXI4 接口舉例說明 AXI4 總線的相關(guān)特點。AXI4 總線采用讀寫通道分離且數(shù)據(jù)通道與控制通道分離的方式,這樣的
    發(fā)表于 06-24 18:02

    RDMA簡介8之AXI 總線協(xié)議分析1

    AXI 總線是一種高速片內(nèi)互連總線,其定義于由 ARM 公司推出的 AMBA 協(xié)議中,主要用于高性能、高帶寬、低延遲、易集成的片內(nèi)互連需求。AXI
    發(fā)表于 06-24 18:00

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設(shè)計中使用此
    的頭像 發(fā)表于 06-13 09:50 ?591次閱讀
    如何使用AMD Vitis HLS<b class='flag-5'>創(chuàng)建</b>HLS <b class='flag-5'>IP</b>

    NVMe IPAXI4總線分析

    廣泛應(yīng)用 。隨著時間的推移,AXI4的影響不斷擴大。目前,由Xilinx提供的大部分IP接口都支持AXI4總線,使得系統(tǒng)中不同模塊之間的互連更加高效。這也讓基于這些
    發(fā)表于 06-02 23:05

    NVMe簡介之AXI總線

    NVMe需要用AXI總線進行高速傳輸。而AXI總線ARM公司提出的AMBA(Advanced Microcontroller Bus Ar
    的頭像 發(fā)表于 05-21 09:29 ?188次閱讀
    NVMe簡介之<b class='flag-5'>AXI</b><b class='flag-5'>總線</b>

    NVMe協(xié)議簡介之AXI總線

    NVMe需要用AXI總線進行高速傳輸。這里,AXI總線ARM公司提出的AMBA(Advanced Microcontroller Bus
    發(fā)表于 05-17 10:27

    一文詳解Video In to AXI4-Stream IP

    Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時鐘并行視頻數(shù)據(jù),即同步sync或消隱blank信號或者而后者皆有)轉(zhuǎn)換成AXI4-Stream接口形式,實現(xiàn)了接口轉(zhuǎn)換。該
    的頭像 發(fā)表于 04-03 09:28 ?1212次閱讀
    一文詳解Video In to <b class='flag-5'>AXI</b>4-Stream <b class='flag-5'>IP</b>核

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內(nèi)存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Na
    的頭像 發(fā)表于 03-17 10:31 ?1024次閱讀
    <b class='flag-5'>AXI</b>接口FIFO簡介

    16通道AD采集方案,基于復(fù)旦微ARM + FPGA國產(chǎn)SoC處理器平臺

    FMQL20S400M評估板(TLFM20S-EVM)、TL7606P模塊、TL7616P模塊和TL1278P模塊。 復(fù)旦微FMQL20SM ARM+FPGA SoC國產(chǎn)平臺介紹 FMQL20S400M是復(fù)旦微四核ARM Cortex-A7(PS端) +
    的頭像 發(fā)表于 01-23 10:39 ?647次閱讀
    16通道AD采集方案,基于復(fù)旦微<b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b>國產(chǎn)SoC處理器平臺

    ZYNQ基礎(chǔ)---AXI DMA使用

    通道,從ddr讀出數(shù)據(jù)通道和向ddr寫入數(shù)據(jù)通道。其IP結(jié)構(gòu)的兩邊分別對應(yīng)著用于訪問內(nèi)存的AXI總線和用于用戶簡
    的頭像 發(fā)表于 01-06 11:13 ?2229次閱讀
    ZYNQ基礎(chǔ)---<b class='flag-5'>AXI</b> DMA使用

    ARM開發(fā)板與FPGA的結(jié)合應(yīng)用

    一、引言 ARM開發(fā)板是一種基于ARM架構(gòu)的嵌入式開發(fā)平臺,具有高性能、低功耗的特點。FPGA是一種可編程的數(shù)字電路,可以根據(jù)需要配置不同的
    的頭像 發(fā)表于 11-05 11:42 ?1477次閱讀

    AMBA AXI4接口協(xié)議概述

    AMBA AXI4(高級可擴展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE Design Suite 14 憑借半導(dǎo)體產(chǎn)業(yè)首個符合 AXI4 標(biāo)準(zhǔn)的
    的頭像 發(fā)表于 10-28 10:46 ?781次閱讀
    AMBA <b class='flag-5'>AXI</b>4接口協(xié)議概述

    實測52.4MB/s!全國產(chǎn)ARM+FPGA的CSI通信案例分享!

    高速AD數(shù)據(jù)的傳輸需求。開發(fā)難度低:CSI總線采用并行數(shù)據(jù)和控制信號分離方式,時序簡單,FPGA端接口開發(fā)難度低。低成本:CSI總線采用并行
    發(fā)表于 07-17 11:25

    國產(chǎn)RK3568J基于FSPI的ARM+FPGA通信方案分享

    優(yōu)勢,亦可相互協(xié)作處理更復(fù)雜的問題。 ARM + FPGA常見的通信方式有PCIe、FSPI、I2C、SDIO、CSI等,今天主要介紹基于FSPI的ARM + FPGA通信方式。 FS
    發(fā)表于 07-17 10:50

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品