將通過五篇文章來給大家講解xilinx FPGA 使用mig IP對DDR3的讀寫控制,旨在讓大家更快的學(xué)習(xí)和應(yīng)用DDR3。
本實驗和工程基于Digilent的Arty Artix-35T FPGA開發(fā)板完成。
軟件使用Vivado 2018.1。
參考工程:ddr3_test。
第五篇:mig讀寫時序下板實現(xiàn)
1頂層文件和約束文件
ddr3_test.v
參見參考工程:ddr3_test。
ddr3.xdc
1. set_property PACKAGE_PIN E3 [get_ports clk]
2. set_property IOSTANDARD LVCMOS33 [get_ports clk]
3. set_property PACKAGE_PIN D9 [get_ports reset]
4. set_property PACKAGE_PIN E1 [get_ports init_calib_complete]
5. set_property IOSTANDARD LVCMOS33 [get_ports init_calib_complete]
6. set_property IOSTANDARD LVCMOS33 [get_ports reset]
2 下板實現(xiàn)讀寫時序
1>①完成綜合和實現(xiàn)
3>下載完成,查看波形。
4>將app_wdf_data數(shù)據(jù)格式改為Unsigned Decimal。
5>查看寫時序。
6>查看讀時序。
基于xilinx mig ip對ddr3讀寫驗證完成。
編輯:hfy
-
FPGA
+關(guān)注
關(guān)注
1629文章
21736瀏覽量
603419 -
DDR3
+關(guān)注
關(guān)注
2文章
276瀏覽量
42275
發(fā)布評論請先 登錄
相關(guān)推薦
評論