0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MIO與EMIO的關(guān)系解析 GPIO、MIO、EMIO的區(qū)別

454398 ? 來源:csdn ? 作者:FPGA難得一P ? 2020-11-24 14:32 ? 次閱讀

芯片型號:XC7Z010-1CLG400C

Vivado版本:2016.1

點亮流水燈,共使用了三種方式:
(1)PS通過MIO點亮PS端LED
(2)PS通過EMIO點亮PL端LED
(3)PS通過AXI點亮PL端LED。

1. MIO與EMIO

首先來理清楚MIO與EMIO的關(guān)系。MIO是PS的I/O引腳,一共有54個,分為Bank0與Bank1,可以接許多外設(shè)比如UART、SPI或GPIO等,另外可以引腳復(fù)用。當(dāng)我們想通過PS來訪問PL又不想浪費AXI總線時,就通過EMIO接口來訪問。在54個I/O中,有一些只能用于MIO,大部分可以用于MIO與EMIO,一些接口信號線只能通過EMIO訪問。


EMIO依然屬于PS,只是連接到了PL,再從PL輸出信號。

2. PS通過MIO點亮PS端LED


從電路中看得很清楚,這兩個LED直接連接在MIO0和MIO13上,所以直接在這兩個端口輸出高低電平就可以控制燈閃爍了。

首先建立.bd文件,添加zynq的ip核,去掉PL的資源(包括PS-PL configuration——general——Enable Clock Resets中的FCLK_RESET0_N以及AXI None Secure Enablement——GP Master AXI Interface中的GP0以及Clock Configuration——PL Fabric Clocks中的FCLK_CLK0)。

在外設(shè)I/O中,打開UART1,對應(yīng)MIO48、49口,打不打開都無所謂,打開調(diào)試用。此時在MIO中已經(jīng)看到UART1已經(jīng)分配了管腳,然后在GPIO里,打開MIO。


最后在DDR里,找到所用的DDR芯片,比如我用的是HA-125。這樣所有的平臺就搭好了。直接generate out products——create HDL wrapper——export Hardware——lanuch SDK。

進入SDK,建立工程。首先引頭文件xgpiops.h

對MIO0和MIO13,初始化引腳。

s32 XGpioPs_CfgInitialize(XGpioPs *InstancePtr, XGpioPs_Config *ConfigPtr,
			   u32 EffectiveAddr);

這個函數(shù)初始化gpio,第一個參數(shù)需要一個XGpioPs的結(jié)構(gòu)體指針,直接在函數(shù)開頭實例化就好了,結(jié)構(gòu)體的組成在.h文件。第二個參數(shù)是一個XGpioPs_Config類型結(jié)構(gòu)體指針,這個結(jié)構(gòu)體的內(nèi)容:

typedef struct {
	u16 DeviceId;		/**< Unique ID of device */
	u32 BaseAddr;		/**< Register base address */
} XGpioPs_Config;

包括gpio分配的ID和基地址。第三個參數(shù)就是基地址。

如何獲得這些信息,首先ID的獲得,打開xparameter.h頭文件,里面定義了分配的各種資源的ID。

基地址就在配置信息查了,如何獲得gpio的配置信息:

首先實例化一個XGpioPs_Config類型的指針。使用XGpioPs_LookupConfig函數(shù),它能夠在配置信息中找到對應(yīng)ID的配置信息:

所以就很明確了:

xgpio_config = XGpioPs_LookupConfig(XPAR_PS7_GPIO_0_DEVICE_ID);//找分配的MIO配置信息(基地址)
status = XGpioPs_CfgInitialize(&xgpio, xgpio_config,xgpio_config->BaseAddr);//初始化
 
if(status!=XST_SUCCESS)//初始化成功
return XST_FAILURE;

然后就是定義gpio口的屬性,包括輸入輸出和端口使能:

XGpioPs_SetDirectionPin(&xgpio, LED1, 1);//output
XGpioPs_SetDirectionPin(&xgpio, LED2, 1);//
 
XGpioPs_SetOutputEnablePin(&xgpio, LED1, 1);//enable
XGpioPs_SetOutputEnablePin(&xgpio, LED2, 1);

再后面就在while(1)中循環(huán)點燈,用XGpioPs_WritePin函數(shù)輸出高低電平。

這是純PS點流水燈。

3. PS通過EMIO點亮PL端LED

通過EMIO點PL端LED,在配置zynq ip核時,基本步驟差不多,包括去到PL資源等,唯一不同的是,在GPIO里,勾上EMIO并且分配寬度是4(因為我的小板子PL端有四個LED)。

生成了新的系統(tǒng):


接下來,分配管腳?。∫驗檫@里GPIO_0在PL端??纯磒df:


把剛分配的帶寬4的EMIO(GPIO_0)綁定到這四個管腳上。

然后輸出bitstream文件,導(dǎo)入到SDK中時,要加上這個比特流文件。進入SDK

初始化程序還是一樣,頭文件也是xgpiops.h,這還是PS操作。

xgpio_config = XGpioPs_LookupConfig(XPAR_PS7_GPIO_0_DEVICE_ID);
status = XGpioPs_CfgInitialize(&xgpio, xgpio_config,
    			   xgpio_config->BaseAddr);
if(status!=XST_SUCCESS)
return XST_FAILURE;

后面就是設(shè)置引腳工作模式:

這里的引腳號從54開始,因為從54后才是EMIO引腳:


0—53是MIO,53—...是EMIO。

之后點燈就可以了。在運行之前先下載比特流文件到FPGA,另外這個黑金的小板子,PL和PS協(xié)同仿真時,總報錯,只需要在Reset entire system和Program FPGA打上勾,并且這個比特流文件要絕對地址!!


4. PS通過AXI點亮PL端LED

這個就是PL與PS協(xié)同點燈了。

首先配置zynq ip核,PL部分保留,因為用到了AXI,另外MIO gpio都去掉。其余配置都一樣。添加AXI gpio IP核,并且設(shè)置寬度為4,最后Run connection Automation,加入其它必要組件,調(diào)整連線:


之后再綁定gpio_led管腳到四個LED上,綜合并生成bitstream文件,導(dǎo)入到SDK。

引用頭文件:XGpio.h

然后還是對引腳進行初始化和設(shè)置工作模式:

XGpio_Initialize(&GpioOutput, XPAR_AXI_GPIO_0_DEVICE_ID);
XGpio_SetDataDirection(&GpioOutput,1,0x0);//output
XGpio_DiscreteWrite(&GpioOutput,1,0x0);

協(xié)同點燈還是要先下載比特流文件,在運行SDK程序。

5. 總結(jié)

① 對MIO或EMIO gpio進行操作,都屬于PS,引用xgpiops.h文件,對AXI_gpio引用xgpio.h

② 涉及PL引腳或操作時,生成比特流文件并且導(dǎo)入SDK,運行時先下載FPGA。

③ PL輸出信號綁定引腳。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21982

    瀏覽量

    614567
  • GPIO
    +關(guān)注

    關(guān)注

    16

    文章

    1276

    瀏覽量

    53629
  • MIO
    MIO
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    8234
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    831

    瀏覽量

    68308
收藏 2人收藏

    評論

    相關(guān)推薦
    熱點推薦

    CY7C65223-24LTXI的GPIO號和引腳號的對應(yīng)關(guān)系是什么?

    我不知道CY7C65223-24LTXI的GPIO號和引腳號的對應(yīng)關(guān)系。 配置實用程序的 GPIO 配置窗口顯示 GPIO_00 到 GPIO
    發(fā)表于 05-19 06:31

    嵌入式教育科普|GPIO接口全面解析

    知識的掌握直接影響著嵌入式項目實現(xiàn)功能的成效。本文將以GPIO接口為切入點,深入解析其工作原理與技術(shù)特性,希望能幫助屏幕前想要學(xué)習(xí)嵌入式開發(fā)的小伙伴建立嵌入式接口的
    的頭像 發(fā)表于 03-05 11:11 ?1683次閱讀
    嵌入式教育科普|<b class='flag-5'>GPIO</b>接口全面<b class='flag-5'>解析</b>

    GPIO使用教程 GPIO接口應(yīng)用

    GPIO(General-Purpose Input/Output,通用輸入/輸出)接口是電子設(shè)備中的一個重要組成部分,主要用于控制和讀取設(shè)備的數(shù)字信號。它通過簡單的高(1)或低(0)電平來與系統(tǒng)
    的頭像 發(fā)表于 01-31 10:10 ?2993次閱讀

    關(guān)系型數(shù)據(jù)庫和非關(guān)系區(qū)別

    關(guān)系型數(shù)據(jù)庫和非關(guān)系型數(shù)據(jù)庫在多個方面存在顯著差異,主機推薦小編為您整理發(fā)布關(guān)系型數(shù)據(jù)庫和非關(guān)系區(qū)別,以下是它們的主要
    的頭像 發(fā)表于 01-10 09:58 ?581次閱讀

    GPIO錯誤排查與解決

    在嵌入式系統(tǒng)和微控制器編程中,通用輸入輸出(GPIO)是最常見的接口之一。然而,在使用GPIO時,我們可能會遇到各種錯誤。 1. 理解GPIO GPIO是微控制器上的一組引腳,可以被配
    的頭像 發(fā)表于 01-09 09:46 ?2061次閱讀

    如何通過PMC_GPIO喚醒AMD Versal? Adaptive SoC Linux系統(tǒng)

    ://xilinx-wiki.atlassian.net/wiki/spaces/A/pages/18842232/Zynq+UltraScale+MPSoC+Power+Management+-+Linux+Kernel 我們這里采用 VPK120 板卡作為平臺,這個板卡上面沒有通過 PMC MIO 連接
    的頭像 發(fā)表于 12-17 10:07 ?701次閱讀
    如何通過PMC_<b class='flag-5'>GPIO</b>喚醒AMD Versal? Adaptive SoC Linux系統(tǒng)

    深度解析 4G模組GPIO編程技巧篇

    本文將解析4G模組GPIO編程技巧,從概述、軟硬件環(huán)境準(zhǔn)備、示例等詳細道來:
    的頭像 發(fā)表于 11-20 23:08 ?628次閱讀
    深度<b class='flag-5'>解析</b>  4G模組<b class='flag-5'>GPIO</b>編程技巧篇

    GPIO內(nèi)部電路的原理

    原理 前言 GPIO內(nèi)部結(jié)構(gòu)概覽 GPIO內(nèi)部結(jié)構(gòu)詳解 保護電路 輸出電路 推挽輸出 開漏輸出 輸入電路 總結(jié) 參考資料 GPIO內(nèi)部結(jié)構(gòu)概覽 結(jié)構(gòu)關(guān)系圖如下圖所示
    的頭像 發(fā)表于 11-20 09:24 ?1077次閱讀
    <b class='flag-5'>GPIO</b>內(nèi)部電路的原理

    AFE5809配置Digital Demodulator解調(diào)器寄存器后,讀數(shù)據(jù)時SPI的SOUT一直為低電平,F(xiàn)PGA中信號一直是0,為什么?

    部分時讀數(shù)據(jù)過程中SPI的SOUT一直是低電平,并且FPGA中信號一直是0,就算我不外加信號源,用內(nèi)部的RAMP斜坡信號也是沒有數(shù)據(jù),使用的是TGC模式?jīng)]采用CW部分。配置前首先硬件復(fù)位,EMIO
    發(fā)表于 11-18 07:15

    SOC GPIO操作

    sapphire Soc提供了兩個GPIO組每組有4個GPIO,定義為GPIO[3:0],其中只有GPIO[1:0]可以支持中斷。中斷在程序中打開了
    的頭像 發(fā)表于 11-01 11:06 ?435次閱讀

    CPU時鐘周期與主頻的關(guān)系區(qū)別

    CPU時鐘周期與主頻是計算機體系結(jié)構(gòu)中兩個緊密相連且至關(guān)重要的概念,它們之間既存在關(guān)系又有所區(qū)別。以下將詳細闡述CPU時鐘周期與主頻的關(guān)系區(qū)別。
    的頭像 發(fā)表于 09-26 15:46 ?3578次閱讀

    圖像處理器與計算機視覺有什么關(guān)系區(qū)別

    圖像處理器與計算機視覺是兩個在圖像處理領(lǐng)域緊密相連但又有所區(qū)別的概念。它們之間的關(guān)系區(qū)別可以從多個維度進行探討。
    的頭像 發(fā)表于 08-14 09:36 ?975次閱讀

    labview如何測ADC輸入到DAC輸出的延時

    ADC和DAC用的是MIO的SCB-68A,從ADC采集數(shù)據(jù),經(jīng)過上位機處理后把數(shù)據(jù)發(fā)放到DAC輸出,想測量從ADC采集到DAC輸出這一過程所用時間,向各位大神請教?。?!
    發(fā)表于 08-12 16:15

    FM20S用戶手冊-PS + PL異構(gòu)多核案例開發(fā)手冊

    界面,雙擊Procise工程的Block Desgn框圖,進入配置界面 再點擊"MIO Configuration",可看到CANO、CAN1已配置成EMIO模式。
    發(fā)表于 07-25 16:14

    PLC與網(wǎng)關(guān)的關(guān)系區(qū)別

    景有所不同,但在實現(xiàn)工業(yè)自動化和智能化方面又有著密切的聯(lián)系。本文將對PLC和網(wǎng)關(guān)的關(guān)系區(qū)別進行詳細的闡述,以便讀者能夠更好地理解它們在工業(yè)自動化系統(tǒng)中的定位和作用。
    的頭像 發(fā)表于 06-14 15:50 ?1566次閱讀

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品