0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速信號回流環(huán)路實(shí)際走線分析

電子設(shè)計(jì) ? 來源:CSDN 博主 ? 作者:VirtuousLiu ? 2020-11-19 15:26 ? 次閱讀

1、實(shí)際走線分析:

上面的走線橘色為信號走線,周圍綠色(波浪標(biāo)注)為周圍包地,下方為第二層完整地平面。

從上圖來看設(shè)計(jì)師的本意是好的,有參考地平面,周圍也有包地,此時設(shè)計(jì)正確的話可以保證回流路徑阻抗最小,因?yàn)榭梢詮膬蛇叞鼗亓骱偷仄矫婊亓?,此時可以效果最好。

但是,上面出現(xiàn)的問題就是包地并未通過地孔和地平面連接起來。具體如下所示:

假設(shè)回流路徑是兩邊包地,信號流向?yàn)閺挠蚁蜃?,下邊部分包地紅色路徑為回流信號,此時回流信號向右走,但是因?yàn)榍懊鏇]有接地孔,所以信號返回,尋找最小路徑(圖中下邊白色路徑);另上邊回流也是,因?yàn)榭拷^孔處無接地過孔,則信號沿著灰色路線找到最近的接地過孔,此時這兩個不完整的包地,導(dǎo)致了信號路徑阻抗不是最小,且下邊走線較細(xì),寄生電感較大,且為一端接地,此時模型就是一個天線,很有可能導(dǎo)致“天線輻射能量”,所以有了完整的地平面,包地只是錦上添花的行為,但是一定要注意包地處理不好,有可能導(dǎo)致更為嚴(yán)重的輻射。

最好的解決方法如下:

在兩邊包地線上沿一定距離打上接地/包地過孔,此時可以解決回流路徑阻抗增大的問題。

2、實(shí)際走線分析

如下圖所示為一組PCIE走線,其中包括三組差分線,發(fā)送、接收和時鐘參考。如下走線差分線走的沒有問題,但是背部的橫向走線切斷了背面的完整地平面,雖然走線周圍是有完整包地的,但是地平面被三端走線破壞嚴(yán)重。如果做高速分析以及實(shí)際測試驗(yàn)證很久的話,我們都知道完整的地平面是根本,周圍包地只是錦上添花的行為,我們以時鐘來分析信號回流。

時鐘信號回流分析:

時鐘信號是由PCIE主機(jī)給到PCIE從機(jī)的,所以信號流向是指向左下角的。而此時的信號回流路徑包含包地路徑和地平面路徑。

包地路徑很好,信號直接沿著包地路徑回流沒有多大問題;但是對于地平面回流就存在問題了,所以此時來看一下:

假設(shè)地平面回流信號在未分割處是在信號下方鏡像回流,但是因?yàn)橄路阶呔€導(dǎo)致地平面被破壞,假設(shè)黃色箭頭指示為地平面回流信號,當(dāng)遇到分割,則電流沿著分割界面一直走,直到繞過分割平面,然后再回到信號路徑鏡像對應(yīng)面;當(dāng)然也有一條路徑是尋找最近過孔,如白色路徑,沿著過孔走頂層,再經(jīng)過過孔回到底層參考地,此時大家發(fā)現(xiàn)一個很明顯的問題那就是路程變長了(因?yàn)槔@路了),此時在低頻下沒有問題,但是在高頻下速率很高,一個簡單的上升沿就可能導(dǎo)致輻射嚴(yán)重超標(biāo),而此時回流路徑變長,寄生電感增加,感抗變大,很有可能導(dǎo)致嚴(yán)重的EMC問題,所以請一定不要這樣做。

所以成本允許的話,對于這種一定設(shè)計(jì)為四層板,因?yàn)閮蓪影逭娴暮茈y找到一個完整的地參考平面,哪怕四層板完整的參考地沒有,但是對應(yīng)信號層找出完整的電源平面也是可以的。另外而言,是在不允許,則可以在分割的兩個地之間連接一個0歐姆電阻,也就是我們俗稱的“跨接電阻”,就是把兩邊連接起來,此時回流信號直接走我們搭建的“跨街橋”就行,不用繞路,當(dāng)然阻抗就是最小的。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1247

    瀏覽量

    82890
  • 走線
    +關(guān)注

    關(guān)注

    3

    文章

    116

    瀏覽量

    23946
  • 時鐘信號
    +關(guān)注

    關(guān)注

    4

    文章

    449

    瀏覽量

    28616
  • 差分線
    +關(guān)注

    關(guān)注

    0

    文章

    37

    瀏覽量

    8931
  • 回流路徑
    +關(guān)注

    關(guān)注

    0

    文章

    13

    瀏覽量

    6768
收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB的誤區(qū)

    誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速
    發(fā)表于 12-18 12:03

    高速PCB的誤區(qū)

    誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速
    發(fā)表于 12-19 16:52

    硬件工程師談高速PCB信號的九個規(guī)則

      規(guī)則一:高速信號屏蔽規(guī)則  在高速的設(shè)計(jì)中,時鐘等關(guān)鍵的高速
    發(fā)表于 09-20 10:38

    仿真小技巧~高速信號如何選擇層?

    `表層與內(nèi)層更為規(guī)范的說法應(yīng)該是微帶與帶狀。兩種
    發(fā)表于 03-09 10:57

    高速信號回流環(huán)路實(shí)際分析

    高速信號回流環(huán)路實(shí)際分析
    發(fā)表于 01-22 06:36

    高速PCB設(shè)計(jì)——回流路徑分析

    相關(guān)的圖層跟著看高速信號的相鄰層來確保回流路徑,管控 Layout 質(zhì)量。亦或?qū)?Layout 訂立一些
    發(fā)表于 02-05 07:00

    高速電路回流問題的解決辦法

    電流總是在環(huán)路中流動,電路中任意的信號都以一個閉合回路的形式存在。對于高頻信號傳輸,實(shí)際上是對傳輸與直流層之間包夾的介質(zhì)電容充電的過程。2
    發(fā)表于 08-04 06:30

    PCB設(shè)計(jì)知識之高速信號回流路徑分析

    電流總是在環(huán)路中流動,電路中任意的信號都以一個閉合回路的形式存在。對于高頻信號傳輸,實(shí)際上是對傳輸與直流層之間包夾的介質(zhì)電容充電的過程。2
    發(fā)表于 11-27 07:00

    高速信號的九大規(guī)則

    規(guī)則一:高速信號屏蔽規(guī)則 如上圖所示: 在高速的PCB設(shè)計(jì)中,時鐘等關(guān)鍵的高速
    的頭像 發(fā)表于 02-14 11:53 ?1.2w次閱讀

    關(guān)于高速信號回流環(huán)路實(shí)際分析

    1、實(shí)際分析: 上面的橘色為信號
    的頭像 發(fā)表于 02-10 09:43 ?3194次閱讀
    關(guān)于<b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>回流</b><b class='flag-5'>環(huán)路</b><b class='flag-5'>實(shí)際</b><b class='flag-5'>分析</b>

    高速信號回流環(huán)路實(shí)際分析

    1、實(shí)際分析: 上面的橘色為信號
    發(fā)表于 02-24 06:51 ?4次下載
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>回流</b><b class='flag-5'>環(huán)路</b><b class='flag-5'>實(shí)際</b><b class='flag-5'>分析</b>

    PCB設(shè)計(jì)中的信號回流實(shí)際路徑分析

    要獲得最佳的PCB設(shè)計(jì),需要了解信號回流實(shí)際路徑。電路的信號完整性和EMC性能,直接與電流環(huán)路形成的電感相關(guān),而電感大小則主要與
    的頭像 發(fā)表于 11-14 11:42 ?5863次閱讀

    高速信號閉環(huán)規(guī)則

    解決。 高速信號屏蔽規(guī)則 如上圖所示:在高速的PCB設(shè)計(jì)中,時鐘等關(guān)鍵的高速
    的頭像 發(fā)表于 05-22 09:15 ?1410次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>的<b class='flag-5'>走</b><b class='flag-5'>線</b>閉環(huán)規(guī)則

    什么是環(huán)路面積?怎么減小環(huán)路電感?

    什么是環(huán)路面積?怎么減小環(huán)路電感? 環(huán)路面積是指電路中電流在閉合路徑上所圍成的面積。環(huán)路
    的頭像 發(fā)表于 11-09 09:30 ?4620次閱讀

    高速差分信號要點(diǎn)分析

    一根為正極性信號線(P),另一根為負(fù)極性信號線(N),這兩根
    的頭像 發(fā)表于 05-16 16:33 ?1017次閱讀