0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

降低PCB設(shè)計(jì)中EMI的技術(shù)

PCB設(shè)計(jì) ? 2020-09-18 22:02 ? 次閱讀

電磁干擾(EMI)是電磁能,它通過(guò)輻射或感應(yīng)干擾電子設(shè)備中的信號(hào)。從收音機(jī)上的靜電到手機(jī)靠近音頻設(shè)備時(shí)聽(tīng)到的嗡嗡聲,電磁干擾一直在我們身邊。

要產(chǎn)生EMI,您所需要的只是能量和天線。電子設(shè)備基本上是充滿電磁能的電路板。您所需要的只是跨能量源的偶極子,并且您的天線可以輻射EMI。此外,由于EMI輻射會(huì)影響我們周圍世界中的關(guān)鍵電子設(shè)備,例如飛機(jī)上的設(shè)備,因此在產(chǎn)品投放市場(chǎng)之前,您必須通過(guò)EMI / EMC法規(guī)和標(biāo)準(zhǔn)。讓我們深入探討可用于降低PCB設(shè)計(jì)中EMI的常用技術(shù)。

接地

在許多方面,接地層都是抵御EMI產(chǎn)生的那種噪聲的第一道防線,因?yàn)殡娐分辽傩枰〉夭拍芄ぷ鳌S媒炭茣?shū)中的水類比法,如果電路中的電流像是一系列水管中的水,則接地層就像是一大盆水。當(dāng)水倒入盆地時(shí),會(huì)形成波紋。這些漣漪很容易被大盆地吸收,但是如果盆地較小,它們會(huì)停留更長(zhǎng)的時(shí)間并在水池壁周圍反彈。

PCB中,接地層在那里提供0伏參考線到電源接地端子,用于電路的返回路徑。但是,與盆地不同,制造“波紋”時(shí)會(huì)產(chǎn)生噪聲,偶極子會(huì)形成,整個(gè)電路板會(huì)變成天線。這就是為什么接地層(PCB中的銅箔層)要占據(jù)電路板盡可能多的橫截面的原因。要降低整個(gè)板上的EMI,就要從有效利用接地層開(kāi)始。減少地面電磁干擾的一些常見(jiàn)最佳做法包括:

l使用多層板。地平面太小?添加另一層可以為您提供更多關(guān)于如何處理板上高速走線的選擇。差分對(duì)產(chǎn)生串?dāng)_?將它們放在降低噪音的內(nèi)層中。

l小心使用分開(kāi)的接地層。如果要分開(kāi)接地層,請(qǐng)確保有充分的理由,例如分開(kāi)模擬和數(shù)字接地以避免噪聲耦合,因?yàn)榉珠_(kāi)的接地層可以充當(dāng)縫隙天線并輻射。

l僅在單個(gè)點(diǎn)連接分離的接地平面。您擁有的公共接地連接越多,創(chuàng)建的環(huán)路就越多,您的設(shè)計(jì)將輻射出更多的EMI。

l將旁路或去耦電容器連接至接地層。如果您的設(shè)計(jì)中有這些,則可以通過(guò)將它們接地來(lái)減少返回電流路徑,從而減小環(huán)路的尺寸,從而減小輻射。只是要確保不要在電源層和無(wú)關(guān)的接地層之間連接旁路電容器,否則會(huì)引起電容性耦合。

走線布局

跡線是電路板上的導(dǎo)電路徑,在電路處于活動(dòng)狀態(tài)時(shí)會(huì)包含流動(dòng)的電子,這意味著它們只是彎曲或與創(chuàng)建全輻射天線交叉。

跟蹤布局的常見(jiàn)最佳做法包括:

l避免銳角直角彎曲。電容在45°角區(qū)域增加,從而改變了特性阻抗并導(dǎo)致反射。圓角直角可以緩解這種情況。

l將信號(hào)分開(kāi)。將高速走線(例如時(shí)鐘信號(hào))與低速信號(hào)分開(kāi),模擬信號(hào)與數(shù)字信號(hào)分開(kāi)。

l使返回路徑短。

l差分走線的走線應(yīng)盡可能靠近。這增加了耦合系數(shù),使受影響的噪聲進(jìn)入共模,這對(duì)于差分輸入級(jí)來(lái)說(shuō)問(wèn)題較少。

l明智地使用過(guò)孔。通孔是必需的,因?yàn)樗鼈兪鼓梢栽诓季€時(shí)利用電路板上的多層。設(shè)計(jì)人員必須意識(shí)到,他們?cè)诨祛l中增加了自己的電感和電容效應(yīng),并且由于特性阻抗的變化會(huì)產(chǎn)生反射。

l避免在差分走線中使用過(guò)孔。如有必要,請(qǐng)使用兩個(gè)通孔共享的橢圓形抗焊盤,以減少寄生電容。

組件安排

電子元器件是電子電路的基礎(chǔ)。注意每個(gè)組件的EMI影響可導(dǎo)致更好的PCB設(shè)計(jì)。組件布局的最佳做法包括:

l將模擬電路與數(shù)字電路分開(kāi)。與走線一樣,ACDC電路應(yīng)分開(kāi)放置,以避免串?dāng)_和其他問(wèn)題。屏蔽,利用多層優(yōu)勢(shì)以及使用單獨(dú)的接地都是可行的選擇。

l隔離高速組件。組件越快越小,EMI越大。通過(guò)屏蔽和濾波來(lái)緩解CPUGPU中高頻時(shí)鐘的自然EMI效應(yīng)。

EMI屏蔽

某些組件將不可避免地產(chǎn)生EMI,這是可以的。我們可以用法拉第籠將它們屏蔽,這是一種由導(dǎo)電材料制成的外殼,其厚度足以阻擋RF波。盡管理想的法拉第籠應(yīng)該是沒(méi)有開(kāi)口的導(dǎo)電外殼,但實(shí)際上我們使用的是由金屬或?qū)щ娕菽瞥傻暮凶樱ǚQ為墊圈)。

降低下一個(gè)PCB設(shè)計(jì)中的EMI

在板上布置走線和過(guò)孔的方式中意外地創(chuàng)建天線太容易了。再加上對(duì)更高時(shí)鐘速度的不斷增長(zhǎng)的需求,您開(kāi)始意識(shí)到為什么降低EMI比以往任何時(shí)候都更為重要。準(zhǔn)備好將這些EMI降低技巧中的一些技巧融入您的下一個(gè)設(shè)計(jì)中了嗎?

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路板設(shè)計(jì)

    關(guān)注

    1

    文章

    127

    瀏覽量

    16537
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4694

    瀏覽量

    85974
  • PCB布線
    +關(guān)注

    關(guān)注

    20

    文章

    463

    瀏覽量

    42086
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3494

    瀏覽量

    4647
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計(jì),幾乎60%的EMI問(wèn)題都可以通過(guò)優(yōu)化高速PCB設(shè)計(jì)來(lái)解決。本文將詳細(xì)介紹高速PCB設(shè)計(jì)解決EMI問(wèn)題的九大規(guī)則,幫助工程師們?cè)谠O(shè)計(jì)中有效減少
    的頭像 發(fā)表于 12-24 10:08 ?128次閱讀

    PCB設(shè)計(jì)的Stub對(duì)信號(hào)傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)應(yīng)盡量減少Stub的存在,或者在無(wú)法完全避免Stub的情況下,通過(guò)優(yōu)化Stub的長(zhǎng)度和幾何形狀來(lái)降低它們對(duì)信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的Stub對(duì)信號(hào)傳輸?shù)挠绊? />    </a>
</div>                            <div   id=

    PCB板EMC/EMI的設(shè)計(jì)技巧

    問(wèn)題,是使系統(tǒng)設(shè)備達(dá)到電磁兼容標(biāo)準(zhǔn)最有效、成本最低的手段。本文介紹數(shù)字電路 PCB 設(shè)計(jì)EMI 控制技術(shù)。
    發(fā)表于 11-18 15:02 ?4次下載

    PCB設(shè)計(jì)怎么降低EMC

    PCB(印刷電路板)設(shè)計(jì)降低電磁兼容性(EMC)問(wèn)題是一個(gè)至關(guān)重要的環(huán)節(jié)。EMC問(wèn)題主要涉及電磁干擾(EMI)和電磁敏感度(EMS)兩個(gè)方面,其中
    的頭像 發(fā)表于 10-09 11:47 ?438次閱讀

    電子儀器PCB設(shè)計(jì)EMC技術(shù)的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《電子儀器PCB設(shè)計(jì)EMC技術(shù)的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:26 ?0次下載

    降低汽車降壓轉(zhuǎn)換器應(yīng)用的傳導(dǎo)EMI

    電子發(fā)燒友網(wǎng)站提供《降低汽車降壓轉(zhuǎn)換器應(yīng)用的傳導(dǎo)EMI.pdf》資料免費(fèi)下載
    發(fā)表于 09-18 11:12 ?0次下載
    <b class='flag-5'>降低</b>汽車降壓轉(zhuǎn)換器應(yīng)用<b class='flag-5'>中</b>的傳導(dǎo)<b class='flag-5'>EMI</b>

    pcb設(shè)計(jì)如何設(shè)置坐標(biāo)原點(diǎn)

    PCB設(shè)計(jì),坐標(biāo)原點(diǎn)是一個(gè)非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點(diǎn)的定義 坐標(biāo)原點(diǎn)的概念 在PCB設(shè)計(jì),坐標(biāo)
    的頭像 發(fā)表于 09-02 14:45 ?2579次閱讀

    EMI降低技術(shù):雙隨機(jī)展頻

    電子發(fā)燒友網(wǎng)站提供《EMI降低技術(shù):雙隨機(jī)展頻.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 09:16 ?0次下載
    <b class='flag-5'>EMI</b><b class='flag-5'>降低</b><b class='flag-5'>技術(shù)</b>:雙隨機(jī)展頻

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?557次閱讀

    PCB設(shè)計(jì)的EMC有哪些注意事項(xiàng)

    是否滿足ESD或者EMI防護(hù)設(shè)計(jì)要求,撇開(kāi)原理圖設(shè)計(jì),PCB設(shè)計(jì)一般需要我們從PCB布局和PCB布線兩個(gè)方面進(jìn)行審查,接下來(lái)為大家介紹關(guān)于PCB
    的頭像 發(fā)表于 06-12 09:49 ?651次閱讀

    PCB設(shè)計(jì)的常見(jiàn)問(wèn)題有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)的常見(jiàn)問(wèn)題有哪些?PCB設(shè)計(jì)布局時(shí)容易出現(xiàn)的五大常見(jiàn)問(wèn)題。在電子產(chǎn)品的開(kāi)發(fā)過(guò)程PCB(P
    的頭像 發(fā)表于 05-23 09:13 ?944次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的常見(jiàn)問(wèn)題有哪些?

    儲(chǔ)能PCB設(shè)計(jì)與制造思考 探討儲(chǔ)能PCB設(shè)計(jì)與制造的關(guān)鍵要素

    建議采用多層PCB設(shè)計(jì),以提供更多的布線層和地層。這有助于降低電阻、電感和噪聲,并提高PCB的抗干擾能力。在儲(chǔ)能系統(tǒng),信號(hào)的穩(wěn)定傳輸是至關(guān)重要的,因此合理的
    發(fā)表于 05-14 11:25 ?1133次閱讀
    儲(chǔ)能<b class='flag-5'>PCB設(shè)計(jì)</b>與制造思考 探討儲(chǔ)能<b class='flag-5'>PCB設(shè)計(jì)</b>與制造<b class='flag-5'>中</b>的關(guān)鍵要素

    這幾招教你解決PCB設(shè)計(jì)的電磁干擾(EMI)問(wèn)題

    作為電子設(shè)計(jì)重要組成部分,在PCB設(shè)計(jì)中出現(xiàn)電磁問(wèn)題時(shí)如何解決呢?本文將從多方面細(xì)節(jié)探討問(wèn)題要點(diǎn),可以采取以下解決辦法來(lái)降低或消除電磁干擾(EMI): 1.合理的
    發(fā)表于 05-08 14:39 ?3146次閱讀

    多層pcb設(shè)計(jì)如何過(guò)孔的原理

    一站式PCBA智造廠家今天為大家講講如何實(shí)現(xiàn)多層PCB的過(guò)孔?多層pcb設(shè)計(jì)過(guò)孔的方法。在現(xiàn)代電子行業(yè),多層PCB設(shè)計(jì)已經(jīng)成為常見(jiàn)且重要的技術(shù)
    的頭像 發(fā)表于 04-15 11:14 ?1032次閱讀

    什么是PCB扇孔,PCB設(shè)計(jì)對(duì)PCB扇孔有哪些要求

    一站式PCBA智造廠家今天為大家講講 PCB扇孔什么意思?PCB設(shè)計(jì)對(duì)PCB扇孔的要求及注意事項(xiàng)。什么是PCB扇孔?
    的頭像 發(fā)表于 04-08 09:19 ?1136次閱讀