描述:
在《Virtex UltraScale+ FPGA 數(shù)據(jù)手冊》(DS923) 中,XCVU27P-3E 器件和 XCVU29P-3E 器件的最低量產(chǎn)軟件和速度規(guī)格已從 Vivado 工具 2019.2 v1.28 更新至 Vivado 工具 2020.1.1 v1.30。
XCVU27P-3E 器件和 XCVU29P-3E 器件的速度文件參數(shù)以及速度/溫度等級在 2020.1.1 版中已更新,包括已糾正了集成塊接口建立時間和保持時間參數(shù)。
受此影響的主要集成塊包括:PCIe、Interlaken 和 100G Ethernet MAC。
速度文件更新中,部分參數(shù)要求已放寬,部分參數(shù)要求則進一步收緊。
解決方案:
對于 XCVU27P-3E 器件和 XCVU29P-3E 器件以及速度/溫度等級設(shè)計,請使用 Vivado Design Suite 2020.1.1 或更高版本。
您可通過以下方式來評估時序問題對于您使用 Vivado 工具 2019.2 - 2020.1 所構(gòu)建的設(shè)計產(chǎn)生的影響:在 Vivado 2020.1.1 或更高版本中,對已完全實現(xiàn)的設(shè)計檢查點 (.dcp) 文件重新運行時序分析。
如果您的比特流是使用 Vivado 工程模式生成的,則必須找到已完全實現(xiàn)的 .dcp 文件。
通常,已完全實現(xiàn)的 .dcp 文件應(yīng)位于如下某一路徑中,具體取決于布線后是否已啟用 phys_opt_design。
project_myDesign.runs/impl_1/myDesign_routed.dcp
project_myDesign.runs/impl_1/myDesign_postroute_physopt.dcp
例如,如果已完全實現(xiàn)的 .dcp 文件為 myDesign_routed.dcp,則上述命令應(yīng)如下所示:
#Open the final dcp for the finished design open_checkpoint project_myDesign.runs/impl_1/myDesign_routed.dcp #Report timing report_timing_summary -file myDesign_timing_summary_routed.rpt
如果在受影響的主要集成塊上出現(xiàn)時序違例,則必須在 Vivado 2020.1.1 或更高版本中對設(shè)計進行重新編譯以達成時序收斂。
原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新
文章出處:【微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
-
PCIe
+關(guān)注
關(guān)注
15文章
1258瀏覽量
83081 -
Vivado
+關(guān)注
關(guān)注
19文章
815瀏覽量
66835
原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論