0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XCVU27P-3E和 XCVU29P-3E的速度文件參數(shù)已更新

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-09-09 10:44 ? 次閱讀

描述:
在《Virtex UltraScale+ FPGA 數(shù)據(jù)手冊》(DS923) 中,XCVU27P-3E 器件和 XCVU29P-3E 器件的最低量產(chǎn)軟件和速度規(guī)格已從 Vivado 工具 2019.2 v1.28 更新至 Vivado 工具 2020.1.1 v1.30。

XCVU27P-3E 器件和 XCVU29P-3E 器件的速度文件參數(shù)以及速度/溫度等級在 2020.1.1 版中已更新,包括已糾正了集成塊接口建立時間和保持時間參數(shù)。

受此影響的主要集成塊包括:PCIe、Interlaken 和 100G Ethernet MAC。

速度文件更新中,部分參數(shù)要求已放寬,部分參數(shù)要求則進一步收緊。

解決方案:
對于 XCVU27P-3E 器件和 XCVU29P-3E 器件以及速度/溫度等級設(shè)計,請使用 Vivado Design Suite 2020.1.1 或更高版本。

您可通過以下方式來評估時序問題對于您使用 Vivado 工具 2019.2 - 2020.1 所構(gòu)建的設(shè)計產(chǎn)生的影響:在 Vivado 2020.1.1 或更高版本中,對已完全實現(xiàn)的設(shè)計檢查點 (.dcp) 文件重新運行時序分析。

如果您的比特流是使用 Vivado 工程模式生成的,則必須找到已完全實現(xiàn)的 .dcp 文件。

通常,已完全實現(xiàn)的 .dcp 文件應(yīng)位于如下某一路徑中,具體取決于布線后是否已啟用 phys_opt_design。

project_myDesign.runs/impl_1/myDesign_routed.dcp

project_myDesign.runs/impl_1/myDesign_postroute_physopt.dcp

例如,如果已完全實現(xiàn)的 .dcp 文件為 myDesign_routed.dcp,則上述命令應(yīng)如下所示:

#Open the final dcp for the finished design open_checkpoint project_myDesign.runs/impl_1/myDesign_routed.dcp #Report timing report_timing_summary -file myDesign_timing_summary_routed.rpt

如果在受影響的主要集成塊上出現(xiàn)時序違例,則必須在 Vivado 2020.1.1 或更高版本中對設(shè)計進行重新編譯以達成時序收斂。

原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新

文章出處:【微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1258

    瀏覽量

    83081
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    815

    瀏覽量

    66835

原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    基于6U VPX的TMS320C6678+XCVU9P的高性能處理平臺

    GTY,P2上1路PCIe x16接口、P3~P6上引出了大量GTY/GTH以及RS422/GPIO信號。板卡提供2個FMC+接口、可搭配我司各類FMC子卡使用,實現(xiàn)數(shù)據(jù)采集回放。板卡設(shè)計滿足工業(yè)級
    的頭像 發(fā)表于 01-09 09:52 ?228次閱讀
    基于6U VPX的TMS320C6678+<b class='flag-5'>XCVU9P</b>的高性能處理平臺

    基于6U VPX的XCVU9P+ZU9EG的高性能處理平臺

    6U VPX XCVU9P ZU9EG
    的頭像 發(fā)表于 01-09 09:35 ?173次閱讀
    基于6U VPX的<b class='flag-5'>XCVU9P</b>+ZU9EG的高性能處理平臺

    XC7A100T板卡設(shè)計原理圖:297-基于XC7A100T的PCIe千兆電口以太網(wǎng)收發(fā)卡

    XCVU13P , 光電脈沖采集處理 , 模擬計算板卡 , 千兆電口以太網(wǎng)收發(fā)卡 , XC7A100T板卡
    的頭像 發(fā)表于 12-02 18:19 ?302次閱讀
    XC7A100T板卡設(shè)計原理圖:297-基于XC7A100T的PCIe千兆電口以太網(wǎng)收發(fā)卡

    XCVU13P板卡設(shè)計原理圖:509-基于XCVU13P的4路QSFP28光纖PCIeX16收發(fā)卡

    PCIeX16收發(fā)卡 , XCVU9P卡 , XCVU13P , XCVU13P板卡 , QSFP28光纖
    的頭像 發(fā)表于 11-23 17:06 ?328次閱讀
    <b class='flag-5'>XCVU13P</b>板卡設(shè)計原理圖:509-基于<b class='flag-5'>XCVU13P</b>的4路QSFP28光纖PCIeX16收發(fā)卡

    基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡

    板卡基于6U VPX標(biāo)準(zhǔn)結(jié)構(gòu),包含一個XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO擴展接口,雙路HPC FMC擴展高速AD、DA、光纖接口等。是理想應(yīng)用于高性能數(shù)字計算,光纖加速的板卡。 板卡全工業(yè)級芯片,滿足高低溫要求。
    的頭像 發(fā)表于 11-07 11:50 ?582次閱讀
    基于6U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC信號處理板卡

    XCVU9P 板卡設(shè)計原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡 高性能數(shù)字計算卡

    光纖加速計算 , 基帶信號處理 , 高性能數(shù)字計算卡 , 高速圖像處理卡 , XCVU9P
    的頭像 發(fā)表于 10-21 15:46 ?465次閱讀
    <b class='flag-5'>XCVU9P</b> 板卡設(shè)計原理圖:616-基于6U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC信號處理板卡 高性能數(shù)字計算卡

    使用PGA300EVM-034,選項ADC Calibration Mode里的“3P-1T” “2P-2T” “3P-3T” 是什么意思?

    請教一下,我在使用PGA300EVM-034,在Guided Calibration -> Calibration Setting File 里面,配置文件里有一個選項ADC Calibration Mode ,請問這里的“3P-1T” “2
    發(fā)表于 08-14 07:58

    智能加速計算卡設(shè)計原理圖:628-基于VU3P的雙路100G光纖加速計算卡 XCVU3P板卡

    DA 信號處理板卡 , PCIe 光纖加速計算卡 , XCVU3P板卡 , 高速視頻采集卡 , 信號輸出驗證,?PCIe 光纖加速計算卡?,?XCVU3P板卡?,?光纖加速計算卡?,?光纖加速卡?,?智能加速計算卡
    的頭像 發(fā)表于 08-01 11:03 ?374次閱讀
    智能加速計算卡設(shè)計原理圖:628-基于VU<b class='flag-5'>3P</b>的雙路100G光纖加速計算卡 <b class='flag-5'>XCVU3P</b>板卡

    聯(lián)想Lenovo_E20_Compal_LA-3541P原理圖文檔

    聯(lián)想Lenovo_E20_Compal_LA-3541P原理圖文檔
    發(fā)表于 07-13 09:20 ?3次下載

    臺積電3nm工藝節(jié)點步入正軌,N3P預(yù)計2024年下半年量產(chǎn)

    在N3P上,公司利用之前的N3E工藝節(jié)點進行優(yōu)化升級,以提升整體能效及晶體管密度。據(jù)介紹,N3E工藝節(jié)點的良率已達到與5納米成熟工藝相當(dāng)?shù)乃健?/div>
    的頭像 發(fā)表于 05-17 14:56 ?990次閱讀

    臺積電N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負

    N3E工藝的批量生產(chǎn)預(yù)期如期進行,其缺陷密度與2020年量產(chǎn)的N5工藝相當(dāng)。臺積電對N3E的良率評價頗高,目前僅有的采用N3E的處理器——蘋果M4,其晶體管數(shù)量及運行時鐘速度均較基于N
    的頭像 發(fā)表于 05-17 09:17 ?1101次閱讀

    VersaClock? 6E 編程套件5P49V6965-PROG數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《VersaClock? 6E 編程套件5P49V6965-PROG數(shù)據(jù)手冊.rar》資料免費下載
    發(fā)表于 05-09 17:16 ?0次下載
    VersaClock? 6<b class='flag-5'>E</b> 編程套件5<b class='flag-5'>P</b>49V6965-PROG數(shù)據(jù)手冊

    5P49V60 汽車 VersaClock? 6E 評估板數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《5P49V60 汽車 VersaClock? 6E 評估板數(shù)據(jù)手冊.rar》資料免費下載
    發(fā)表于 05-09 17:00 ?0次下載
    5<b class='flag-5'>P</b>49V60 汽車 VersaClock? 6<b class='flag-5'>E</b> 評估板數(shù)據(jù)手冊

    什么是HBM3E內(nèi)存?Rambus HBM3E/3內(nèi)存控制器內(nèi)核

    Rambus HBM3E/3 內(nèi)存控制器內(nèi)核針對高帶寬和低延遲進行了優(yōu)化,以緊湊的外形和高能效的封裝為人工智能訓(xùn)練提供了最大的性能和靈活性。
    發(fā)表于 03-20 14:12 ?2758次閱讀
    什么是HBM<b class='flag-5'>3E</b>內(nèi)存?Rambus HBM<b class='flag-5'>3E</b>/<b class='flag-5'>3</b>內(nèi)存控制器內(nèi)核

    三星電子成功發(fā)布其首款12層堆疊HBM3E DRAM—HBM3E 12H

    2024年2月27日 - 三星電子今日宣布,公司成功發(fā)布其首款12層堆疊HBM3E DRAM——HBM3E 12H,這是三星目前為止容量最大的HBM產(chǎn)品。
    的頭像 發(fā)表于 02-27 11:07 ?816次閱讀