0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文解析ZYNQ芯片架構(gòu)

FPGA之家 ? 來源:CSDN技術(shù)社區(qū) ? 作者:CSDN技術(shù)社區(qū) ? 2020-09-05 11:44 ? 次閱讀

基于ZYNQ實(shí)現(xiàn)復(fù)雜嵌入式系統(tǒng)非常便利,其應(yīng)用領(lǐng)域也越來越廣泛,本文來從對ZYNQ芯片架構(gòu)的理解來談?wù)剛€人體會。

ZYNQ主要由兩大部分組成:

處理系統(tǒng)PS(Processing System):上圖左上部分即是PS部分,包括:

同構(gòu)雙核ARM Cortex A9的對稱多處理器 (Symmetric Multi-Processing,SMP)

豐富的外設(shè),2×SPI,2×I2C,2×CAN,2×UART,2×SDIO,2×USB,2×GigE,GPIO

靜態(tài)存儲控制器:Quad-SPI,NAND,NOR

動態(tài)存儲控制器:DDR3,DDR2,LPDDR2

編程邏輯PL(Programmable logic):兼容賽靈思7系列FPGA

基于Artix的芯片:Z-7010以及Z-7020

基于Kintex的芯片:Z-7030以及Z-7045

ZYNQ處理系統(tǒng)端PS所有的外設(shè)都連接在AMBA(Advanced Microcontroller Bus Architecture)總線,而基于FPGA設(shè)計(jì)的IP則可以通過AXI接口掛載在AMBA總線上,從而實(shí)現(xiàn)內(nèi)部各組件的互聯(lián)互通。這里涉及到兩個概念:

AMBA總線,熟悉ARM架構(gòu)的朋友應(yīng)該都大致了解, AMBA是ARM公司的注冊商標(biāo)。是一種用于片上系統(tǒng)(SoC)設(shè)計(jì)中功能塊的連接和管理的開放標(biāo)準(zhǔn)片上互連規(guī)范。它促進(jìn)了具有總線結(jié)構(gòu)及多控制器或組件的多核處理器設(shè)計(jì)開發(fā)。自成立以來,AMBA已廣為應(yīng)用,遠(yuǎn)遠(yuǎn)超出了微控制器設(shè)備領(lǐng)域。如今,AMBA已廣泛用于各種ASIC和SoC部件,包括在現(xiàn)代便攜式移動設(shè)備中使用的應(yīng)用處理器。

高級可擴(kuò)展接口AXI(Advanced eXtensible Interface):是ARM公司AMBA 3.0 和AMBA 4.0規(guī)范的一部分,是并行高性能,同步,高頻,多主機(jī),多從機(jī)通訊接口,主要設(shè)計(jì)用于片上通訊。為啥說AXI是AMBA的一部分,看看下面兩個圖就可以比較清晰的了解。

ZYNQ的高度靈活性

靈活的PS端IO復(fù)用

Multiplexed I/O (MIO):PS端外設(shè)IO復(fù)用,這是什么概念呢?前面介紹了ZYNQ主要分PS/PL兩大組成模塊,PS端前面介紹的外設(shè)如USB/CAN/GPIO/UART等都必要需要引腳與外界打交道,這里所謂的復(fù)用與常見的單片機(jī)、處理器里引腳復(fù)用的概念一樣。但是(這里劃重點(diǎn)),ZYNQ具有高達(dá)54個PS引腳支持MIO,MIO具有非常高的靈活度以達(dá)到靈活配置,這給硬件設(shè)計(jì)、PCB布板帶來了極大的便利!,MIO的配置利用vivado軟件可以實(shí)現(xiàn)靈活配置,如下圖所示。

硬件工程師往往發(fā)現(xiàn)對一個復(fù)雜的系統(tǒng)的布局布線,常常會很困難,也常因?yàn)椴缓侠淼牟季植季€而陷入EMC深坑。ZYNQ的IO引腳高度靈活性,無疑在電路設(shè)計(jì)方面提供極大的方便,可實(shí)現(xiàn)非常靈活的PCB布局布線。從而在EMC性能改善方面帶來了很大便利。

靈活的PS-PL互連接口

Extended Multiplexed I/O (EMIO):擴(kuò)展MIO,如果想通過PS來訪問PL又不想浪費(fèi)AXI總線時,就可以通過EMIO接口來訪問PL。54個I/O中,其中一部分只能用于MIO,大部分可以用于MIO或EMIO,少量引腳只能通過EMIO訪問。

如上圖,比如I2C0則可以通過EMIO映射到PL端的引腳輸出,這無疑又增加了更多的靈活性!

PS-PL接口HP0-HP3:如上架構(gòu)圖中AXI high-performance slave ports (HP0-HP3) 實(shí)現(xiàn)了PS-PL的接口

可配置的32位或64位數(shù)據(jù)寬度

只能訪問片上存儲器OCM(On chip memory)和DDR

AXI FIFO接口(AFI)利用1KB FIFOs來緩沖大數(shù)據(jù)傳輸

PS-PL接口GP0-GP1:如上架構(gòu)圖中AXI general-purpose ports

兩個PS主接口連接到PL的兩個從設(shè)備

32位數(shù)據(jù)寬度

一個連接到CPU內(nèi)存的64位加速器一致端口ACP)AXI從接口,ACP 是 SCU (一致性控制單元)上的一個 64 位從機(jī)接口,實(shí)現(xiàn)從 PL 到 PS 的異步 cache 一致性接入點(diǎn)。ACP 是可以被很多 PL 主機(jī)所訪問的,用以實(shí)現(xiàn)和 APU 處理器相同的方式訪問存儲子系統(tǒng)。這能達(dá)到提升整體性能、改善功耗和簡化軟件的效果。ACP 接口的表現(xiàn)和標(biāo)準(zhǔn)的 AXI 從機(jī)接口是一樣的,支持大多數(shù)標(biāo)準(zhǔn)讀和寫的操作而不需要在 PL 部件中加入額外的一致性操作。

DMA, 中斷, 事件信號

處理器事件總線信號事件信息到CPU

PL外設(shè)IP中斷到PS通用中斷控制器(GIC)

四個DMA通道RDY/ACK信號

擴(kuò)展多路復(fù)用I/O (EMIO)允許PS外設(shè)端口訪問PL邏輯和設(shè)備I/O引腳。

時鐘以及復(fù)位信號:

四個PS時鐘帶使能控制連接到PL

四個PS復(fù)位信號連接到PL

靈活的時鐘系統(tǒng)

PS時鐘源:

PS端具有4個外部時鐘源引腳

PS端具有3個PLL時鐘模塊

PS端具有4個時鐘源可輸出到PL

PL端具有7個時鐘源

PL端時鐘源域相對PS端不同

PL端時鐘可靈活來自PL端外部引腳,因?yàn)镕PGA的硬可編程性,完全靈活配置

也可使用PS端的4個時鐘源

注意

PL和PS之間的時鐘同步是由PS端處理

PL不能提供時鐘給PS使用

豐富的IP庫

Zynq 是一種SoC,具有大量的標(biāo)準(zhǔn) IP,這些部件不再需要重新設(shè)計(jì)而直接可用。以這樣的方式提升了設(shè)計(jì)抽象層級,加上重用預(yù)先測試和驗(yàn)證過的部件,開發(fā)將被加速,而成本則可以降低。就像常說的:“ 為什么要重新發(fā)明輪子呢?”。

Vivado內(nèi)置了大量的IP可供使用,比如數(shù)學(xué)計(jì)算IP,信號處理IP、圖像視頻處理IP,通信互連(以太網(wǎng)、DDS、調(diào)制、軟件無線電、錯誤校驗(yàn))、處理器IP(MicroBlaze等)、甚至人工智能算法IP。

比如信號處理IP,由于采用FPGA硬邏輯實(shí)現(xiàn)信號處理無需CPU計(jì)算,對于實(shí)現(xiàn)復(fù)雜的信號運(yùn)算(比如實(shí)現(xiàn)一個非常高階的FIR濾波、多點(diǎn)FFT計(jì)算)具有非常大優(yōu)勢。

雙ARM硬核處理器

如架構(gòu)圖,ZYNQ內(nèi)置了雙ARM Cortex-A9硬核,對軟件設(shè)計(jì)提供了極大的靈活性,在該處理器上可運(yùn)行Linux,Android等復(fù)雜的操作系統(tǒng),相比常規(guī)FPGA嵌軟核IP的做法具有更強(qiáng)大的運(yùn)算處理能力,你可能會說其處理器的運(yùn)算能力相比時下的其他ARM芯片或稍有不足,但基本能滿足常規(guī)的醫(yī)療、工業(yè)領(lǐng)域等嵌入式系統(tǒng)應(yīng)用需求。

PL/PS的有機(jī)結(jié)合

通過前面的簡要分析介紹,不難發(fā)現(xiàn)PL可編程硬件邏輯及處理器單元的結(jié)合做的非常好。

PL端:可設(shè)計(jì)出高靈活的外設(shè)系統(tǒng),同時可編程硬件邏輯電路,可實(shí)現(xiàn)真正的硬并行處理、硬實(shí)時系統(tǒng)

PS端:PL端與PS的有機(jī)結(jié)合,有可實(shí)現(xiàn)對這種高靈活、硬并行、硬實(shí)時處理系統(tǒng)實(shí)現(xiàn)集中軟件管理

試想,如果一個系統(tǒng)需要實(shí)現(xiàn)硬實(shí)時、硬并行,復(fù)雜外設(shè)互連系統(tǒng):

或許會采用多微控制器(比如單片機(jī))+處理器方案,微處理器實(shí)現(xiàn)實(shí)時需求,處理器運(yùn)行Linux實(shí)現(xiàn)上層業(yè)務(wù)邏輯的方式。

或者采用FPGA+處理器來實(shí)現(xiàn)。

這兩種方案技術(shù)復(fù)雜度都非常高,硬件電路PCB設(shè)計(jì)比較復(fù)雜,軟件開發(fā)以及維護(hù)也會增加復(fù)雜度。而ZYNQ則可以很好的解決此類系統(tǒng)設(shè)計(jì)需求,真正做到system on chip,這也是SOC的一個很好的體現(xiàn)。

總結(jié)一下

ZYNQ這種高度靈活性,豐富的外設(shè),豐富的IP庫,以及vivado強(qiáng)大易用的開發(fā)環(huán)境,對使用ZYNQ進(jìn)行嵌入式系統(tǒng)設(shè)計(jì)帶來了非常多優(yōu)勢。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片架構(gòu)
    +關(guān)注

    關(guān)注

    1

    文章

    30

    瀏覽量

    14562
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    609

    瀏覽量

    47184

原文標(biāo)題:使用ZYNQ實(shí)現(xiàn)復(fù)雜嵌入式系統(tǒng),真的好用!

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    看懂SoC的架構(gòu)

    、SoC 架構(gòu)圖:核心功能和設(shè)計(jì)目標(biāo) SoC 是基于通用處理器這樣的思路進(jìn)行設(shè)計(jì)的,與 PC 設(shè)計(jì)思路樣。即通用處理器是由 CORE + MEM 兩部分組成,修改軟件來實(shí)現(xiàn)不同的功能,電腦還是
    的頭像 發(fā)表于 11-29 09:57 ?636次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>看懂SoC的<b class='flag-5'>架構(gòu)</b>

    ZYNQ核心板學(xué)習(xí)筆記

    此款開發(fā)板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號為 XC7Z020-2CLG484I,484 個引腳的 FBGA 封裝。
    的頭像 發(fā)表于 10-24 18:08 ?774次閱讀
    <b class='flag-5'>ZYNQ</b>核心板學(xué)習(xí)筆記

    正點(diǎn)原子ZYNQ7015開發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強(qiáng)悍,資料豐富!

    ! 正點(diǎn)原子Z15 ZYNQ開發(fā)板,搭載Xilinx Zynq7000系列芯片,核心板主控芯片的型號是XC7Z015CLG485-2。開發(fā)板由核心板+底板組成,外設(shè)資源豐富,板載1路P
    發(fā)表于 09-14 10:12

    [XILINX] 正點(diǎn)原子ZYNQ7035/7045/7100開發(fā)板發(fā)布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    7000系列芯片,核心板支持Xilinx Zynq-7035、Zynq-7045和Zynq-7100三種型號。開發(fā)板由核心板+底板組成,外設(shè)資源豐富,板載2路千兆以太網(wǎng)接口(PS+PL
    發(fā)表于 09-02 17:18

    主流芯片架構(gòu)包括哪些類型

    主流芯片架構(gòu)芯片設(shè)計(jì)領(lǐng)域中的核心組成部分,它們決定了芯片的功能、性能、功耗等多個方面。當(dāng)前,全球范圍內(nèi)主流的芯片
    的頭像 發(fā)表于 08-22 11:08 ?1117次閱讀

    Xilinx ZYNQ 動手實(shí)操演練

    邏輯部分基于賽靈思28nm7系列FPGA,因此該系列產(chǎn)品的名稱中添加了“7000”,以保持與7系列FPGA的致性,同時也方便日后本系列新產(chǎn)品的命名。 除了芯片外,賽靈思Zynq-7000系列還構(gòu)成
    發(fā)表于 05-03 19:28

    沒用過zynq今天在看解析是發(fā)現(xiàn)汽車的CID上有用這個,不知道zynq有什么優(yōu)勢?

    沒用過zynq今天在看解析是發(fā)現(xiàn)汽車的CID上有用這個,不知道zynq有什么優(yōu)勢?
    發(fā)表于 04-23 15:01

    解析AI驅(qū)動光模塊變革

    傳統(tǒng)的三層架構(gòu)已不再適應(yīng)日益增長的數(shù)據(jù)中心流量需求,葉脊架構(gòu)的出現(xiàn)解決了這問題。葉脊架構(gòu)下,光模塊數(shù)量可高達(dá)數(shù)十倍,以滿足大規(guī)模AI集群對大帶寬、低時延、無損網(wǎng)絡(luò)的需求。智算中心網(wǎng)絡(luò)
    發(fā)表于 04-22 10:42 ?740次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>解析</b>AI驅(qū)動光模塊變革

    多核架構(gòu)高性能電機(jī)控制芯片

    基于傳統(tǒng)單核架構(gòu)的電機(jī)控制芯片已無法應(yīng)對新出現(xiàn)的嚴(yán)峻挑戰(zhàn),多核架構(gòu)的控制芯片應(yīng)運(yùn)而生。雙核架構(gòu)芯片
    的頭像 發(fā)表于 04-19 14:46 ?8377次閱讀
    多核<b class='flag-5'>架構(gòu)</b>高性能電機(jī)控制<b class='flag-5'>芯片</b>

    交換芯片架構(gòu)是什么意思 交換芯片架構(gòu)怎么工作

    交換芯片架構(gòu)是指交換芯片內(nèi)部的設(shè)計(jì)和組織方式,包括其硬件組件、處理單元、內(nèi)存結(jié)構(gòu)、接口以及其他關(guān)鍵部分的布局和相互作用。交換芯片架構(gòu)決定了
    的頭像 發(fā)表于 03-22 16:45 ?767次閱讀

    交換芯片架構(gòu)設(shè)計(jì)

    交換芯片架構(gòu)設(shè)計(jì)是網(wǎng)絡(luò)設(shè)備性能和功能的關(guān)鍵。個高效的交換芯片架構(gòu)能夠處理大量的數(shù)據(jù)流量,支持高速數(shù)據(jù)傳輸,并提供先進(jìn)的網(wǎng)絡(luò)功能。
    的頭像 發(fā)表于 03-21 16:28 ?551次閱讀

    交換芯片架構(gòu)設(shè)計(jì)

    交換芯片架構(gòu)設(shè)計(jì)是網(wǎng)絡(luò)通信中的關(guān)鍵環(huán)節(jié),它決定了交換機(jī)的性能、功能和擴(kuò)展性。
    的頭像 發(fā)表于 03-18 14:12 ?721次閱讀

    fpga芯片架構(gòu)介紹

    FPGA(現(xiàn)場可編程門陣列)芯片架構(gòu)種高度靈活和可編程的集成電路架構(gòu),它以其獨(dú)特的結(jié)構(gòu)和功能,在現(xiàn)代電子系統(tǒng)中扮演著至關(guān)重要的角色。FPGA芯片
    的頭像 發(fā)表于 03-15 14:56 ?763次閱讀

    蘋果M3芯片是ARM架構(gòu)

    蘋果M3芯片采用的是ARM架構(gòu)。這種架構(gòu)具有高效能和低功耗的特點(diǎn),使得M3芯片在提供出色性能的同時,也能保持較低的能耗。
    的頭像 發(fā)表于 03-08 16:03 ?2036次閱讀

    汽車ECU般采用芯片架構(gòu)?使用什么系統(tǒng)?

    汽車ECU般采用芯片架構(gòu),使用什么系統(tǒng)?
    發(fā)表于 02-01 06:09