重點
●高質(zhì)量DesignWare DDR PHY IP核為NVIDIA提供無與倫比的性能、延遲和電源效率
●DDR PHY支持DDR5/4的每個通道多個DIMM,滿足NVIDIA的網(wǎng)絡(luò)數(shù)據(jù)速率和內(nèi)存容量要求
●基于固件的現(xiàn)場可升級訓(xùn)練可提高通道的穩(wěn)定性和可靠性,并且有助于算法更新,從而降低采用新內(nèi)存協(xié)議的風(fēng)險
新思科技(Synopsys)近日宣布,NVIDIA的網(wǎng)絡(luò)業(yè)務(wù)部門Mellanox將采用經(jīng)驗證的DesignWare DDR5/4 PHY IP核,以滿足其針對高性能計算和人工智能應(yīng)用的InfiniBand網(wǎng)絡(luò)芯片不斷變化的內(nèi)存需求。NVIDIA正在高性能和云計算領(lǐng)域增加投入,憑借高達80位數(shù)據(jù)路徑和對每個通道多個DIMM的支持,DesignWare DDR5/4 IP核可滿足NVIDIA基本數(shù)據(jù)速率和內(nèi)存容量的要求。作為新思科技廣泛的內(nèi)存接口IP核組合的一部分,DesignWare DDR5/4 PHY IP核由控制器、PHY和各種工藝的驗證IP核組成,支持所有必備功能,有助于Mellanox將這些IP核整合到其ASIC和芯片中,降低相關(guān)風(fēng)險。
DesignWare DDR5/4 PHY IP核提供基于固件的訓(xùn)練,無需更改硬件即可進行現(xiàn)場升級,從而幫助客戶降低采用新協(xié)議的風(fēng)險?;诠碳挠?xùn)練也有助于使用復(fù)雜的訓(xùn)練模式,在系統(tǒng)層面上支持最高裕度和通道可靠性。就功率效率而言,DDR5/4 PHY IP核提供多個低功率狀態(tài)、具有較短的退出延遲、多個預(yù)訓(xùn)練狀態(tài)和可實現(xiàn)動態(tài)頻率調(diào)整功能。
“用于數(shù)據(jù)密集型網(wǎng)絡(luò)和人工智能應(yīng)用的高性能ASIC和芯片,需要可有效降低性能瓶頸的高帶寬片外存儲器技術(shù)。DesignWare DDR5/4 PHY IP核以最高數(shù)據(jù)速率運行,具有基于固件的訓(xùn)練等差異化功能,使NVIDIA等公司能夠以更低的風(fēng)險在其設(shè)計中部署最新功能。”
——John Koeter
解決方案事業(yè)部營銷高級副總裁 新思科技
“長期以來,我們一直將新思科技的高質(zhì)量IP核集成到我們的芯片中,因此我們選擇將DesignWare IP核整合到我們具有網(wǎng)絡(luò)計算功能的最新InfiniBand解決方案中。新思科技的DDR PHY IP核是市面上的最佳解決方案,既能滿足我們嚴格的內(nèi)存需求,也能為我們提供實現(xiàn)差異化產(chǎn)品所需的質(zhì)量、容量和性能?!?/p>
——Shlomit Weiss
Mellanox業(yè)務(wù)工程部高級副總裁 NVIDIA
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
NVIDIA
-
人工智能
-
網(wǎng)絡(luò)芯片
原文標(biāo)題:NVIDIA采用DesignWare DDR IP核,支持高性能云計算網(wǎng)絡(luò)芯片
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
DDR3、DDR4、DDR5是計算機內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR
發(fā)表于 11-29 15:08
?2813次閱讀
DDR5內(nèi)存與DDR4內(nèi)存性能差異 隨著技術(shù)的發(fā)展,內(nèi)存技術(shù)也在不斷進步。DDR5內(nèi)存作為新一代的內(nèi)存技術(shù),相較于DDR4內(nèi)存,在性能上有著顯著的提升。 1. 數(shù)據(jù)傳輸速率
發(fā)表于 11-29 14:58
?655次閱讀
DDR5內(nèi)存的工作原理詳解 1. DDR5內(nèi)存簡介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。它是
發(fā)表于 11-22 15:38
?1607次閱讀
在系統(tǒng)級仿真中,與DDR4-3200 相比,更高數(shù)據(jù)速率下的 DDR5 的有效帶寬幾乎是其兩倍。這種改進是通過提高數(shù)據(jù)速率和增強架構(gòu)來實現(xiàn)的。DDR5 包含從 3200 MT/s 到 8800 MT
發(fā)表于 11-14 11:12
?584次閱讀
近日,存儲芯片市場傳來重大消息,SK海力士正式通知市場,其DDR5內(nèi)存產(chǎn)品將漲價15%至20%,這一舉動無疑給市場投下了一枚震撼彈。此次漲價的根源在于,SK海力士、美光、三星等存儲芯片巨頭紛紛調(diào)整
發(fā)表于 08-15 10:19
?800次閱讀
近日,據(jù)外媒報道,SK海力士已宣布將其DDR5 DRAM芯片價格上調(diào)15%至20%,這一舉動在業(yè)界引起了廣泛關(guān)注。供應(yīng)鏈內(nèi)部人士透露,此次漲價的主要原因在于HBM3/3E產(chǎn)能的大幅擴張,對DDR5的生產(chǎn)資源造成了明顯擠占。
發(fā)表于 08-14 15:40
?714次閱讀
DDR5 RDIMM及支持下一代MR-DIMM單體測試驗證系統(tǒng) (DDR5 MR-DIMM Module Test System), 支持的速率可高達17.4Gbps.
DDR5內(nèi)存測
發(fā)表于 08-06 12:03
DDR5標(biāo)準(zhǔn)JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內(nèi)存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細。不知道你開始使用DDR5沒有,你有關(guān)
發(fā)表于 07-16 17:47
?1998次閱讀
01活動主題DDR4/DDR5內(nèi)存技術(shù)高速信號專題設(shè)計技術(shù)交流活動時間:2024年7月6日(本周六)10:00地點:深圳市南山區(qū)科技南十二路曙光大廈1002(深圳地鐵1號線,高新園地鐵站D出口200
發(fā)表于 07-06 08:12
?379次閱讀
提供業(yè)界領(lǐng)先的 DDR5 服務(wù)器 PMIC,滿足AI及其他高級工作負載對最高性能與容量內(nèi)存模塊的需求 通過全新PMIC系列支持多代基于 DDR5 的高性能服務(wù)器 為 DDR5 服務(wù)器內(nèi)存模塊提供完整
發(fā)表于 06-20 15:13
?928次閱讀
據(jù)悉,現(xiàn)有的南亞科技已投入8/4Gb DDR4內(nèi)存以及16Gb DDR5內(nèi)存的1B nm制程試生產(chǎn)中。他們計劃下半年少量推出DDR5產(chǎn)品并逐步提高產(chǎn)量,預(yù)計明年產(chǎn)量將會進一步增加。
發(fā)表于 05-30 15:41
?1036次閱讀
此文盡量排除高深莫測的DRAM相關(guān)技術(shù)名詞,讓各位迅速了解DDR5相對DDR4的優(yōu)勢與可能的影響,最后再同場加映英特爾Atomx6000系列引進的「In-BandECC」技術(shù),讓大家瞧瞧英特爾如何在
發(fā)表于 05-09 08:27
?1035次閱讀
工業(yè)類設(shè)備,從終端產(chǎn)品到數(shù)據(jù)中心,用于CPU進行數(shù)據(jù)處理運算的緩存。近20多年來,經(jīng)歷了從SDRAM發(fā)展到DDR RAM,又從DDR發(fā)展到目前的DDR5,每一代 DDR 技術(shù)在帶寬、性
發(fā)表于 04-01 11:37
?1153次閱讀
2021 年,JEDEC 宣布發(fā)布 JESD79-5 DDR5 SDRAM 標(biāo)準(zhǔn),標(biāo)志著行業(yè)向 DDR5 dual-inline memory modules (DIMM) 的過渡。
發(fā)表于 03-17 09:50
?3175次閱讀
將隨著支持內(nèi)存速率6400MT/S的新一代服務(wù)器CPU平臺的發(fā)布而開始規(guī)模出貨。此外,DDR5第四子代RCD芯片的工程樣片已經(jīng)送樣給主要的內(nèi)存廠商進行評估。
發(fā)表于 02-02 10:27
?1024次閱讀
評論