0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCI9054的DMA傳輸過程可通過幾個步驟實現(xiàn)?

lhl545545 ? 來源:維庫電子市場網(wǎng) ? 作者:維庫電子市場網(wǎng) ? 2020-08-12 16:39 ? 次閱讀

目前衛(wèi)星技術(shù)已廣泛應(yīng)用于國民生產(chǎn)的各個方面。通訊衛(wèi)星,氣象衛(wèi)星以及遙感衛(wèi)星,科學(xué)探測衛(wèi)星等與人們的生活密切相關(guān)。衛(wèi)星所收集的大量數(shù)據(jù)資料能否及時準確地下傳、接收和存儲是衛(wèi)星技術(shù)的一個重要方面。其傳送過程如圖1所示。

PCI9054的DMA傳輸過程可通過幾個步驟實現(xiàn)?

從衛(wèi)星上高速下傳的數(shù)據(jù)由地面衛(wèi)星接收站轉(zhuǎn)發(fā)為基帶信號,通過光纜傳送至數(shù)據(jù)中心,速度可達上百兆波特率,要求系統(tǒng)正確接收,經(jīng)過同步和預(yù)處理,然后存入計算機系統(tǒng),供數(shù)據(jù)中心使用。其特點是:數(shù)據(jù)下傳速度高,數(shù)據(jù)量大,持續(xù)時間長,并且要求具有差錯控制功能。而本文介紹了為了滿足此要求而設(shè)計的數(shù)據(jù)接收和存儲系統(tǒng)。

系統(tǒng)設(shè)計

數(shù)據(jù)接收和存儲系統(tǒng)主要包括數(shù)據(jù)接收和預(yù)處理,數(shù)據(jù)傳送,數(shù)據(jù)存儲等部分。本文主要介紹CPLD,PCI總線結(jié)構(gòu),總線控制器PCI9054。其系統(tǒng)組成如圖2所示。

基帶串行信號由復(fù)雜可編程邏輯器件(CPLD)進行串并轉(zhuǎn)換,變?yōu)?位數(shù)據(jù)信號后根據(jù)編碼方式找到同步幀,并進行預(yù)處理,然后傳到先入先出存儲器FIFO, 在邏輯控制下將數(shù)據(jù)送入PCI總線控制器PCI9054,由9054采用DMA突發(fā)方式傳輸至內(nèi)存,再存儲到RAID磁盤陣列。

采用復(fù)雜可編程邏輯器件(CPLD)可大大減少復(fù)雜的控制,通過VHDL語言即可靈活設(shè)置控制邏輯。而且隨著超大規(guī)模集成電路的發(fā)展,可編程邏輯器件的發(fā)展非常迅速,現(xiàn)已達到數(shù)十萬門,速度《1ns(管腳之間)。由于高速電路設(shè)計中的干擾問題非常嚴重,因此要盡可能地減少線路設(shè)計,所以采用CPLD不僅可滿足系統(tǒng)要求的復(fù)雜的邏輯關(guān)系,而且可大大減少布線干擾,調(diào)試和更改也非常方便,是今后邏輯控制的發(fā)展方向。在本系統(tǒng)中,CPLD不僅實現(xiàn)串并轉(zhuǎn)換和同步的功能,同時還用以實現(xiàn)數(shù)據(jù)進入FIFO以及由FIFO傳入PCI9054的傳輸控制邏輯,中斷邏輯以及主機對數(shù)據(jù)傳輸通道的前端控制。

在總線結(jié)構(gòu)上,由于數(shù)據(jù)傳輸速度高,以往的ISA總線不能滿足要求(ISA總線最大傳輸速度5MB/S),必須采用更快的PCI總線結(jié)構(gòu)。PCI總線協(xié)議是Intel公司1992年提出的,為滿足高速數(shù)據(jù)輸入/輸出要求而設(shè)計的一種低成本,高性能的局部總線協(xié)議。它是一種獨立于處理器的總線結(jié)構(gòu),具有32位或64位的復(fù)用的數(shù)據(jù)地址總線,總線上的設(shè)備可以以系統(tǒng)總線的速度在相互之間進行數(shù)據(jù)傳輸,或直接訪問系統(tǒng)內(nèi)存,可以達到132MB/s的數(shù)據(jù)傳輸速率(64位則性能加倍)。采用PCI接口的設(shè)備必須滿足PCI接口規(guī)范V2.2標準。

PCI 總線結(jié)構(gòu)具有非常明顯的優(yōu)點,但其總線規(guī)范十分復(fù)雜,要求非常嚴格的時序關(guān)系,接口的設(shè)計難度較大。因此,為了減少PCI總線在實際應(yīng)用中的復(fù)雜性,許多公司設(shè)計出了專門針對PCI總線接口的控制芯片。PCI9054就是其中比較先進的一種。PCI9054是PLX公司推出的一種33M, 32位PCI接口控制器,可同時支持3.3V和5V兩種信號環(huán)境,并且具有電源管理功能。其結(jié)構(gòu)框圖如圖3所示。

PCI9054的DMA傳輸過程可通過幾個步驟實現(xiàn)?

它提供了三種物理總線接口:PCI總線接口,LOCAL總線接口,及串行EPROM接口。

LOCAL總線的數(shù)據(jù)寬度為32位,時鐘頻率可達到50MHZ, 并且支持數(shù)據(jù)預(yù)取功能。 9054的LOCAL總線與PCI總線之間數(shù)據(jù)傳輸有三種方式:主模式(Direct Master),從模式(Direct Slave),DMA方式。其內(nèi)部具有兩個DMA數(shù)據(jù)通道,雙向數(shù)據(jù)通路上各有6個FIFO進行數(shù)據(jù)緩沖,可同時進行高速的數(shù)據(jù)接收和發(fā)送。8個32位Maibox寄存器可為雙向數(shù)據(jù)通路提供消息傳送。9054還有2個32位Doorbell寄存器,用來在PCI和Local總線上產(chǎn)生中斷。

PCI9054的DMA傳輸過程可通過幾個步驟實現(xiàn)?

用戶通過設(shè)置其內(nèi)部寄存器,即可完成各種控制功能。9054內(nèi)部寄存器的配置信息可以寫在一片串行EPROM中,在加電時9054自動加載串行EPROM配置信息,并由PCIBIOS通過PCI總線對配置寄存器讀寫。9054可方便地與各種存儲設(shè)備相連接,在本設(shè)計中,它與FIFO及EPROM的設(shè)計接口如圖4所示。在本系統(tǒng)中,數(shù)據(jù)傳輸是單方向的,因此只設(shè)計PCI9504從FIFO中讀數(shù)據(jù)的情況,只用到與讀FIFO有關(guān)的信號,如REN,RCLK等。其中的CPLD邏輯關(guān)系如下:

REN平時為高電平(無效電平),當(dāng)ADS#為低(有效),BLAST為高(無效),LW/R為低(有效)時,表明9054開始了一個有效的讀數(shù)據(jù)周期,CPLD產(chǎn)生一個低電平信號REN(有效電平)給FIFO,同時作為Ready信號返回給9054,通知9054設(shè)備已準備就緒。此信號持續(xù)到ADS#為高(無效)且BLAST為低(有效)時,表明9054已經(jīng)開始最后一個周期,此時REN信號再次變高電平(無效)。

OE信號與REN信號可同樣設(shè)置,在讀信號允許的同時使能FIFO芯片。

本設(shè)計中采用了PCI9054的DMA工作方式,在此方式下,9054作為PCI總線的主設(shè)備,同時也是Local總線的控制者,通過設(shè)置其DMA控制器內(nèi)部的寄存器即可實現(xiàn)兩總線之間的數(shù)據(jù)傳送。表1顯示了與DMA傳輸相關(guān)的寄存器在PCI總線上的地址分配:

PCI9054的DMA傳輸過程可由以下幾個步驟實現(xiàn):

1.設(shè)置方式寄存器:設(shè)置DMA通道的傳輸方式,寄存器DMAMODE0或者DMAMODE1的位9:0-表示塊傳輸,1-表示散/聚傳輸;

2.設(shè)置PCI地址寄存器:設(shè)置PCI總線側(cè)的地址空間。

3.設(shè)置LOCAL地址寄存器:設(shè)置LOCAL總線側(cè)的地址空間。

4.設(shè)置傳輸計數(shù)寄存器:以字節(jié)位單位設(shè)置傳輸數(shù)據(jù)量。

5.設(shè)置描述寄存器:設(shè)置DMA傳輸?shù)姆较颍辉谏?聚方式下,位0表示傳輸參數(shù)的加載地址,0-PCI地址,1-Local地址; 位1表示傳輸鏈結(jié)束,0-未結(jié)束,1-結(jié)束;位2設(shè)置當(dāng)前塊傳輸結(jié)束后中斷;位3指示DMA的傳輸方向,0-從PCI總線到Local總線,1-從Local總線到PCI總線;高28位[31:4]表示傳輸參數(shù)表的地址指針。

6.設(shè)置命令/狀態(tài)寄存器:啟動或停止DMA操作,并讀此寄存器返回DMA狀態(tài) 。

PCI9054的DMA傳輸過程可通過幾個步驟實現(xiàn)?

通過PCI9054的DMA傳輸方式,高速數(shù)據(jù)可以較容易地實現(xiàn)從PCI接口板上傳入計算機,不必考慮PCI總線接口的實現(xiàn),從而大大簡化了設(shè)計中的復(fù)雜度,加快了設(shè)計周期。

結(jié)語

隨著數(shù)字技術(shù)的發(fā)展,要求的數(shù)據(jù)傳輸速率將會越來越高,CPLD技術(shù)和PCI總線將會越來越多地應(yīng)用在數(shù)據(jù)傳輸?shù)脑O(shè)計中,PCI9054總線控制器有著較高的性能/價格比,將來的應(yīng)用將會更加廣泛。
責(zé)任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5343

    瀏覽量

    120385
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8605

    瀏覽量

    151198
  • 可編程邏輯器件
    +關(guān)注

    關(guān)注

    5

    文章

    139

    瀏覽量

    30312
收藏 人收藏

    評論

    相關(guān)推薦

    通過PLX PCI9080橋接芯片實現(xiàn)TMS320C6000擴展總線與PCI總線的接口

    電子發(fā)燒友網(wǎng)站提供《通過PLX PCI9080橋接芯片實現(xiàn)TMS320C6000擴展總線與PCI總線的接口.pdf》資料免費下載
    發(fā)表于 10-26 10:23 ?0次下載
    <b class='flag-5'>通過</b>PLX <b class='flag-5'>PCI</b>9080橋接芯片<b class='flag-5'>實現(xiàn)</b>TMS320C6000擴展總線與<b class='flag-5'>PCI</b>總線的接口

    簡述DMA控制器的工作過程

    DMA(Direct Memory Access)控制器的工作過程是一個復(fù)雜但高效的硬件執(zhí)行過程,它實現(xiàn)了內(nèi)存與外設(shè)之間直接的數(shù)據(jù)傳輸,顯著
    的頭像 發(fā)表于 08-20 10:35 ?1062次閱讀

    經(jīng)驗分享 | DMA助力實時控制

    直接存儲器訪問(DMA,DirectMemoryAccess)的優(yōu)點·提高系統(tǒng)效率:通過繞過CPU,DMA顯著減少了數(shù)據(jù)傳輸對CPU資源的占用,使得CPU能夠?qū)W⒂谄渌嬎闳蝿?wù),提升了
    的頭像 發(fā)表于 07-18 08:18 ?828次閱讀
    經(jīng)驗分享 | <b class='flag-5'>DMA</b>助力實時控制

    can總線的數(shù)據(jù)傳輸過程是什么

    CAN總線(Controller Area Network)是一種用于汽車和工業(yè)控制系統(tǒng)的通信協(xié)議。它具有高可靠性、實時性和靈活性,因此在許多領(lǐng)域得到了廣泛應(yīng)用。本文將詳細介紹CAN總線的數(shù)據(jù)傳輸過程
    的頭像 發(fā)表于 06-16 10:18 ?2708次閱讀

    FX3主機通過控制傳輸向EP0發(fā)送數(shù)據(jù),這個過程DMA嗎?

    主機通過控制傳輸向 EP0 發(fā)送數(shù)據(jù),這個過程DMA 嗎? 非常感謝!
    發(fā)表于 05-29 06:46

    無線模塊透明傳輸原理及過程解析

    透明傳輸,顧名思義,是指在傳輸過程中對外界完全透明,不需要關(guān)注傳輸過程以及傳輸協(xié)議,最終目的是要把傳輸的內(nèi)容原封不動地傳遞給接收端,發(fā)送和接
    的頭像 發(fā)表于 04-30 16:58 ?676次閱讀

    如何確保DMA傳輸過程中的數(shù)據(jù)都是好的?

    有沒有哪位大佬清楚DMA原理的 想請教下,芯片廠是如何確保DMA傳輸過程中的數(shù)據(jù)都是OK的 比如傳輸前后SRAM里面的數(shù)據(jù)不變,傳輸出來的數(shù)
    發(fā)表于 04-12 06:23

    STM32G0B1RE 從SPI+DMA返回數(shù)據(jù)時開始3個字節(jié)錯誤的原因?怎么解決?

    您好,我在使用STM32G0B1RE的SPI1作為從設(shè)備,數(shù)據(jù)收發(fā)采用DMA方式,通過STM32CubeIDE配置工程,SPI與DMA均配置為Byte字節(jié)傳輸模式。 與主SPI的交互
    發(fā)表于 04-07 06:20

    CW32L052單片機支持DMA實現(xiàn)高速數(shù)據(jù)傳輸

    CW32L052支持DMA(Direct Memory Access),即直接內(nèi)存訪問,無需CPU干預(yù),實現(xiàn)高速數(shù)據(jù)傳輸
    的頭像 發(fā)表于 02-27 11:36 ?986次閱讀

    Xilinx高性能PCIe DMA控制器IP,8個DMA通道

    基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem實現(xiàn)了使用DMA地址隊列的獨立多通道、高性能Continous或
    的頭像 發(fā)表于 02-22 11:11 ?1458次閱讀
    Xilinx高性能PCIe <b class='flag-5'>DMA</b>控制器IP,8個<b class='flag-5'>DMA</b>通道

    什么是DMA?DMA究竟有多快!

    直接內(nèi)存訪問(Direct Memory Access,DMA):在計算機體系結(jié)構(gòu)中,DMA 是一種數(shù)據(jù)傳輸方式,允許外部設(shè)備直接訪問計算機的內(nèi)存,而無需通過中央處理單元(CPU)的干
    的頭像 發(fā)表于 02-22 10:43 ?2043次閱讀
    什么是<b class='flag-5'>DMA</b>?<b class='flag-5'>DMA</b>究竟有多快!

    光纖傳輸信息時的工作過程

    光電轉(zhuǎn)換工作過程如下: 變頻器主控芯片將驅(qū)動IGBT開關(guān)的信息由電信號信號轉(zhuǎn)換成光信號,請問這個轉(zhuǎn)換過程通過什么電路完成的,而且傳輸驅(qū)動信息時是同一相的上下橋臂同時發(fā)送的,在發(fā)送端是
    發(fā)表于 02-03 11:33

    Traveo CYT2B7使用P-DMA連續(xù)將ADC的16-bit采樣結(jié)果傳輸到內(nèi)存中,每16-bit的數(shù)據(jù)傳輸是否是原子傳輸?

    您好, 我正在使用 Traveo CYT2B7,我想要使用 P-DMA 連續(xù)將 ADC 的 16-bit 采樣結(jié)果傳輸到內(nèi)存中,請問每 16-bit 的數(shù)據(jù)傳輸是否是原子傳輸?在 P-
    發(fā)表于 02-02 12:36

    如何確定運輸過程的損壞原因?

    的運輸監(jiān)控數(shù)據(jù)記錄儀可以幫助準確分析運輸中發(fā)生的損壞原因,并確定責(zé)任方。通過記錄關(guān)鍵的環(huán)境參數(shù),可以追溯到發(fā)生損壞的具體時間點。一些公司甚至規(guī)定了對易碎物品進行特定環(huán)境監(jiān)測的要求,以確保貨物在運輸過程中得到適當(dāng)?shù)谋Wo。
    的頭像 發(fā)表于 01-18 15:58 ?577次閱讀
    如何確定運<b class='flag-5'>輸過程</b>的損壞原因?

    dma和通道技術(shù)的區(qū)別

    DMA(Direct Memory Access)和通道技術(shù)是計算機系統(tǒng)中用來優(yōu)化數(shù)據(jù)傳輸和處理的重要技術(shù)。盡管它們都與數(shù)據(jù)傳輸相關(guān),但它們在實現(xiàn)方法、特點和應(yīng)用場景等方面存在一些重要
    的頭像 發(fā)表于 01-04 14:31 ?2609次閱讀