近來5G網(wǎng)絡(luò)話題的探討非?;馃?,Silicon Labs(亦稱“芯科科技”)時(shí)鐘產(chǎn)品總經(jīng)理James Wilson特別針對(duì)5G議題分享其觀點(diǎn),包括說明5G對(duì)時(shí)鐘同步技術(shù)的嚴(yán)格要求,以及工程師在開發(fā)5G產(chǎn)品或服務(wù)時(shí)可能遇到的關(guān)鍵問題,并進(jìn)一步介紹Silicon Labs提供可滿足完整的5G設(shè)計(jì)需求的高性能時(shí)鐘系列產(chǎn)品。
從時(shí)鐘角度看5G的特點(diǎn)為了在全球范圍內(nèi)提供5G網(wǎng)絡(luò)連接和覆蓋,服務(wù)提供商們正在部署更多的無線設(shè)備,從大容量的宏基站到專注于擴(kuò)展網(wǎng)絡(luò)覆蓋范圍的小基站和毫米波解決方案。與4G網(wǎng)絡(luò)將射頻和基帶處理放在一起不同,5G將這些資源分布在整個(gè)網(wǎng)絡(luò)中,因此需要更大容量、更低延遲的前傳和回傳解決方案。如此廣泛的應(yīng)用需要大量的時(shí)鐘發(fā)生器、時(shí)鐘緩沖器、時(shí)鐘去抖芯片、網(wǎng)絡(luò)同步器和振蕩器,來提供必要的時(shí)鐘發(fā)生和分配功能。
此外,5G網(wǎng)絡(luò)有一個(gè)共同的需求——基站之間需要做到時(shí)間/相位同步。同步是一種技術(shù),用于增加用戶帶寬,以及最大限度地減少掉話的發(fā)生和相鄰基站間的干擾。 工程師在產(chǎn)品開發(fā)時(shí)的痛點(diǎn)同步是5G產(chǎn)品開發(fā)人員必須應(yīng)對(duì)的一項(xiàng)新挑戰(zhàn)。IEEE 1588 v2協(xié)議和同步以太網(wǎng)(SyncE)技術(shù)可用于在5G基站之間提供時(shí)間和頻率同步。業(yè)界應(yīng)該考慮新的高性能解決方案,以幫助5G開發(fā)人員滿足IEEE 1588標(biāo)準(zhǔn)所要求的嚴(yán)格的時(shí)間誤差預(yù)算。ITU-TG.8273.2標(biāo)準(zhǔn)規(guī)定網(wǎng)絡(luò)中每個(gè)節(jié)點(diǎn)的恒定時(shí)間誤差僅為10ns。另一項(xiàng)常見的挑戰(zhàn)是需要超低相位噪聲參考時(shí)鐘,來為數(shù)據(jù)轉(zhuǎn)換器、模擬前端、FPGA和ASIC等5G信號(hào)鏈上的組件提供關(guān)鍵參考時(shí)鐘。
Silicon Labs是領(lǐng)先的高性能時(shí)鐘器件供應(yīng)商,時(shí)鐘器件可以在5G無線網(wǎng)絡(luò)中提供時(shí)鐘發(fā)生和時(shí)鐘分配功能。Silicon Labs可以為5G應(yīng)用提供業(yè)界廣泛的時(shí)鐘解決方案組合,包括網(wǎng)絡(luò)同步器、時(shí)鐘去抖芯片、時(shí)鐘發(fā)生器、時(shí)鐘緩沖器和振蕩器。Silicon Labs可以為IEEE1588和同步以太網(wǎng)提供全面的時(shí)鐘芯片、模塊和軟件解決方案組合,這些產(chǎn)品均已經(jīng)過現(xiàn)場(chǎng)驗(yàn)證并且完全符合標(biāo)準(zhǔn)。Silicon Labs的時(shí)鐘產(chǎn)品滿足5G信號(hào)鏈組件對(duì)相位噪聲的嚴(yán)苛要求,同時(shí)提供了一流的集成度,可以用單芯片解決方案替代2個(gè)或更多的競(jìng)爭(zhēng)性器件。
責(zé)任編輯:pj
-
緩沖器
+關(guān)注
關(guān)注
6文章
1922瀏覽量
45485 -
時(shí)鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
200瀏覽量
67278 -
5G
+關(guān)注
關(guān)注
1354文章
48454瀏覽量
564243
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論