0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB電路板怎么能有效抑制電磁干擾

PCB線路板打樣 ? 2020-07-27 15:23 ? 次閱讀

高速 PCB 設(shè)計(jì)中,差分信號(hào)的應(yīng)用越來越廣泛,這主要是因?yàn)楹推胀ǖ膯味诵盘?hào)走線相比,差分信號(hào)具有抗干擾能力強(qiáng)、能有效抑制 EMI、時(shí)序定位精確的優(yōu)勢(shì)。作為一名(準(zhǔn))PCB 設(shè)計(jì)工程師,我們當(dāng)然需要充分理解差分信號(hào)!

關(guān)于差分信號(hào)

嚴(yán)格意義上來說,所有的電壓信號(hào)都是“差分”的,因?yàn)橐粋€(gè)電壓總是相對(duì)另一個(gè)電壓而言。但大部分情況下,我們會(huì)把“地”做為電壓基準(zhǔn)點(diǎn),從而測(cè)得另一個(gè)電壓值,這種信號(hào)被稱為單端信號(hào)。由于是和“地”做比較,單端信號(hào)在 PCB 上的表現(xiàn)通常只有一根導(dǎo)線(Track)。

那什么是差分信號(hào)呢?區(qū)別于傳統(tǒng)的一根信號(hào)線一根地線的做法,差分傳輸在這兩根線上都傳輸信號(hào),這兩個(gè)信號(hào)的振幅相等,相位相差 180 度,極性相反。在這兩根線上傳輸?shù)男盘?hào)就是差分信號(hào)。

差分信號(hào)的優(yōu)缺點(diǎn)

優(yōu)點(diǎn)

抗干擾能力強(qiáng)。干擾噪聲一般會(huì)等值、同時(shí)的被加載到兩根信號(hào)線上,而其差值為 0,即:噪聲對(duì)信號(hào)的邏輯意義不產(chǎn)生影響。

能有效抑制電磁干擾(EMI)。由于兩根線靠得很近且信號(hào)幅值相等,這兩根線與地線之間的耦合電磁場(chǎng)的幅值也相等,同時(shí)他們的信號(hào)極性相反,其電磁場(chǎng)將相互抵消。因此對(duì)外界的電磁干擾也小。

時(shí)序定位準(zhǔn)確。差分信號(hào)的接受端是兩根線上的信號(hào)幅值之差發(fā)生正負(fù)跳變的點(diǎn),作為判斷邏輯 0/1 跳變的點(diǎn)的。而普通單端信號(hào)以閾值電壓作為信號(hào)邏輯 0/1 的跳變點(diǎn),受閾值電壓與信號(hào)幅值電壓之比的影響較大,不適合低幅度的信號(hào)。

缺點(diǎn)

若電路板的面積非常緊張,單端信號(hào)可以只有一根信號(hào)線,地線走地平面,而差分信號(hào)一定要走兩根等長(zhǎng)、等寬、緊密靠近、且在同一層面的線。這樣的情況常常發(fā)生在芯片的管腳間距很小,以至于只能穿過一根走線的情況下。

差分信號(hào)布線要求

在 PCB 電路板上,差分走線必須是等長(zhǎng)、等寬、緊密靠近、且在同一層面的兩根線。

等長(zhǎng):等長(zhǎng)是指兩條線的長(zhǎng)度要盡量一樣長(zhǎng),是為了保證兩個(gè)差分信號(hào)時(shí)刻保持相反極性。減少共模分量。

等寬、等距:等寬是指兩條信號(hào)的走線寬度需要保持一致,等距是指兩條線之間的間距要保持不變,保持平行。

差分線彼此靠近,靠越近,回路面積越小,走線下面感應(yīng)電流的回路面積也越小,對(duì) EMI 控制也好。

差分走線要求在同一板層上,因?yàn)椴煌瑢又g的阻抗、過孔等差別會(huì)降低差模傳輸?shù)男Ч牍材T肼暋?/p>

提醒:在 PCB 布線規(guī)則中,有一條“關(guān)鍵信號(hào)線優(yōu)先”的原則,即電源、摸擬信號(hào)、高速信號(hào)、時(shí)鐘信號(hào)、差分信號(hào)和同步信號(hào)等關(guān)鍵信號(hào)優(yōu)先布線。
責(zé)任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4324

    文章

    23153

    瀏覽量

    399073
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3602

    瀏覽量

    127959
  • Track
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    9818
  • 差分信號(hào)
    +關(guān)注

    關(guān)注

    3

    文章

    378

    瀏覽量

    27738
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3494

    瀏覽量

    4674
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    列車用高速數(shù)字PCB電路板干擾設(shè)計(jì)

    設(shè)計(jì)初必須考慮數(shù)字電路干擾抑制問題, 否則很難達(dá)到高速數(shù)字電路干擾要求。因此首先應(yīng)當(dāng)提高數(shù)字電路板
    發(fā)表于 07-16 11:50

    如何有效抑制模塊電源的電磁干擾

    電感;(6) PCB布局和走線不合理從而產(chǎn)生的回路干擾。三、抑制電磁干擾的對(duì)策人們總是想方設(shè)法
    發(fā)表于 08-09 15:50

    教你減少PCB電磁干擾的設(shè)計(jì)技巧

    媒體把一 個(gè)電網(wǎng)絡(luò)上的信號(hào)干擾到另一電網(wǎng)絡(luò)。在高速系統(tǒng)設(shè)計(jì)中,集成電路引腳、高頻信號(hào)線和各類接插頭都是PCB設(shè)計(jì)中常見的輻射干擾源,它們散
    發(fā)表于 09-18 15:33

    印制電路板上的干擾抑制

    導(dǎo)電平面作為基準(zhǔn)地,需要接地的各部分可就近接到該基準(zhǔn)地上。由于導(dǎo)電平面的高頻阻抗很低,所以各處的基準(zhǔn)電位比較接近,可有效地減少地線的阻抗。  5)在一塊印制電路板上,如果同時(shí)布設(shè)模擬電路和數(shù)字
    發(fā)表于 09-19 16:16

    提升電路板電磁兼容性的方法

    來源:互聯(lián)網(wǎng)電磁兼容一般是對(duì)電子設(shè)備在各種電磁環(huán)境中仍能夠協(xié)調(diào)、有效地進(jìn)行工作的能力。它能使使電子設(shè)備既能抑制各種外來的干擾,使電子設(shè)備在特
    發(fā)表于 10-22 07:52

    解決射頻電路印制電路板的抗干擾設(shè)計(jì)的辦法

    隨著通信技術(shù)的發(fā)展,無線射頻電路技術(shù)運(yùn)用越來越廣,其中的射頻電路的性能指標(biāo)直接影響整個(gè)產(chǎn)品的質(zhì)量,射頻電路印制電路板PCB)的抗
    發(fā)表于 11-23 12:17

    PCB設(shè)計(jì)中的電磁干擾問題,如何抑制干擾?

    PCB設(shè)計(jì)中的電磁干擾問題PCB干擾抑制步驟
    發(fā)表于 04-25 06:51

    射頻PCB電路板的抗干擾設(shè)計(jì)

    印制電路板的抗干擾規(guī)劃關(guān)于減小系統(tǒng)電磁信息輻射具有重要的含義。射頻電路板的密度越來越高,射頻PCB印制
    發(fā)表于 06-08 14:48

    PCB布局時(shí)的電源干擾抑制

    PCB布局時(shí)的電源干擾抑制:PCB布局時(shí)的電源干擾
    發(fā)表于 09-30 12:27 ?0次下載

    印刷電路板PCB)的電磁兼容設(shè)計(jì)

    印刷電路板PCB)的電磁兼容設(shè)計(jì)   1.引言   印刷電路板(PCB)是電子產(chǎn)品中電路
    發(fā)表于 11-18 08:41 ?1135次閱讀

    PCB高級(jí)設(shè)計(jì)之電磁干擾抑制的探討

      電磁干擾是由電磁效應(yīng)而造成的干擾,由于PCB上的元器件及布線越來越密集,如果設(shè)計(jì)不當(dāng)就會(huì)產(chǎn)生電磁
    發(fā)表于 10-22 15:37 ?512次閱讀

    多層PCB電路板的設(shè)計(jì)指南資料免費(fèi)下載

    在設(shè)計(jì)多層PCB電路板之前,設(shè)計(jì)者需要首先根據(jù)電路的規(guī)模、電路板的尺寸和電磁兼容(EMC)的要求來確定所采用的
    發(fā)表于 05-23 08:00 ?0次下載
    多層<b class='flag-5'>PCB</b><b class='flag-5'>電路板</b>的設(shè)計(jì)指南資料免費(fèi)下載

    如何減低PCB中的電磁干擾問題

    由于電路板集成度和信號(hào)頻率隨著電子技術(shù)的發(fā)展越來越高,不可避免的要帶來電磁干擾,所以在設(shè)計(jì)PCB時(shí)應(yīng)遵循以下原則,使電路板
    發(fā)表于 12-31 15:11 ?2259次閱讀
    如何減低<b class='flag-5'>PCB</b><b class='flag-5'>板</b>中的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>問題

    減少電磁干擾的印刷電路板設(shè)計(jì)原則.zip

    減少電磁干擾的印刷電路板設(shè)計(jì)原則
    發(fā)表于 12-30 09:21 ?1次下載

    過孔寄生參數(shù)對(duì)PCB電路板能有什么影響

    過孔寄生參數(shù)對(duì)PCB電路板能有著顯著的影響,主要體現(xiàn)在以下幾個(gè)方面。
    的頭像 發(fā)表于 11-30 15:23 ?401次閱讀