0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技推出全新ARC處理器,采用超標(biāo)量ARCv3指令集架構(gòu)

牽手一起夢 ? 來源:中電網(wǎng) ? 作者:佚名 ? 2020-06-01 15:21 ? 次閱讀

5月26日,新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)今天宣布推出面向高性能嵌入式應(yīng)用的全新DesignWare? ARC? HS5x和HS6x處理器IP系列。32位ARC HS5x和64位HS6x處理器有單核和多核版本,采用一種新的超標(biāo)量ARCv3指令集架構(gòu)(ISA),在典型條件下,可在16納米工藝技術(shù)中實現(xiàn)高達8750 DMIPS的單核性能,是目前性能最高的ARC處理器。

新款A(yù)RC HS處理器的多核版本包括一個創(chuàng)新的互連結(jié)構(gòu),可連接多達12個核心,支持多達16個硬件加速器的接口,同時保持核心之間的一致性。這些處理器可配置用于實時運行,或配置支持對稱多處理(SMP) Linux和其他高端操作系統(tǒng)的高級內(nèi)存管理單元(MMU)。為了加速軟件開發(fā),ARC HS5x和HS6x處理器由ARC MetaWare開發(fā)工具套件提供支持,可生成高效代碼。新款A(yù)RC HS處理器可滿足各種高端嵌入式應(yīng)用的功耗、性能和面積要求,包括固態(tài)硬盤(SSD)、汽車控制和信息娛樂、無線基帶、無線控制和家庭網(wǎng)絡(luò)。

憶芯科技首席科學(xué)家Bruce Cheng表示:“高端嵌入式應(yīng)用的設(shè)計人員在持續(xù)的壓力下,需要在有限的功耗和面積預(yù)算內(nèi)增加內(nèi)存空間,同時實現(xiàn)更高的性能。新思科技新推出的32位ARC HS5x和64位HS6x處理器的多核功能,使我們能夠?qū)⒐呐c性能效率提升至全新水平,這是目前市場上的其他處理器無法提供的?!?/p>

The Linley Group高級分析師Mike Demler表示:“網(wǎng)絡(luò)、存儲和無線設(shè)備等高端嵌入式系統(tǒng)變得越來越復(fù)雜,需要在不影響能效的前提下增強處理器功能和性能。新思科技新推出的ARC HS5x和HS6x CPU不僅可以滿足這些需求,也提供了支持未來嵌入式系統(tǒng)所需的可配置性和可擴展性?!?/p>

ARC HS5x和ARC HS6x處理器基于新的ARCv3 ISA,支持各種32位和64位指令。這些處理器具有高速10級、雙發(fā)射流水線,在功耗和面積有限的情況下提高了功能單元的利用率。HS5x處理器的32位流水線可以執(zhí)行所有ARCv3 32位指令,而HS6x處理器的64位流水線和寄存器文件可以執(zhí)行32位和64位指令。此外,ARC HS6x支持64位虛擬地址空間和52位物理地址空間,可以直接尋址當(dāng)前和未來的大內(nèi)存,并支持128位加載和存儲,以實現(xiàn)高效的數(shù)據(jù)移動。ARC HS5x和HS6x處理器的多核版本都包括先進的高帶寬處理器內(nèi)部互連,通過異步時鐘和高達800 GB/s的內(nèi)部聚合帶寬來簡化開發(fā)和時序收斂。為了進一步簡化多核配置中的物理設(shè)計和時序收斂,每個核位于自己的功率域中,并且與其他核具有異步時鐘關(guān)系。新的128位矢量浮點單元支持F16、F32和F64操作,具有2個周期的累積延遲。跟所有ARC處理器一樣,HS5x和HS6x處理器都高度可配置,并采用ARC Processor EXtension (APEX)技術(shù),支持自定義指令,可滿足每個目標(biāo)應(yīng)用的獨特性能、功耗和面積要求。

HS5x和HS6x處理器由新思科技的ARC MetaWare開發(fā)工具套件提供支持,其中包括一個針對處理器超標(biāo)量架構(gòu)進行優(yōu)化的高級C/C++編譯器,一個用于調(diào)試和分析代碼的多核調(diào)試器,以及一個用于硬件前軟件開發(fā)的快速指令集模擬器(ISS)。周期精確的模擬器可用于設(shè)計優(yōu)化和驗證。處理器的開源軟件支持包括Zephyr實時操作系統(tǒng)、優(yōu)化的Linux內(nèi)核、GNU編譯器集合(GCC)、GNU調(diào)試器(GDB)和相關(guān)的GNU編程實用程序(二進制工具)。第三方合作伙伴提供了其他硬件和軟件工具,使開發(fā)人員能夠靈活地為其設(shè)計項目選擇最好和最熟悉的工具。

新思科技IP營銷與戰(zhàn)略高級副總裁John Koeter表示:“固態(tài)硬盤、無線控制和家庭網(wǎng)絡(luò)等嵌入式應(yīng)用正變得越來越復(fù)雜,需要在有限的功耗和面積預(yù)算內(nèi)顯著提高性能。隨著全新ARCv3 ISA的發(fā)布以及ARC HS5x和HS6x處理器的推出,設(shè)計人員可以滿足當(dāng)今和未來嵌入式設(shè)計日益增長的性能需求?!?/p>

上市和資源

DesignWare ARC HS5x和HS6x處理器定于2020年第三季度上市。新款處理器將包括ARC HS56、HS57D、HS58、HS66、HS68和各自的多核版本(HS56MP、HS57DMP、HS58MP、HS66MP、HS68MP)。

DesignWare IP核簡介

新思科技是面向芯片設(shè)計提供高質(zhì)量的經(jīng)芯片驗證的IP核解決方案的領(lǐng)先供應(yīng)商。DesignWare IP核組合包括邏輯庫、嵌入式存儲器、嵌入式測試、模擬IP、有線和無線接口IP、安全IP、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計、軟件開發(fā)以及將IP整合進芯片,新思科技IP Accelerated計劃提供IP原型設(shè)計套件、IP軟件開發(fā)套件和IP子系統(tǒng)。新思科技對IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強大的IP開發(fā)方法使設(shè)計人員能夠降低整合風(fēng)險,并加快上市時間。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19384

    瀏覽量

    230501
  • 嵌入式
    +關(guān)注

    關(guān)注

    5088

    文章

    19158

    瀏覽量

    306476
  • SSD
    SSD
    +關(guān)注

    關(guān)注

    21

    文章

    2871

    瀏覽量

    117593
收藏 人收藏

    評論

    相關(guān)推薦

    RISC-V指令集概述

    基礎(chǔ)指令集,加上若干個擴展指令集進行搭配使用,就可以得到我們想要的指令集架構(gòu),進而根據(jù)這樣的指令架構(gòu)
    發(fā)表于 11-30 23:30

    RISC-V的指令集位寬的幾點學(xué)習(xí)心得

    的嵌入式系統(tǒng)和物聯(lián)網(wǎng)設(shè)備。* 指令長度為32位,能夠覆蓋大多數(shù)基本的整數(shù)運算和邏輯操作。* 寄存寬度也為32位,提供了足夠的存儲空間來保存操作數(shù)和結(jié)果。 64位指令集(RV64I) 適用于需要
    發(fā)表于 10-31 22:05

    學(xué)習(xí)RV32GC對比X86-32指令集的優(yōu)勢思考

    處理器中并不常用且可能增加代碼的復(fù)雜性。 綜合來看,RV32GC指令集指令格式與解碼、寄存數(shù)量與操作、整數(shù)運算與數(shù)據(jù)訪問、分支與跳轉(zhuǎn)以及其他特性等方面均表現(xiàn)出相對于X86-32
    發(fā)表于 10-31 21:47

    指令集架構(gòu)與微架構(gòu)的區(qū)別

    指令集架構(gòu)(Instruction Set Architecture,ISA)與微架構(gòu)(Microarchitecture)是計算機體系結(jié)構(gòu)中的兩個重要概念,它們在處理器的設(shè)計和實現(xiàn)中
    的頭像 發(fā)表于 10-05 15:10 ?628次閱讀

    簡述微處理器指令集架構(gòu)

    處理器指令集架構(gòu)(Instruction Set Architecture,ISA)是計算機體系結(jié)構(gòu)中的核心組成部分,它定義了計算機能夠執(zhí)行的指令集合、數(shù)據(jù)類型、寄存
    的頭像 發(fā)表于 10-05 14:59 ?526次閱讀

    處理器指令集有哪些

    處理器指令集是微處理器設(shè)計和功能實現(xiàn)的基礎(chǔ),它決定了微處理器能夠執(zhí)行哪些操作以及這些操作如何被組織和執(zhí)行。隨著計算機技術(shù)的不斷發(fā)展,微處理器
    的頭像 發(fā)表于 10-05 14:58 ?341次閱讀

    處理器指令集指令系統(tǒng)有什么不同

    處理器指令集指令系統(tǒng)是兩個緊密相關(guān)但又有所區(qū)別的概念,它們在微處理器的設(shè)計和運行中扮演著不同的角色。以下是對這兩個概念的詳細解析,旨在深入探討它們之間的不同點。
    的頭像 發(fā)表于 10-05 14:57 ?398次閱讀

    RISC-V和arm指令集的對比分析

    、開放性 RISC-V :RISC-V指令集架構(gòu)規(guī)范公開,可以免費使用。任何人都可以基于RISC-V架構(gòu)設(shè)計、制造和銷售處理器,這種開放性使得RISC-V
    發(fā)表于 09-28 11:05

    ARM處理器指令集包括哪些

    ARM處理器指令集是一個龐大而復(fù)雜的系統(tǒng),它涵蓋了多種類型的指令,用于實現(xiàn)數(shù)據(jù)處理、程序控制、內(nèi)存訪問等多種功能。
    的頭像 發(fā)表于 09-10 11:15 ?632次閱讀

    RISC-V指令集的特點總結(jié)

    實現(xiàn)的復(fù)雜性,提高處理器的執(zhí)行效率和易于優(yōu)化。 模塊化 定義:RISC-V 指令集支持模塊化擴展,允許開發(fā)者根據(jù)具體應(yīng)用需求添加或定制特定的指令模塊。 優(yōu)勢:模塊化設(shè)計使得 RISC-V 可以靈活適應(yīng)
    發(fā)表于 08-30 22:05

    復(fù)雜指令集和精簡指令集有什么區(qū)別

    復(fù)雜指令集(CISC,Complex Instruction Set Computer)和精簡指令集(RISC,Reduced Instruction Set Computer)是微處理器設(shè)計中
    的頭像 發(fā)表于 08-22 11:00 ?3606次閱讀

    處理器指令集架構(gòu)介紹

    處理器指令集架構(gòu)(Instruction Set Architecture,ISA)是計算機體系結(jié)構(gòu)中至關(guān)重要的部分,它定義了微處理器能夠執(zhí)行的操作和
    的頭像 發(fā)表于 08-22 10:53 ?1440次閱讀

    嵌入式微處理器有哪兩種架構(gòu)? 嵌入式微處理器技術(shù)的優(yōu)缺點

    計算機)。 CISC架構(gòu)具有復(fù)雜指令集處理器架構(gòu)。其特點是指令集較為龐大和復(fù)雜,每條
    的頭像 發(fā)表于 04-21 09:54 ?1129次閱讀

    嵌入式系統(tǒng)的概念與范圍開發(fā) 指令集架構(gòu)要怎么選才合適?

    想要搭建一套嵌入式系統(tǒng),首先得確認想要采用指令集架構(gòu)(Instruction Set Architectures, ISA),各家的指令集架構(gòu)
    的頭像 發(fā)表于 03-28 09:35 ?858次閱讀
    嵌入式系統(tǒng)的概念與范圍開發(fā) <b class='flag-5'>指令集</b><b class='flag-5'>架構(gòu)</b>要怎么選才合適?

    什么是超標(biāo)量處理器的流水線?超標(biāo)量處理器的特點有哪些?

    如果每周期可取出多條指令(eg: 超過一條)送到流水線中執(zhí)行,并使用硬件來對指令進行調(diào)度(eg: 靠硬件自身來決定哪些指令可以并行執(zhí)行)的處理器,就可稱為
    的頭像 發(fā)表于 03-04 14:03 ?3209次閱讀