0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

西部數(shù)據(jù)新推出了兩款免費的自主RISC-V核心

獨愛72H ? 來源:快科技 ? 作者:快科技 ? 2020-03-18 16:05 ? 次閱讀

(文章來源:快科技

說起西部數(shù)據(jù),大家第一個想到的肯定是硬盤,但其實在CPU處理器領(lǐng)域,西數(shù)也是鉆研頗深,2018年底就發(fā)布了基于RISC-V指令集的自主通用架構(gòu)SweRV、開源的SweRV指令集模擬器(ISS),并向第三方芯片廠商開放。

西數(shù)SweRV是一種32位順序執(zhí)行架構(gòu),雙路超標(biāo)量設(shè)計,9級流水線,支持SMT同步多線程。第一個版本Swe Core EH1采用臺積電28nm工藝制造,運行頻率高達(dá)1.8GHz,模擬性能可達(dá)4.9 CoreMark/MHz,略高于ARM A15。

今天,西數(shù)發(fā)布了兩款新的SweRV核心產(chǎn)品SweRV Core EH2、SweRV Core EL2,都屬于微控制器專用CPU。

SweRV Core EH2基本架構(gòu)不變,工藝升級為臺積電16nm FinFET造,以獲得性能、功耗、面積的最佳平衡,模擬性能提升29%達(dá)到6.3 CoreMark/MHz,內(nèi)核面積縮小39%僅為0.067平方毫米。它依然可用于SSD控制器等領(lǐng)域,而更強的性能、更小的面積使其應(yīng)用潛力更大。

SweRV Core EL2是一個超級精簡版,還是32位順序架構(gòu)、16nm工藝,但改成單路超標(biāo)量、4級流水線、單線程,內(nèi)核面積只有區(qū)區(qū)0.023平方毫米,性能約3.6 CoreMarks/MHz。

它主要用于取代控制器SoC中的時序邏輯、狀態(tài)機,它們都必須盡可能的小。西數(shù)表示,EH1、EH2、EL2核心都會在近期出現(xiàn)在大量產(chǎn)品中,但沒有透露具體名單(或許自家SSD主控?),而這些核心都會繼續(xù)對外開放,以壯大RISC-V的生態(tài)。

此外,西數(shù)還發(fā)布了基于以太網(wǎng)OminXtend的緩存一致性技術(shù)的硬件參考設(shè)計,開發(fā)者可引入自己的芯片設(shè)計中,比如GPU、FPGA、機器學(xué)習(xí)加速器等等。西數(shù)已將此設(shè)計交給芯片聯(lián)盟(Chips Alliance),后者今后將負(fù)責(zé)OmniXtend協(xié)議的進(jìn)一步開發(fā)。
(責(zé)任編輯:fqj)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 西部數(shù)據(jù)
    +關(guān)注

    關(guān)注

    5

    文章

    532

    瀏覽量

    46229
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2312

    瀏覽量

    46328
收藏 人收藏

    評論

    相關(guān)推薦

    RISC-V MCU技術(shù)

    發(fā)展得可快了,好多公司和機構(gòu)都加入了RISC-V International,還推出了不少RISC-V處理器、開發(fā)板還有軟件工具啥的。 它為啥這么厲害呢?我跟你講講哈。 首先它是開源的,不要錢的,隨便
    發(fā)表于 01-19 11:50

    西部數(shù)據(jù)發(fā)布超高速、大容量存儲新品

    ?和WD_BLACK?品牌均帶來了卓越的產(chǎn)品組合,滿足用戶多樣化的數(shù)據(jù)存儲需求。 在閃迪品牌方面,公司進(jìn)一步豐富了移動固態(tài)硬盤系列,推出了兩款具備革命性SSD速度和超凡耐用性的全新產(chǎn)品。這兩款
    的頭像 發(fā)表于 12-26 14:18 ?324次閱讀

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    RISC-V被稱為開放指令集的主要原因。(4)RISC-V目前的應(yīng)用 沁恒微電子于2020年2月24日發(fā)布了首基于 RISC-V架構(gòu),自主
    發(fā)表于 12-16 23:08

    RISC-V能否復(fù)制Linux 的成功?》

    的控制器處理器,以優(yōu)化與主CPU和閃存之間的控制器接口。 在2020年RISC-V峰會期間,西部數(shù)據(jù)展示了一搭載其開源RISC-V SweRV內(nèi)核的閃存控制器,其高級業(yè)務(wù)總監(jiān)Ted
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    RISC-V的開發(fā)過程中還得到了來自多家公司的支持和參與,包括英特爾、谷歌、諾基亞、貝爾、卡內(nèi)基梅隆大學(xué)、華為、科技大學(xué)格拉茨、西部數(shù)據(jù)等。 創(chuàng)造RISC-V的原因 最初Krste Asanovic
    發(fā)表于 11-16 16:14

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    更好的使用體驗: 1. 青稞RISC-V首先針對高速數(shù)據(jù)傳輸場景,通過免表中斷提升了MCU的響應(yīng)速度; 2. 針對藍(lán)牙和以太網(wǎng)等協(xié)議棧應(yīng)用,擴展自定義指令提升了代碼密度; 3. 率先設(shè)計的線調(diào)試
    發(fā)表于 08-30 17:37

    risc-v的發(fā)展歷史

    RISC-V架構(gòu)在學(xué)術(shù)圈和開源社區(qū)中獲得了更廣泛的關(guān)注和應(yīng)用。 四、廣泛應(yīng)用與生態(tài)系統(tǒng)建設(shè) 工業(yè)界應(yīng)用:隨著RISC-V架構(gòu)的不斷發(fā)展,越來越多的公司開始采用RISC-V架構(gòu)。例如,西部數(shù)據(jù)
    發(fā)表于 07-29 17:20

    淺析RISC-V領(lǐng)先ARM的優(yōu)勢

    RISC-V相對于ARM的優(yōu)勢主要體現(xiàn)在以下幾個方面: 開源與免費RISC-V是一個完全開源的指令集架構(gòu)(ISA),其規(guī)范公開且可以免費使用。這意味著任何人都可以基于
    發(fā)表于 06-27 08:45

    瑞薩RISC-V出了幾個產(chǎn)品了

    看到瑞薩也入手RISC-V,我只了解到了R9A02G021已經(jīng)出了,不知道瑞薩還有繼續(xù)出強一點的產(chǎn)品嗎?
    發(fā)表于 05-30 07:35

    瑞薩電子推出業(yè)界首自研通用型32位RISC-V MCU內(nèi)核

    近期,瑞薩隆重推出基于RISC-V架構(gòu)的通用型32位微控制器,標(biāo)志著公司首采用自研RISC-V CPU內(nèi)核的商用MCU產(chǎn)品落地。
    的頭像 發(fā)表于 05-17 18:11 ?1271次閱讀
    瑞薩電子<b class='flag-5'>推出</b>業(yè)界首<b class='flag-5'>款</b>自研通用型32位<b class='flag-5'>RISC-V</b> MCU內(nèi)核

    瑞薩電子推出采用自研RISC-V CPU內(nèi)核的通用32位MCU

    2024 年 3 月 26 日,中國北京訊 - 全球半導(dǎo)體解決方案供應(yīng)商瑞薩電子(TSE:6723)今日宣布率先在業(yè)內(nèi)推出基于內(nèi)部自研CPU內(nèi)核構(gòu)建的通用32位RISC-V微控制器(MCU
    發(fā)表于 03-30 22:08

    什么是RISC-V?RISC-V的關(guān)鍵技術(shù)

    RISC-V不僅僅是一個流行語;它建立在堅實的技術(shù)基礎(chǔ)之上,使其有別于其他指令集架構(gòu) (ISA)。RISC-V核心是基于精簡指令集計算(RISC)原則,強調(diào)效率和性能。
    發(fā)表于 03-26 09:34 ?3626次閱讀

    RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

    , 支持整數(shù)指令、乘除法指令、原子指令和壓縮指令。 9.3 指令集模塊 指令集模塊是一CPU架構(gòu)的主要組成部分,是CPU 和 上層軟件交互的核心,也是cpu主要功能體現(xiàn)。 RISC-V 規(guī)范只定義了
    發(fā)表于 03-12 10:25

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】+ 閱讀初體驗

    這本書確實不是簡單的書,位作者都曾參與RISC-V的研發(fā)設(shè)計,而幾位譯者及審校者則都與中科院計算技術(shù)研究所相關(guān),可見這本書的質(zhì)量肯定不低! 看到書中說,最好是了解過至少一指令集,否則建議先閱讀
    發(fā)表于 03-05 20:54

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】 RISC-V設(shè)計必備之案頭小冊

    有幸參加發(fā)燒友電子的論壇評測,這天收到了這本需要評測的書籍《RISC-V開放架構(gòu)設(shè)計之道》,全書簡單講了RISC-V指令集中目前已經(jīng)完善的幾個指令集部分,并展望了未來可能會在指令集
    發(fā)表于 01-22 16:24