0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

異構96核芯片有望得到推廣

汽車玩家 ? 來源:愛集微 ? 作者:愛集微 ? 2020-02-23 21:08 ? 次閱讀

異構計算正大行其道,更多不同類型的芯片需被集成在一起,而依靠縮小線寬的辦法已經(jīng)無法同時滿足性能、功耗、面積以及信號傳輸速度等多方面的要求。在此情況下,越來越多的廠商開始把注意力放在系統(tǒng)集成層面,通過封裝技術尋求突破,3D封裝已成為主流半導體晶圓制造廠商重點發(fā)展和推廣的技術。

雖然臺積電、三星、英特爾等大廠不遺余力推廣,但3D封裝的一匹“黑馬”卻開始一騎絕塵。

據(jù)快科技報道,在ISSCC 2020會議上,法國公司CEA-Leti發(fā)表一篇論文,介紹他們使用3D堆棧、有源中介層等技術制造的96核芯片。根據(jù)他們的論文,96核芯片有6組CPU單元組成,每組有16個核心,不過Leti沒提到CPU內(nèi)核使用ARM、RISC-V還是其他架構,但使用的是28nm FD-SOI工藝。

Leti的6組CPU核心使用3D堆棧技術面對面配置,通過20um微凸點連接到有源中介層上,后者又是通過65nm工藝制造的TSV(硅通孔)技術連接,實現(xiàn)了65nm和28nm合體。在這個96核芯片上,除了CPU及TSV、中介層之外,還集成3D插件、內(nèi)存、I/O主控及物理層等。這款96核芯片集成了大量不同工藝、不同用途的核心,電壓管理、I/O等外圍單元也集成進來了,實現(xiàn)了異構芯片的一次重要突破。

通過靈活高效、可擴展的緩存一致性架構,這個芯片最終可能擴展到512核,在高性能計算等領域有望得到推廣應用。

值得一提的是,在ISSCC 2020上,英特爾也介紹了10nm與22FFL混合封裝的Lakefield處理器,采用的是英特爾的Foveros 3D封裝技術,封裝尺寸為12 X 12 X 1毫米。Lakefield作為英特爾首款采用了Foveros技術的產(chǎn)品,能夠在指甲大小的封裝中取得性能、能效的優(yōu)化平衡。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    334

    文章

    27367

    瀏覽量

    218751
  • 晶圓
    +關注

    關注

    52

    文章

    4912

    瀏覽量

    127991
  • 3D封裝
    +關注

    關注

    7

    文章

    134

    瀏覽量

    27124
收藏 人收藏

    評論

    相關推薦

    【一文看懂】什么是異構計算?

    隨著人工智能、深度學習、大數(shù)據(jù)處理等技術的快速發(fā)展,計算需求的復雜性不斷提升。傳統(tǒng)的單一計算架構已難以滿足高效處理復雜任務的要求,異構計算因此應運而生,成為現(xiàn)代計算領域的一個重要方向。那么
    的頭像 發(fā)表于 12-04 01:06 ?1420次閱讀
    【一文看懂】什么是<b class='flag-5'>異構</b>計算?

    發(fā)現(xiàn)基于Zen 5架構的AMD Threadripper “Shimada Peak” 96和16CPU

    AMD Threadripper “Shimada Peak” CPU 出現(xiàn)在 NBD 發(fā)貨清單中,揭示了 16 96 Zen 5 CPU AMD 尚未推出采用 Zen 5 架構
    的頭像 發(fā)表于 11-28 16:13 ?430次閱讀
    發(fā)現(xiàn)基于Zen 5架構的AMD Threadripper “Shimada Peak” <b class='flag-5'>96</b><b class='flag-5'>核</b>和16<b class='flag-5'>核</b>CPU

    全志T113雙異構處理器的使用基于Tina Linux5.0——異構通信驗證

    6、雙通信驗證 6.1、C906小創(chuàng)建通訊節(jié)點 在C906小串口終端建立兩個通訊節(jié)點用于監(jiān)聽數(shù)據(jù),輸入eptdev_bind test 2 cpu0 >eptdev_bind
    發(fā)表于 11-20 09:47

    全志T113雙異構處理器的使用基于Tina Linux5.0——異構通信的具體實現(xiàn)

    5、TinaLinux異構通信的具體實現(xiàn): 本章節(jié)以SBC-T113S4主板的TinaLinux為例,介紹異構通信的實現(xiàn)。該方法也同樣適用于T113i平臺。 本章節(jié)主要涉及到T
    發(fā)表于 11-20 09:45

    異構集成封裝類型詳解

    隨著摩爾定律的放緩,半導體行業(yè)越來越多地采用芯片設計和異構集成封裝來繼續(xù)推動性能的提高。這種方法是將大型硅芯片分割成多個較小的芯片,分別進行設計、制造和優(yōu)化,然后再集成到單個封裝中。
    的頭像 發(fā)表于 11-05 11:00 ?458次閱讀
    <b class='flag-5'>異構</b>集成封裝類型詳解

    基于國產(chǎn)異構(RISC-V+FPGA)處理器,AG32開發(fā)板開發(fā)資料

    基于國產(chǎn)異構(RISC-V+FPGA)處理器,AG32VF407系列32位微控制器相當于主頻248MHZMCU+2KLES(FPGA)。內(nèi)部通過AHB總線,把MCU和FPGA鏈接在一起,速度比
    發(fā)表于 09-02 17:13

    淺談國產(chǎn)異構RISC-V+FPGA處理器AG32VF407的優(yōu)勢和應用場景

    關于國產(chǎn)異構RISC-V+FPGA處理器AG32VF407的具體優(yōu)勢和應用場景淺談如下: 優(yōu)勢 異構計算能力 : 異構設計結合了RI
    發(fā)表于 08-31 08:32

    君正X2600在3D打印機上的優(yōu)勢:多核異構,遠程控制與實時控制

    在當前的3D打印機領域,君正的X2600芯片以其獨特的優(yōu)勢引起了業(yè)界的廣泛關注。這款多核異構芯片,擁有兩個大和一個小的RISC-V處理器,不僅能夠處理復雜的打印任務,還可以通過接US
    的頭像 發(fā)表于 08-02 16:56 ?452次閱讀

    AvaotaA1全志T527開發(fā)板AMP異構計算簡介

    由主負責。 異構多處理系統(tǒng)的設計需要充分考慮到主核心和輔助核心的異構性質(zhì),以及它們之間的通信和協(xié)作方式,從而實現(xiàn)任務的高效分配和處理。 AMP 系統(tǒng)在每個通信方向上都有兩個緩沖區(qū),分別是 USED
    發(fā)表于 07-24 09:54

    異構混訓整合不同架構芯片資源,提高算力利用率

    電子發(fā)燒友網(wǎng)報道(文/李彎彎)隨著AI技術的飛速發(fā)展,大模型的訓練和推理任務對算力的需求日益增長。然而,單一品牌的芯片往往難以滿足所有需求,且可能存在供應鏈風險。因此,異構芯片混訓成為了一種重要
    的頭像 發(fā)表于 07-18 00:11 ?3464次閱讀

    全志科技T527高算力八異構芯片獲“年度最佳SoC”榮譽

    全志科技T527高算力八異構芯片獲“年度最佳SoC”榮譽
    的頭像 發(fā)表于 04-08 10:29 ?1643次閱讀
    全志科技T527高算力八<b class='flag-5'>核</b><b class='flag-5'>異構</b><b class='flag-5'>芯片</b>獲“年度最佳SoC”榮譽

    多核異構通信框架(RPMsg-Lite)

    ,還優(yōu)化了能耗,為眾多領域帶來了革命性的變革。 異構多核系統(tǒng)是指在一個芯片上集成多種不同類型的處理器核心,這些核心可能采用不同的指令集架構(ISA),具備不同的性能特性和功耗要求。這些核心可以是高性能的通用處理
    的頭像 發(fā)表于 03-08 18:20 ?5520次閱讀
    多核<b class='flag-5'>異構</b>通信框架(RPMsg-Lite)

    YY3568多核異構(Linux+RT-Thread)--啟動流程

    :風火輪科技的YY3568開發(fā)板。 YY3568主板基于 Rockchip RK3568 芯片平臺,四 64位 Cortex-A55 ,主頻最高達 2GHz,集成雙核心架構GPU以及高效能NPU,
    的頭像 發(fā)表于 03-07 08:41 ?2409次閱讀
    YY3568多核<b class='flag-5'>異構</b>(Linux+RT-Thread)--啟動流程

    華芯邦科技開創(chuàng)異構集成新紀元,Chiplet異構集成技術衍生HIM異構集成模塊賦能孔科微電子新賽道

    華芯邦科技將chiplet技術應用于HIM異構集成模塊中伴隨著集成電路和微電子技術不斷升級,行業(yè)也進入了新的發(fā)展周期。HIM異構集成模塊化-是華芯邦集團旗下公司深圳市前海孔科微電子有限公司KOOM的主營方向,將PCBA芯片化、
    的頭像 發(fā)表于 01-18 15:20 ?600次閱讀

    新思科技攜手臺積公司推出“從架構探索到簽” 統(tǒng)一設計平臺

    新思科技3DIC Compiler集成了3Dblox 2.0標準,可用于異構集成和“從架構探索到簽”的完整解決方案。
    的頭像 發(fā)表于 01-12 13:40 ?520次閱讀
    新思科技攜手臺積公司推出“從架構探索到簽<b class='flag-5'>核</b>” 統(tǒng)一設計平臺