0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

走線高速信號走線的九大規(guī)則

云創(chuàng)硬見 ? 來源:云創(chuàng)硬見 ? 作者:云創(chuàng)硬見 ? 2020-02-14 11:53 ? 次閱讀

規(guī)則一:高速信號走線屏蔽規(guī)則

如上圖所示:
在高速的PCB設計中,時鐘等關鍵的高速信號線,走需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都是會造成EMI的泄漏。
建議屏蔽線,每1000mil,打孔接地。

規(guī)則二:高速信號的走線閉環(huán)規(guī)則
由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現(xiàn)這種失誤,如下圖所示:

時鐘信號等高速信號網(wǎng)絡,在多層的PCB走線的時候產(chǎn)生了閉環(huán)的結果,這樣的閉環(huán)結果將產(chǎn)生環(huán)形天線,增加EMI的輻射強度。

規(guī)則三:高速信號的走線開環(huán)規(guī)則
規(guī)則二提到高速信號的閉環(huán)會造成EMI輻射,同樣的開環(huán)同樣會造成EMI輻射,如下圖所示:

時鐘信號等高速信號網(wǎng)絡,在多層的PCB走線的時候產(chǎn)生了開環(huán)的結果,這樣的開環(huán)結果將產(chǎn)生線形天線,增加EMI的輻射強度。在設計中我們也要避免。

規(guī)則四:高速信號的特性阻抗連續(xù)規(guī)則
高速信號,在層與層之間切換的時候必須保證特性阻抗的連續(xù),否則會增加EMI的輻射,如下圖:

也就是:同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。

規(guī)則五:高速PCB設計的布線方向規(guī)則
相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射,如下圖:

相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。

規(guī)則六:高速PCB設計中的拓撲結構規(guī)則
在高速PCB設計中有兩個最為重要的內容,就是線路板特性阻抗的控制和多負載情況下的拓撲結構的設計。在高速的情況下,可以說拓撲結構的是否合理直接決定,產(chǎn)品的成功還是失敗。

如上圖所示,就是我們經(jīng)常用到的菊花鏈式拓撲結構。這種拓撲結構一般用于幾Mhz的情況下為益。高速的拓撲結構我們建議使用后端的星形對稱結構。

規(guī)則七:走線長度的諧振規(guī)則

檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長1/4的時候的整數(shù)倍時,此布線將產(chǎn)生諧振,而諧振就會輻射電磁波,產(chǎn)生干擾。

規(guī)則八:回流路徑規(guī)則

所有的高速信號必須有良好的回流路徑。近可能的保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

規(guī)則九:器件的退耦電容擺放規(guī)則

退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 信號
    +關注

    關注

    11

    文章

    2797

    瀏覽量

    76941
  • 走線
    +關注

    關注

    3

    文章

    116

    瀏覽量

    23946
  • 云創(chuàng)硬見

    關注

    10

    文章

    11

    瀏覽量

    8194
收藏 人收藏

    評論

    相關推薦

    PCB與電磁兼容:如何巧妙平衡與協(xié)同

    PCB,本質上是在電路板上通過蝕刻銅箔形成的導線,負責在眾多電子元件之間精準無誤地傳導電流與信號。來與捷多邦小編一起了解PCB有多重
    的頭像 發(fā)表于 12-25 11:15 ?135次閱讀

    是否存在有關 PCB 電感的經(jīng)驗法則?

    本文要點PCB具有電感和電容,這兩者共同決定了的阻抗。有時,了解的電感有助于估算因串
    的頭像 發(fā)表于 12-13 16:54 ?1240次閱讀
    是否存在有關 PCB <b class='flag-5'>走</b><b class='flag-5'>線</b>電感的經(jīng)驗法則?

    PADS Layout版本,10度高速怎么

    請教一下,PADS Layout VX版本,10度高速怎么? Allegro就有:Route>Unsuppored Prototypes>Fiber Weave Effect>Add ZigZag Patt
    發(fā)表于 10-23 18:03

    蛇形設計在電路板布線中的秘密

    一站式PCBA智造廠家今天為大家講講蛇形設計在電路板布線中有什么用?蛇形設計在電路板布線中的作用。電路板設計中,布線方式的選擇對于整個系統(tǒng)的性能有著重要的影響。其中,蛇形
    的頭像 發(fā)表于 08-20 09:18 ?380次閱讀

    探索電路板pcb螺旋的特點

    PCB(Printed Circuit Board)螺旋是一種在 PCB 設計中常用的布線方式。它通過將導線以螺旋狀的形式布置在 PCB 上,以實現(xiàn)特定的電氣性能和信號傳輸要求。今天捷多邦小編
    的頭像 發(fā)表于 08-06 17:28 ?443次閱讀

    光纜配線架怎么

    光纜配線架的過程需要遵循一定的步驟和注意事項,以確保光纜的正確鋪設和通信系統(tǒng)的穩(wěn)定運行。以下是光纜配線架走的詳細步驟和注意事項: 一、
    的頭像 發(fā)表于 07-02 10:37 ?689次閱讀

    射頻PCB規(guī)則簡析

    射頻(RF)PCB規(guī)則是確保無線通信設備性能的關鍵因素之一。在高頻信號設計中,PCB不僅承載著電流,還對
    的頭像 發(fā)表于 05-16 18:18 ?3219次閱讀

    高速差分信號要點分析

    一根為正極性信號線(P),另一根為負極性信號線(N),這兩根
    的頭像 發(fā)表于 05-16 16:33 ?1013次閱讀

    深度論證-高速控制100歐姆阻抗一定是最好的選擇嗎?

    或者設計工程師按照100歐姆來控制高速本身也沒太大的問題,我們很多case按照100歐姆的差分信號設計也是完全沒有問題。本文更多的可能是給大家一種另類的思路,去尋找一些更優(yōu)的設計方
    發(fā)表于 05-13 17:12

    pcb厚度:打造更穩(wěn)定、精準的PCB設計

    PCB是將電路設計中的電氣信號通過導線連接到PCB板上而形成的電路。這些導線被稱為“”,通常由銅或其他導電材料制成。今天捷多邦小編帶
    的頭像 發(fā)表于 04-15 17:43 ?1371次閱讀

    差分走的原理和作用 差分走是射頻的一種嗎

    差分走是一種在高速PCB設計中常用的信號傳輸方式,它與射頻有一定的關聯(lián),但也有其獨特的特點和應用場景。
    的頭像 發(fā)表于 04-10 16:26 ?2406次閱讀

    如何計算混壓板的損耗呢?

    在電子電路設計中,混壓板是一種極為常見的電路板類型,集成了不同電壓等級的電路,然而在過程中存在一定的損耗,這些損耗處理不當會直接影響到電路的性能和穩(wěn)定性,本文將介紹如何計算混壓板的
    的頭像 發(fā)表于 04-01 09:30 ?529次閱讀

    LED透明屏方式圖解

    LED顯示屏的方式所說的指的就是顯示屏的電源和網(wǎng)線(又稱信號線),大多數(shù)情況下電源和網(wǎng)
    發(fā)表于 03-07 09:43 ?2596次閱讀
    LED透明屏<b class='flag-5'>走</b><b class='flag-5'>線</b>方式圖解

    電路板上的蛇形是什么

    電路板上的蛇形(也被稱為蛇行、蜿蜒或曲折布線)是PCB設計中一種常見的技術。這種方式在信號完整性、電磁兼容性和時序控制方面有其獨特的
    的頭像 發(fā)表于 02-01 18:07 ?3076次閱讀

    為什么晶振下方不能信號線?

    為什么晶振下方不能信號線? 晶振作為數(shù)字電路中常見的一個元件,用于產(chǎn)生穩(wěn)定的時鐘信號,是整個電路的重要組成部分。在設計電路布局時,有一個重要的原則是盡量避免信號線靠近晶振,尤其是在晶
    的頭像 發(fā)表于 01-23 16:43 ?1580次閱讀