0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【硬見小百科】PCB疊層設(shè)計(jì)需要注意這8件事

云創(chuàng)硬見 ? 2019-09-10 19:39 ? 次閱讀



在設(shè)計(jì)PCB(印制電路板)時(shí),需要考慮的一個(gè)最基本的問(wèn)題就是實(shí)現(xiàn)電路要求的功能需要多少個(gè)布線層、接地平面和電源平面,而印制電路板的布線層、接地平面和電源平面的層數(shù)的確定與電路功能、信號(hào)完整性、EMI、EMC、制造成本等要求有關(guān)。對(duì)于大多數(shù)的設(shè)計(jì),PCB的性能要求、目標(biāo)成本、制造技術(shù)和系統(tǒng)的復(fù)雜程度等因素存在許多相互沖突的要求,PCB的疊層設(shè)計(jì)通常是在考慮各方面的因素后折中決定的。高速數(shù)字電路射頻電路通常采用多層板設(shè)計(jì)。

下面列出了層疊設(shè)計(jì)要注意的8個(gè)原則1.分層在多層PCB中,通常包含有信號(hào)層(S)、電源(P)平面和接地(GND)平面。電源平面和接地平面通常是沒有分割的實(shí)體平面,它們將為相鄰信號(hào)走線的電流提供一個(gè)好的低阻抗的電流返回路徑。信號(hào)層大部分位于這些電源或地參考平面層之間,構(gòu)成對(duì)稱帶狀線或非對(duì)稱帶狀線。多層PCB的頂層和底層通常用于放置元器件和少量走線,這些信號(hào)走線要求不能太長(zhǎng),以減少走線產(chǎn)生的直接輻射。2.確定單電源參考平面(電源平面)使用去耦電容是解決電源完整性的一個(gè)重要措施。去耦電容只能放置在PCB的頂層和底層。去耦電容的走線、焊盤,以及過(guò)孔將嚴(yán)重影響去耦電容的效果,這就要求設(shè)計(jì)時(shí)必須考慮連接去耦電容的走線應(yīng)盡量短而寬,連接到過(guò)孔的導(dǎo)線也應(yīng)盡量短。例如,在一個(gè)高速數(shù)字電路中,可以將去耦電容放置在PCB的頂層,將第2層分配給高速數(shù)字電路(如處理器)作為電源層,將第3層作為信號(hào)層,將第4層設(shè)置成高速數(shù)字電路。此外,要盡量保證由同一個(gè)高速數(shù)字器件所驅(qū)動(dòng)的信號(hào)走線以同樣的電源層作為參考平面,而且此電源層為高速數(shù)字器件的供電電源層。3.確定多電源參考平面

多電源參考平面將被分割成幾個(gè)電壓不同的實(shí)體區(qū)域。如果緊靠多電源層的是信號(hào)層,那么其附近的信號(hào)層上的信號(hào)電流將會(huì)遭遇不理想的返回路徑,使返回路徑上出現(xiàn)縫隙。對(duì)于高速數(shù)字信號(hào),這種不合理的返回路徑設(shè)計(jì)可能會(huì)帶來(lái)嚴(yán)重的問(wèn)題,所以要求高速數(shù)字信號(hào)布線應(yīng)該遠(yuǎn)離多電源參考平面。

4.確定多個(gè)接地參考平面(接地平面)
多個(gè)接地參考平面(接地層)可以提供一個(gè)好的低阻抗的電流返回路徑,可以減小共模EMl。接地平面和電源平面應(yīng)該緊密耦合,信號(hào)層也應(yīng)該和鄰近的參考平面緊密耦合。減少層與層之間的介質(zhì)厚度可以達(dá)到這個(gè)目的。5.合理設(shè)計(jì)布線組合

一個(gè)信號(hào)路徑所跨越的兩個(gè)層稱為一個(gè)“布線組合”。最好的布線組合設(shè)計(jì)是避免返回電流從一個(gè)參考平面流到另一個(gè)參考平面,而是從一個(gè)參考平面的一個(gè)點(diǎn)(面)流到另一個(gè)點(diǎn)(面)。而為了完成復(fù)雜的布線,走線的層間轉(zhuǎn)換是不可避免的。在信號(hào)層間轉(zhuǎn)換時(shí),要保證返回電流可以順利地從一個(gè)參考平面流到另一個(gè)參考平面。在一個(gè)設(shè)計(jì)中,把鄰近層作為一個(gè)布線組合是合理的。如果一個(gè)信號(hào)路徑需要跨越多個(gè)層,將其作為一個(gè)布線組合通常不是合理的設(shè)計(jì),因?yàn)橐粋€(gè)經(jīng)過(guò)多層的路徑對(duì)于返回電流而言是不通暢的。雖然可以通過(guò)在過(guò)孔附近放置去耦電容或者減小參考平面間的介質(zhì)厚度等來(lái)減小地彈,但也非一個(gè)好的設(shè)計(jì)。

6.設(shè)定布線方向在同一信號(hào)層上,應(yīng)保證大多數(shù)布線的方向是一致的,同時(shí)應(yīng)與相鄰信號(hào)層的布線方向正交。例如,可以將一個(gè)信號(hào)層的布線方向設(shè)為"Y軸”走向,而將另一個(gè)相鄰的信號(hào)層布線方向設(shè)為“X軸”走向。7.采用偶數(shù)層結(jié)構(gòu)

從所設(shè)計(jì)的PCB疊層可以發(fā)現(xiàn),經(jīng)典的疊層設(shè)計(jì)幾乎全部是偶數(shù)層的,而不是奇數(shù)層的,這種現(xiàn)象是由多種因素造成的,如下所示。

從印制電路板的制造工藝可以了解到,電路板中的所有導(dǎo)電層在芯層上,芯層的材料一般是雙面覆板,當(dāng)全面利用芯層時(shí),印制電路板的導(dǎo)電層數(shù)就為偶數(shù)。偶數(shù)層印制電路板具有成本優(yōu)勢(shì)。由于少一層介質(zhì)和覆銅,故奇數(shù)層印制電路板原材料的成本略低于偶數(shù)層的印制電路板的成本。但因?yàn)槠鏀?shù)層印制電路板需要在芯層結(jié)構(gòu)工藝的基礎(chǔ)上增加非標(biāo)準(zhǔn)的層疊芯層黏合工藝,故造成奇數(shù)層印制電路板的加工成本明顯高于偶數(shù)層印制電路板。與普通芯層結(jié)構(gòu)相比,在芯層結(jié)構(gòu)外添加覆銅將會(huì)導(dǎo)致生產(chǎn)效率下降,生產(chǎn)周期延長(zhǎng)。在層壓黏合以前,外面的芯層還需要附加的工藝處理,這增加了外層被劃傷和錯(cuò)誤蝕刻的風(fēng)險(xiǎn)。增加的外層處理將會(huì)大幅度提高制造成本。當(dāng)印制電路板在多層電路黏合工藝后,其內(nèi)層和外層在冷卻時(shí),不同的層壓張力會(huì)使印制電路板上產(chǎn)生不同程度上的彎曲。而且隨著電路板厚度的增加,具有兩個(gè)不同結(jié)構(gòu)的復(fù)合印制電路板彎曲的風(fēng)險(xiǎn)就越大。奇數(shù)層電路板容易彎曲,偶數(shù)層印制電路板可以避免電路板彎曲。在設(shè)計(jì)時(shí),如果出現(xiàn)了奇數(shù)層的疊層,可以采用下面的方法來(lái)增加層數(shù)。如果設(shè)計(jì)印制電路板的電源層為偶數(shù)而信號(hào)層為奇數(shù),則可采用增加信號(hào)層的方法。增加的信號(hào)層不會(huì)導(dǎo)致成本的增加,反而可以縮短加工時(shí)間、改善印制電路板質(zhì)量。如果設(shè)計(jì)印制電路板的電源層為奇數(shù)而信號(hào)層為偶數(shù),則可采用增加電源層這種方法。而另一個(gè)簡(jiǎn)單的方法是在不改變其他設(shè)置的情況下在層疊中間加一個(gè)接地層,即先按奇數(shù)層印制電路板布線,再在中間復(fù)制一個(gè)接地層。微波電路和混合介質(zhì)(介質(zhì)有不同介電常數(shù))電路中,可以在接近印制電路板層疊中央增加一個(gè)空白信號(hào)層,這樣可以最小化層疊不平衡性。8.成本考慮
在制造成本上,在具有相同的PCB面積的情況下,多層電路板的成本肯定比單層和雙層電路板高,而且層數(shù)越多,成本越高。但在考慮實(shí)現(xiàn)電路功能和電路板小型化,保證信號(hào)完整性、EMl、EMC 等性能指標(biāo)等因素時(shí),應(yīng)盡量使用多層電路板。綜合評(píng)價(jià),多層電路板與單雙層電路板兩者的成本差異并不會(huì)比預(yù)期的高很多。

版權(quán)聲明:本文來(lái)源于與非網(wǎng),如有侵權(quán),請(qǐng)您聯(lián)系小編,我們將盡快刪除,謝謝!

關(guān)于云創(chuàng)硬見

云創(chuàng)硬見是國(guó)內(nèi)最具特色的電子工程師社區(qū),融合了行業(yè)資訊、社群互動(dòng)、培訓(xùn)學(xué)習(xí)、活動(dòng)交流、設(shè)計(jì)與制造分包等服務(wù),以開放式硬件創(chuàng)新技術(shù)交流和培訓(xùn)服務(wù)為核心,連接了超過(guò)30萬(wàn)工程師和產(chǎn)業(yè)鏈上下游企業(yè),聚焦電子行業(yè)的科技創(chuàng)新,聚合最值得關(guān)注的產(chǎn)業(yè)鏈資源, 致力于為百萬(wàn)工程師和創(chuàng)新創(chuàng)業(yè)型企業(yè)打造一站式公共設(shè)計(jì)與制造服務(wù)平臺(tái)。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4692

    瀏覽量

    85882
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2065

    瀏覽量

    15631
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3494

    瀏覽量

    4597
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    百科啟動(dòng)“繁星計(jì)劃”

    近日,百科攜手中國(guó)科協(xié)、中國(guó)科學(xué)院大學(xué)共同舉辦了史記2024·科學(xué)百科100詞發(fā)布會(huì),并在此盛會(huì)上正式啟動(dòng)了“繁星計(jì)劃”。這一計(jì)劃的核心目標(biāo)在于利用前沿的AI技術(shù),包括數(shù)字人、智能體等,以及
    的頭像 發(fā)表于 12-31 10:26 ?147次閱讀

    做16位AD轉(zhuǎn)換中,在PCB布線時(shí)候需要注意哪些事項(xiàng)?

    在做16位AD轉(zhuǎn)換中 在PCB布線時(shí)候需要注意哪些事項(xiàng)
    發(fā)表于 12-12 06:37

    半導(dǎo)體術(shù)語(yǔ)小百科

    面對(duì)半導(dǎo)體行業(yè)的高速發(fā)展,掌握核心術(shù)語(yǔ)不僅是行業(yè)人的基本功,更是溝通無(wú)礙的關(guān)鍵。無(wú)論你是剛?cè)胄械男率?,還是經(jīng)驗(yàn)豐富的達(dá)人,這份“半導(dǎo)體術(shù)語(yǔ)小百科”將帶你走進(jìn)從硅到微芯片、從前端到后端的每一環(huán)節(jié)。
    的頭像 發(fā)表于 11-20 11:39 ?421次閱讀

    請(qǐng)問(wèn)TAS5558與TAS5548在應(yīng)用上有哪些需要注意呢?

    就都不工作了,晶振也不起振,PurePath也找不到芯片。 請(qǐng)問(wèn)TAS5558與TAS5548在應(yīng)用上有哪些需要注意呢。
    發(fā)表于 10-22 07:15

    共模電感選型參數(shù)需要注意哪些

    電子發(fā)燒友網(wǎng)站提供《共模電感選型參數(shù)需要注意哪些.docx》資料免費(fèi)下載
    發(fā)表于 07-30 14:23 ?0次下載

    為什么做一件事或者學(xué)習(xí)FPGA每隔一段時(shí)間就會(huì)感覺遇到瓶頸呢?

    做一件事或者學(xué)習(xí)每隔一段時(shí)間就會(huì)感覺遇到瓶頸
    發(fā)表于 07-30 08:59

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    因素: PCB設(shè)計(jì)為偶數(shù)的原因 1. 生產(chǎn)工藝: SMT貼片工廠通常使用雙面覆銅的核心板材,意味著電路板的導(dǎo)電平面通常保存在雙面覆銅
    的頭像 發(fā)表于 07-03 09:36 ?593次閱讀

    應(yīng)用PLC需要注意哪些問(wèn)題

    PLC(可編程邏輯控制器)作為現(xiàn)代工業(yè)控制的核心設(shè)備,其應(yīng)用的廣泛性和重要性不言而喻。然而,在應(yīng)用PLC的過(guò)程中,也需要注意一系列問(wèn)題,以確保PLC系統(tǒng)的穩(wěn)定運(yùn)行和高效控制。本文將結(jié)合實(shí)際應(yīng)用經(jīng)驗(yàn),詳細(xì)探討應(yīng)用PLC時(shí)需要注意的問(wèn)題,并給出相應(yīng)的解決策略和建議。
    的頭像 發(fā)表于 06-17 11:29 ?599次閱讀

    FPGA的sata接口設(shè)計(jì)時(shí)需要注意哪些問(wèn)題

    。 信號(hào)完整性 : SATA接口使用差分信號(hào)傳輸,對(duì)信號(hào)完整性要求較高。在PCB設(shè)計(jì)時(shí),需要注意差分對(duì)的阻抗匹配、走線長(zhǎng)度和間距等問(wèn)題,以減少信號(hào)衰減、反射和串?dāng)_等問(wèn)題。 電源和散熱 : FPGA
    發(fā)表于 05-27 16:20

    什么是PCB?PCB設(shè)計(jì)原則

    對(duì)于信號(hào),通常每個(gè)信號(hào)都與內(nèi)電直接相鄰,與其他信號(hào)有有效的隔離,以減小串?dāng)_。在設(shè)計(jì)過(guò)程中,可以考慮多層參考地平面,以增強(qiáng)電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?2521次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)原則

    百科技宣布與SK On簽訂《合作備忘錄》

    本周,容百科技宣布與SK On簽訂《合作備忘錄》,雙方將圍繞三元和磷酸錳鐵鋰正極開展深度合作。
    的頭像 發(fā)表于 03-29 09:56 ?474次閱讀

    pcb電路板元件布局需要注意什么

    pcb電路板元件布局需要注意什么
    的頭像 發(fā)表于 03-14 15:24 ?910次閱讀

    pcb開路分析,6個(gè)原因要注意

    pcb開路分析,6個(gè)原因要注意
    的頭像 發(fā)表于 02-21 16:43 ?1197次閱讀

    使用電容降壓時(shí)都需要注意哪些?

    的事項(xiàng),以確保電路的安全運(yùn)行和降壓效果的可靠性。下面將詳細(xì)介紹電容降壓時(shí)需要注意的各個(gè)方面。 第一,電容的選擇。在電容降壓電路中,電容的選擇是非常重要的。首先需要確定所需降壓電壓范圍和輸出電流負(fù)載的大小,根據(jù)
    的頭像 發(fā)表于 02-02 15:27 ?607次閱讀

    PCB設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)

    良好的PCB設(shè)計(jì)能夠?yàn)楦咚傩盘?hào)回流提供完整的路徑,縮小信號(hào)環(huán)路面積,降低信號(hào)耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?593次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)