0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何提高pcb的抗干擾能力

PCB線路板打樣 ? 來源:ct ? 2019-09-18 14:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。本文將介紹PCB設(shè)計(jì)中降低噪聲與電磁干擾的一些小竅門。

下面是經(jīng)過多年設(shè)計(jì)總結(jié)出來的,在PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門:

(1)能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

(2)可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。

(3)盡量為繼電器等提供某種形式的阻尼。

(4)使用滿足系統(tǒng)要求的最低頻率時(shí)鐘。

(5)時(shí)鐘產(chǎn)生器盡量近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。

(6)用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線盡量短。

(7)I/O驅(qū)動(dòng)電路盡量近印刷板邊,讓其盡快離開印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。

(8)MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9)閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。

(10)印制板盡量,使用45折線而不用90折線布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合

(11)印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。

(12)單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,地的容生電感。

(13)時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)離I/O線和接插件。

(14)模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘。

(15)對(duì)A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

(16)時(shí)鐘線垂直于I/O線比平行I/O線干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O電纜。

(17)元件引腳盡量短,去耦電容引腳盡量短。

(18)關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。

(19)對(duì)噪聲敏感的線不要與大電流,高速開關(guān)線平行。

(20)石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線。

(21)弱信號(hào)電路,低頻電路周圍不要形成電流環(huán)路。

(22)信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23)每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。

(24)用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4359

    文章

    23449

    瀏覽量

    407947
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43810
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    干貨|抗干擾天線的性能怎么測(cè)試?

    前幾個(gè)章節(jié)我們介紹了衛(wèi)星導(dǎo)航抗干擾天線的選型、抗干擾天線能不能同時(shí)做RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為什么自適應(yīng)調(diào)零
    的頭像 發(fā)表于 05-14 11:23 ?510次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測(cè)試?

    芯片抗干擾能力概述

    一、抗干擾能力定義 ? ? ? 芯片的抗干擾能力指其在電磁干擾、電源波動(dòng)、信號(hào)噪聲等復(fù)雜環(huán)境中保持穩(wěn)定運(yùn)行的
    的頭像 發(fā)表于 04-12 11:35 ?498次閱讀

    網(wǎng)線怎么抗干擾

    網(wǎng)線抗干擾是確保網(wǎng)絡(luò)信號(hào)穩(wěn)定傳輸?shù)年P(guān)鍵,尤其在電磁環(huán)境復(fù)雜的場(chǎng)景中。以下是提升網(wǎng)線抗干擾能力的具體方法: 一、選擇抗干擾能力強(qiáng)的網(wǎng)線類型 屏
    的頭像 發(fā)表于 04-10 09:42 ?763次閱讀
    網(wǎng)線怎么<b class='flag-5'>抗干擾</b>

    微機(jī)消諧具備強(qiáng)大的抗干擾能力

    復(fù)雜算法迅速判斷故障類型與嚴(yán)重程度。 它還具備強(qiáng)大的抗干擾能力。采用特殊屏蔽與濾波技術(shù),在復(fù)雜電磁環(huán)境中穩(wěn)定工作,避免外界干擾對(duì)裝置運(yùn)行的影響,確保消諧動(dòng)作的準(zhǔn)確性和可靠性。 實(shí)時(shí)監(jiān)測(cè)與顯示功能也十分實(shí)用。裝
    的頭像 發(fā)表于 02-13 15:11 ?253次閱讀

    開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計(jì)

    開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計(jì) 引言 印制電路板(PCB)是電子產(chǎn)品的重要部件之一, 是電子元器件的支撐體,是電子元器件電氣連接的提供者。而所有開關(guān)電源設(shè)計(jì)的最后一步就是PCB
    的頭像 發(fā)表于 01-17 10:35 ?3533次閱讀
    開關(guān)電源<b class='flag-5'>PCB</b>板的EMI抑制與<b class='flag-5'>抗干擾</b>設(shè)計(jì)

    接近感應(yīng)單片機(jī)在煙霧報(bào)警器抗干擾性的總結(jié)

    煙霧報(bào)警器接近感應(yīng)低幅度輸入信號(hào)有效放大、整形和濾波。外界電磁干擾疊加在接近感應(yīng)信號(hào)上時(shí),能過濾部分干擾信號(hào),提高信號(hào)處理效率和準(zhǔn)確性,增強(qiáng)抗干擾
    發(fā)表于 12-10 19:14

    如何提高 SG-8200CG 可編程晶振的抗干擾性能?

    提高愛普生SG-8200CG可編程晶振的抗干擾性能,主要涉及優(yōu)化晶振的設(shè)計(jì)、使用環(huán)境和應(yīng)用策略。以下是一些常見的提高抗干擾性能的方法:1.優(yōu)化電源設(shè)計(jì)電源噪聲是晶振受干擾的重要來源之一
    的頭像 發(fā)表于 11-19 16:50 ?437次閱讀
    如何<b class='flag-5'>提高</b> SG-8200CG 可編程晶振的<b class='flag-5'>抗干擾</b>性能?

    如何提高PCB電路板抗干擾能力

    印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件,提供電氣連接。隨著電子技術(shù)發(fā)展,PCB 密度越來越高,其設(shè)計(jì)好壞對(duì)抗干擾能力影響大。如設(shè)計(jì)不當(dāng),會(huì)對(duì)電子產(chǎn)品可靠性產(chǎn)生不利影響。
    的頭像 發(fā)表于 10-07 14:32 ?514次閱讀

    TAS5630 SE模式時(shí),IC如何提高干擾能力?

    ,C23至0.1uF,問題同樣存在。 C與D之間互相干擾。 當(dāng)A+B輸入100HZ ,隨著輸出幅度增大,C,D會(huì)有干擾輸出,輸出頻率隨A+B幅度增大而增大。 當(dāng)將PCB改成2*BTL模式時(shí) ,CMRR
    發(fā)表于 09-25 08:28

    GY10-F100-DL磁感應(yīng)開關(guān)抗干擾能力強(qiáng)有什么影響

    磁感應(yīng)開關(guān)的抗干擾能力對(duì)其應(yīng)用性能和可靠性具有重要影響。通過采取一系列措施來提高抗干擾能力,可以確保磁感應(yīng)開關(guān)在復(fù)雜電磁環(huán)境中保持穩(wěn)定的工
    的頭像 發(fā)表于 09-13 16:34 ?543次閱讀

    晶振的抗干擾設(shè)計(jì):確保系統(tǒng)時(shí)鐘的穩(wěn)定性

    主要分為兩個(gè)方面:電路板布局(layout)的優(yōu)化和板上頻率器件的隔離處理。 電路板布局的優(yōu)化 在電路板設(shè)計(jì)中,合理的布局是提高晶振抗干擾能力的關(guān)鍵。以下是一些實(shí)用的布局技巧: 包地處理:為了減少外部信號(hào)對(duì)晶振的
    的頭像 發(fā)表于 09-10 16:51 ?1433次閱讀

    LM386在電源干擾嚴(yán)重的環(huán)境下,抗干擾能力不強(qiáng),輸出較大,有什么可以替代的嘛?

    發(fā)現(xiàn)LM386在電源干擾嚴(yán)重的環(huán)境下,抗干擾能力不強(qiáng),輸出較大。 請(qǐng)問有什么芯片可以替代?或者說LM386有升級(jí)款嗎?希望芯片引腳能一致。
    發(fā)表于 09-02 07:13

    如何通過增強(qiáng)抗干擾能力提高LoRa通信效果

    提高LoRa模塊的抗干擾能力是確保其在復(fù)雜無線環(huán)境中穩(wěn)定通信的關(guān)鍵。通過采用頻譜擴(kuò)頻技術(shù)、選擇合適的擴(kuò)頻因子、優(yōu)化信道選擇和頻率規(guī)劃、使用前向糾錯(cuò)編碼以及實(shí)現(xiàn)自適應(yīng)速率,LoRa可以顯著提升通信質(zhì)量
    的頭像 發(fā)表于 08-05 17:09 ?1882次閱讀
    如何通過增強(qiáng)<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b><b class='flag-5'>提高</b>LoRa通信效果

    如何提高LoRa抗干擾能力來提升通信質(zhì)量的幾種技術(shù)分享

    LoRa(Long?Range)技術(shù)憑借其遠(yuǎn)距離傳輸、低功耗和高抗干擾能力,在物聯(lián)網(wǎng)(IoT)領(lǐng)域得到了廣泛應(yīng)用。 LoRa技術(shù) 強(qiáng)大的抗干擾能力不僅
    的頭像 發(fā)表于 07-23 18:37 ?1774次閱讀

    PLC與觸摸屏的抗干擾對(duì)策有哪些?

    為了提高PLC系統(tǒng)的抗干擾能力,應(yīng)從設(shè)計(jì)入手。在具體工程的抗干擾設(shè)計(jì)中,可選擇抗干擾能力強(qiáng)的產(chǎn)品
    的頭像 發(fā)表于 07-19 08:50 ?937次閱讀

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品