本文介紹了四層板疊加的常用選項(xiàng)。
PCB疊層是指構(gòu)成電路板的銅層和絕緣層的排列。我們選擇的疊加可以通過(guò)幾種不同的方式在電路板性能中發(fā)揮重要作用。例如,良好的疊層可以降低電路板接地結(jié)構(gòu)的阻抗并限制輻射和串?dāng)_。
電源和接地層的疊層
圖4和圖2顯示了四層板的兩種常見(jiàn)疊層。對(duì)于這兩塊板,訂單這些層的厚度完全相同,但它們的厚度不同。這似乎是一個(gè)小修改,但我們會(huì)看到不同層之間的適當(dāng)間距可以提高電路板性能。
圖1。圖片由電磁兼容工程提供。
圖2。圖片由電磁兼容工程提供。
如您所見(jiàn),兩個(gè)信號(hào)層都位于平面層(地平面或電源平面)旁邊。因此,給定信號(hào)的返回電流可以在相鄰平面上流動(dòng)。這通過(guò)最小化由電流產(chǎn)生的環(huán)路面積來(lái)最小化電流返回路徑電感。低電感返回路徑可改善噪聲性能并減少電路板輻射(差分和共模發(fā)射)。
通常,與實(shí)施的相同電路相比,四層電路板的輻射可降低約20 dB在雙層板上。保持信號(hào)接近實(shí)心平面是這里發(fā)揮作用的關(guān)鍵因素。因此,為了進(jìn)一步改善噪聲和EMI性能,我們可以使信號(hào)層與其相鄰平面之間的絕緣體更薄。這個(gè)簡(jiǎn)單的技巧為我們提供了圖2所示的改進(jìn)的疊層,其中信號(hào)層和平面之間的耦合以降低地面和電源平面之間的耦合為代價(jià)而增加。這可能不是嚴(yán)重的缺點(diǎn),因?yàn)閷?shí)際上這兩個(gè)堆疊中的任何一個(gè)都不能提供足夠的平面到平面耦合。我們將在一分鐘內(nèi)更詳細(xì)地討論這個(gè)問(wèn)題。請(qǐng)注意,兩個(gè)疊層具有相同的整體電路板厚度。
圖1和圖2的疊層是常用的,但它們有兩個(gè)缺點(diǎn),這兩個(gè)缺點(diǎn)都來(lái)自于地面的事實(shí)和電源層彼此不夠接近,因此,它們之間只存在很小的平面間電容。
常規(guī)四層堆棧的缺點(diǎn)
圖1和圖2中的堆棧的第一個(gè)問(wèn)題出現(xiàn)在跟蹤將層從第1層更改為4或反之亦然。如圖3所示。
圖3. 圖片由Altium提供。
該圖顯示當(dāng)信號(hào)跡線(xiàn)從第1層到第4層(紅線(xiàn))時(shí),返回電流也必須改變平面(藍(lán)線(xiàn))。如果信號(hào)的頻率足夠高并且平面靠近在一起,則返回電流可以流過(guò)地面和電源平面之間存在的平面間電容。然而,沒(méi)有直接導(dǎo)電連接的返回電流會(huì)在返回路徑中產(chǎn)生中斷,我們可以將這種中斷視為平面之間的阻抗(見(jiàn)圖4)。
圖4。圖片由電磁兼容工程提供。
如果層間電容不夠大,電場(chǎng)將擴(kuò)散到電路板的相對(duì)較大區(qū)域,這樣平面之間的阻抗就會(huì)減小,返回電流也會(huì)流動(dòng)回到頂層飛機(jī)。在這種情況下,由此信號(hào)創(chuàng)建的字段可能會(huì)干擾更改圖層的附近信號(hào)的字段。這根本不是所希望的。不幸的是,在0.062英寸的4層電路板上,這些平面彼此遠(yuǎn)離(至少0.020英寸,如圖1和圖2所示),并且平面電容很小。因此,我們將有上述電場(chǎng)干擾。這可能不會(huì)導(dǎo)致信號(hào)完整性問(wèn)題,但我們肯定會(huì)產(chǎn)生更多的EMI。這就是為什么在使用圖1和圖2所示的疊層時(shí),我們最好避免更換層,特別是對(duì)于時(shí)鐘等高頻信號(hào)。
添加去耦通常是一種好習(xí)慣。電容靠近過(guò)渡通孔,以降低返回電流的阻抗(見(jiàn)圖5)。然而,這種去耦電容器對(duì)于非常高頻的信號(hào)是無(wú)效的,因?yàn)樗鼈兊淖灾C振頻率低。對(duì)于頻率高于約200-300 MHz的交流信號(hào),我們不能依靠去耦電容來(lái)創(chuàng)建低阻抗返回路徑。因此,我們需要一個(gè)去耦電容(低于200-300 MHz)和一個(gè)相對(duì)較大的內(nèi)層電容,用于更高的頻率。
圖5圖片由Altium提供。
通過(guò)不改變關(guān)鍵信號(hào)層可以避免上述問(wèn)題。然而,四層板的小型內(nèi)部電容導(dǎo)致另一個(gè)嚴(yán)重問(wèn)題:功率輸送。時(shí)鐘數(shù)字IC通常需要大的瞬態(tài)電源電流。隨著IC輸出的上升/下降時(shí)間減少,我們需要以更高的速率提供能量。為了提供充電源,我們通常將去耦電容放置在非??拷總€(gè)邏輯IC的位置。然而,存在一個(gè)問(wèn)題:當(dāng)我們超越自諧振頻率時(shí),去耦電容不能有效地存儲(chǔ)和傳遞能量,因?yàn)樵谶@些頻率下,電容器將像電感器一樣工作。
從今天的大部分時(shí)間開(kāi)始IC具有快速上升/下降時(shí)間(約500 ps),我們需要額外的去耦結(jié)構(gòu),其自諧振頻率高于去耦電容的自諧振頻率。板的平面間電容可以是有效的去耦結(jié)構(gòu),只要這些平面彼此足夠接近以提供足夠的電容即可。因此,除了采用常用的去耦電容外,我們更傾向于使用緊密間隔的電源和接地層,為數(shù)字IC提供瞬態(tài)功率。
請(qǐng)注意,我們之間通常沒(méi)有薄的絕緣體。由于共同的板制造工藝,四層板的第二和第三層。在第2層和第3層之間使用薄絕緣體的四層板可能比傳統(tǒng)的四層板成本高得多。
兩個(gè)改進(jìn)的疊層
下面的圖6和圖7顯示了兩層改進(jìn)的四層板疊加。
圖6. 圖片由電磁兼容工程提供。
圖7。圖片由電磁兼容性工程提供。
與圖1和圖2的疊層一樣,信號(hào)走線(xiàn)應(yīng)與平面相鄰,電流返回路徑電感應(yīng)最小化。在這方面,圖6中的疊層可能并不理想,因?yàn)榘惭b的元件將阻止我們?cè)诘?層上具有堅(jiān)固的接地層。假設(shè)我們可以將大部分信號(hào)走線(xiàn)布線(xiàn)在地平面的實(shí)體部分上,我們觀(guān)察到信號(hào)層和平面之間的絕緣體很薄,這是非常需要的。
圖6和圖7中的疊層有兩個(gè)接地層。這使我們能夠采用低阻抗接地結(jié)構(gòu)并減少共模輻射。而且,在圖6中,接地平面包圍信號(hào)層。作為屏蔽,平面可以包含來(lái)自高速信號(hào)跡線(xiàn)的輻射。我們甚至可以在電路板的外圍放置縫合過(guò)孔,將兩個(gè)接地層連接在一起。這將創(chuàng)建法拉第籠并進(jìn)一步包含輻射。圖7中的疊層平面不能作為屏蔽。
通過(guò)這兩個(gè)疊層,我們沒(méi)有電源平面。我們可以使用電力灌注或網(wǎng)格電源結(jié)構(gòu)。如果我們可以對(duì)信號(hào)和電源走線(xiàn)進(jìn)行布線(xiàn)并將元件安裝在一層(第1層)上,那么可以采用圖7中的疊層(這種疊層具有堅(jiān)固的接地層)。但是,如果我們沒(méi)有足夠的空間用于所有這些,我們可以使用圖6中的疊加。
雖然這兩個(gè)疊層沒(méi)有固態(tài)電源平面,但是電源注入是靠近地平面。結(jié)果,功率注入和接地平面將產(chǎn)生相對(duì)大的電容,其可以在高頻下充當(dāng)去耦結(jié)構(gòu)。眾所周知的PCB設(shè)計(jì)師Rick Hartley提供了測(cè)量數(shù)據(jù),證實(shí)圖6和圖7的功率澆注和平面之間的去耦優(yōu)于傳統(tǒng)四層板的接地和電源平面提供的去耦(圖1和圖2) )。利用改進(jìn)的疊層的去耦結(jié)構(gòu)以及通常的去耦電容,我們可以更容易地為高速數(shù)字IC提供瞬態(tài)功率。
最后,隨著圖6和圖6的改進(jìn)疊加如圖7所示,高速信號(hào)可以改變層,因?yàn)樗行盘?hào)都以地平面為參考(在傳統(tǒng)的疊層中,信號(hào)參考地平面或電源平面)。因此,我們可以通過(guò)靠近過(guò)渡通孔放置一個(gè)平面到平面,為返回電流提供低阻抗路徑。有關(guān)詳細(xì)信息,請(qǐng)參閱“電磁兼容性工程”一書(shū)的第16.3.3節(jié)。
結(jié)論
在本文中,我們研究了幾種不同的堆棧 - 用于四層板。我們看到堆疊選擇可以通過(guò)幾種不同的方式在電路板性能中發(fā)揮重要作用。良好的疊層可以降低電路板接地結(jié)構(gòu)的阻抗并限制輻射和串?dāng)_。此外,電路板疊加會(huì)影響瞬態(tài)功率傳輸和更改圖層時(shí)的信號(hào)路由策略。
-
pcb
+關(guān)注
關(guān)注
4326文章
23159瀏覽量
399465 -
四層板
+關(guān)注
關(guān)注
0文章
31瀏覽量
13515
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論